xref: /rk3399_rockchip-uboot/include/configs/MPC8548CDS.h (revision 14d0a02a168b36e87665b8d7f42fa3e88263d26d)
1d9b94f28SJon Loeliger /*
2f2cff6b1SEd Swarthout  * Copyright 2004, 2007 Freescale Semiconductor.
3d9b94f28SJon Loeliger  *
4d9b94f28SJon Loeliger  * See file CREDITS for list of people who contributed to this
5d9b94f28SJon Loeliger  * project.
6d9b94f28SJon Loeliger  *
7d9b94f28SJon Loeliger  * This program is free software; you can redistribute it and/or
8d9b94f28SJon Loeliger  * modify it under the terms of the GNU General Public License as
9d9b94f28SJon Loeliger  * published by the Free Software Foundation; either version 2 of
10d9b94f28SJon Loeliger  * the License, or (at your option) any later version.
11d9b94f28SJon Loeliger  *
12d9b94f28SJon Loeliger  * This program is distributed in the hope that it will be useful,
13d9b94f28SJon Loeliger  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14d9b94f28SJon Loeliger  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15d9b94f28SJon Loeliger  * GNU General Public License for more details.
16d9b94f28SJon Loeliger  *
17d9b94f28SJon Loeliger  * You should have received a copy of the GNU General Public License
18d9b94f28SJon Loeliger  * along with this program; if not, write to the Free Software
19d9b94f28SJon Loeliger  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20d9b94f28SJon Loeliger  * MA 02111-1307 USA
21d9b94f28SJon Loeliger  */
22d9b94f28SJon Loeliger 
23d9b94f28SJon Loeliger /*
24d9b94f28SJon Loeliger  * mpc8548cds board configuration file
25d9b94f28SJon Loeliger  *
26d9b94f28SJon Loeliger  * Please refer to doc/README.mpc85xxcds for more info.
27d9b94f28SJon Loeliger  *
28d9b94f28SJon Loeliger  */
29d9b94f28SJon Loeliger #ifndef __CONFIG_H
30d9b94f28SJon Loeliger #define __CONFIG_H
31d9b94f28SJon Loeliger 
32d9b94f28SJon Loeliger /* High Level Configuration Options */
33d9b94f28SJon Loeliger #define CONFIG_BOOKE		1	/* BOOKE */
34d9b94f28SJon Loeliger #define CONFIG_E500		1	/* BOOKE e500 family */
35d9b94f28SJon Loeliger #define CONFIG_MPC85xx		1	/* MPC8540/60/55/41/48 */
36d9b94f28SJon Loeliger #define CONFIG_MPC8548		1	/* MPC8548 specific */
37d9b94f28SJon Loeliger #define CONFIG_MPC8548CDS	1	/* MPC8548CDS board specific */
38d9b94f28SJon Loeliger 
39f2cff6b1SEd Swarthout #define CONFIG_PCI		/* enable any pci type devices */
40f2cff6b1SEd Swarthout #define CONFIG_PCI1		/* PCI controller 1 */
41f2cff6b1SEd Swarthout #define CONFIG_PCIE1		/* PCIE controler 1 (slot 1) */
42f2cff6b1SEd Swarthout #undef CONFIG_RIO
43f2cff6b1SEd Swarthout #undef CONFIG_PCI2
44f2cff6b1SEd Swarthout #define CONFIG_FSL_PCI_INIT	1	/* Use common FSL init code */
458ff3de61SKumar Gala #define CONFIG_FSL_PCIE_RESET	1	/* need PCIe reset errata */
460151cbacSKumar Gala #define CONFIG_SYS_PCI_64BIT	1	/* enable 64-bit PCI resources */
47f2cff6b1SEd Swarthout 
48d9b94f28SJon Loeliger #define CONFIG_TSEC_ENET		/* tsec ethernet support */
49d9b94f28SJon Loeliger #define CONFIG_ENV_OVERWRITE
50f2cff6b1SEd Swarthout #define CONFIG_INTERRUPTS		/* enable pci, srio, ddr interrupts */
512cfaa1aaSKumar Gala #define CONFIG_FSL_LAW		1	/* Use common FSL init code */
52d9b94f28SJon Loeliger 
5325eedb2cSJon Loeliger #define CONFIG_FSL_VIA
5425eedb2cSJon Loeliger 
55d9b94f28SJon Loeliger #ifndef __ASSEMBLY__
56d9b94f28SJon Loeliger extern unsigned long get_clock_freq(void);
57d9b94f28SJon Loeliger #endif
58d9b94f28SJon Loeliger #define CONFIG_SYS_CLK_FREQ	get_clock_freq() /* sysclk for MPC85xx */
59d9b94f28SJon Loeliger 
60d9b94f28SJon Loeliger /*
61d9b94f28SJon Loeliger  * These can be toggled for performance analysis, otherwise use default.
62d9b94f28SJon Loeliger  */
63d9b94f28SJon Loeliger #define CONFIG_L2_CACHE			/* toggle L2 cache */
64d9b94f28SJon Loeliger #define CONFIG_BTB			/* toggle branch predition */
65d9b94f28SJon Loeliger 
66d9b94f28SJon Loeliger /*
67d9b94f28SJon Loeliger  * Only possible on E500 Version 2 or newer cores.
68d9b94f28SJon Loeliger  */
69d9b94f28SJon Loeliger #define CONFIG_ENABLE_36BIT_PHYS	1
70d9b94f28SJon Loeliger 
716d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MEMTEST_START	0x00200000	/* memtest works on */
726d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MEMTEST_END		0x00400000
73d9b94f28SJon Loeliger 
74d9b94f28SJon Loeliger /*
75d9b94f28SJon Loeliger  * Base addresses -- Note these are effective addresses where the
76d9b94f28SJon Loeliger  * actual resources get mapped (not physical addresses)
77d9b94f28SJon Loeliger  */
786d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CCSRBAR_DEFAULT	0xff700000	/* CCSRBAR Default */
796d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CCSRBAR		0xe0000000	/* relocated CCSRBAR */
806d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CCSRBAR_PHYS	CONFIG_SYS_CCSRBAR	/* physical addr of CCSRBAR */
816d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_IMMR		CONFIG_SYS_CCSRBAR	/* PQII uses CONFIG_SYS_IMMR */
82d9b94f28SJon Loeliger 
83e31d2c1eSJon Loeliger /* DDR Setup */
84e31d2c1eSJon Loeliger #define CONFIG_FSL_DDR2
85e31d2c1eSJon Loeliger #undef CONFIG_FSL_DDR_INTERACTIVE
86e31d2c1eSJon Loeliger #define CONFIG_SPD_EEPROM		/* Use SPD EEPROM for DDR setup*/
87e31d2c1eSJon Loeliger #define CONFIG_DDR_SPD
88e31d2c1eSJon Loeliger #define CONFIG_DDR_DLL			/* possible DLL fix needed */
89e31d2c1eSJon Loeliger 
909b0ad1b1SDave Liu #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER	/* DDR controller or DMA? */
91e31d2c1eSJon Loeliger #define CONFIG_MEM_INIT_VALUE	0xDeadBeef
92e31d2c1eSJon Loeliger 
936d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_DDR_SDRAM_BASE	0x00000000	/* DDR is system memory*/
946d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_SDRAM_BASE		CONFIG_SYS_DDR_SDRAM_BASE
95d9b94f28SJon Loeliger 
96e31d2c1eSJon Loeliger #define CONFIG_NUM_DDR_CONTROLLERS	1
97e31d2c1eSJon Loeliger #define CONFIG_DIMM_SLOTS_PER_CTLR	1
98e31d2c1eSJon Loeliger #define CONFIG_CHIP_SELECTS_PER_CTRL	(2 * CONFIG_DIMM_SLOTS_PER_CTLR)
99d9b94f28SJon Loeliger 
100e31d2c1eSJon Loeliger /* I2C addresses of SPD EEPROMs */
101e31d2c1eSJon Loeliger #define SPD_EEPROM_ADDRESS	0x51	/* CTLR 0 DIMM 0 */
102e31d2c1eSJon Loeliger 
103e31d2c1eSJon Loeliger /* Make sure required options are set */
104d9b94f28SJon Loeliger #ifndef CONFIG_SPD_EEPROM
105d9b94f28SJon Loeliger #error ("CONFIG_SPD_EEPROM is required")
106d9b94f28SJon Loeliger #endif
107d9b94f28SJon Loeliger 
108d9b94f28SJon Loeliger #undef CONFIG_CLOCKS_IN_MHZ
109d9b94f28SJon Loeliger 
110d9b94f28SJon Loeliger /*
111d9b94f28SJon Loeliger  * Local Bus Definitions
112d9b94f28SJon Loeliger  */
113d9b94f28SJon Loeliger 
114d9b94f28SJon Loeliger /*
115d9b94f28SJon Loeliger  * FLASH on the Local Bus
116d9b94f28SJon Loeliger  * Two banks, 8M each, using the CFI driver.
117d9b94f28SJon Loeliger  * Boot from BR0/OR0 bank at 0xff00_0000
118d9b94f28SJon Loeliger  * Alternate BR1/OR1 bank at 0xff80_0000
119d9b94f28SJon Loeliger  *
120d9b94f28SJon Loeliger  * BR0, BR1:
121d9b94f28SJon Loeliger  *    Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0
122d9b94f28SJon Loeliger  *    Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0
123d9b94f28SJon Loeliger  *    Port Size = 16 bits = BRx[19:20] = 10
124d9b94f28SJon Loeliger  *    Use GPCM = BRx[24:26] = 000
125d9b94f28SJon Loeliger  *    Valid = BRx[31] = 1
126d9b94f28SJon Loeliger  *
127d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
128d9b94f28SJon Loeliger  * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001	 BR0
129d9b94f28SJon Loeliger  * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001	 BR1
130d9b94f28SJon Loeliger  *
131d9b94f28SJon Loeliger  * OR0, OR1:
132d9b94f28SJon Loeliger  *    Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0
133d9b94f28SJon Loeliger  *    Reserved ORx[17:18] = 11, confusion here?
134d9b94f28SJon Loeliger  *    CSNT = ORx[20] = 1
135d9b94f28SJon Loeliger  *    ACS = half cycle delay = ORx[21:22] = 11
136d9b94f28SJon Loeliger  *    SCY = 6 = ORx[24:27] = 0110
137d9b94f28SJon Loeliger  *    TRLX = use relaxed timing = ORx[29] = 1
138d9b94f28SJon Loeliger  *    EAD = use external address latch delay = OR[31] = 1
139d9b94f28SJon Loeliger  *
140d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
141d9b94f28SJon Loeliger  * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65	 ORx
142d9b94f28SJon Loeliger  */
143d9b94f28SJon Loeliger 
1446d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BOOT_BLOCK		0xff000000	/* boot TLB block */
1456d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_BASE		CONFIG_SYS_BOOT_BLOCK	/* start of FLASH 16M */
146d9b94f28SJon Loeliger 
1476d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BR0_PRELIM		0xff801001
1486d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BR1_PRELIM		0xff001001
149d9b94f28SJon Loeliger 
1506d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define	CONFIG_SYS_OR0_PRELIM		0xff806e65
1516d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define	CONFIG_SYS_OR1_PRELIM		0xff806e65
152d9b94f28SJon Loeliger 
1536d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_BANKS_LIST	{0xff800000, CONFIG_SYS_FLASH_BASE}
1546d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MAX_FLASH_BANKS	2		/* number of banks */
1556d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MAX_FLASH_SECT	128		/* sectors per device */
1566d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #undef	CONFIG_SYS_FLASH_CHECKSUM
1576d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_ERASE_TOUT	60000	/* Flash Erase Timeout (ms) */
1586d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_WRITE_TOUT	500	/* Flash Write Timeout (ms) */
159d9b94f28SJon Loeliger 
160*14d0a02aSWolfgang Denk #define CONFIG_SYS_MONITOR_BASE	CONFIG_SYS_TEXT_BASE	/* start of monitor */
161d9b94f28SJon Loeliger 
16200b1883aSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_FLASH_CFI_DRIVER
1636d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_CFI
1646d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_FLASH_EMPTY_INFO
165d9b94f28SJon Loeliger 
166d9b94f28SJon Loeliger 
167d9b94f28SJon Loeliger /*
168d9b94f28SJon Loeliger  * SDRAM on the Local Bus
169d9b94f28SJon Loeliger  */
1706d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_CACHE_BASE	0xf0000000	/* Localbus cacheable */
1716d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_CACHE_SIZE	64
1726d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_NONCACHE_BASE	0xf8000000	/* Localbus non-cacheable */
1736d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_NONCACHE_SIZE	64
174f2cff6b1SEd Swarthout 
1756d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_SDRAM_BASE	CONFIG_SYS_LBC_CACHE_BASE	/* Localbus SDRAM */
1766d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_SDRAM_SIZE	64		/* LBC SDRAM is 64MB */
177d9b94f28SJon Loeliger 
178d9b94f28SJon Loeliger /*
179d9b94f28SJon Loeliger  * Base Register 2 and Option Register 2 configure SDRAM.
1806d0f6bcfSJean-Christophe PLAGNIOL-VILLARD  * The SDRAM base address, CONFIG_SYS_LBC_SDRAM_BASE, is 0xf0000000.
181d9b94f28SJon Loeliger  *
182d9b94f28SJon Loeliger  * For BR2, need:
183d9b94f28SJon Loeliger  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
184d9b94f28SJon Loeliger  *    port-size = 32-bits = BR2[19:20] = 11
185d9b94f28SJon Loeliger  *    no parity checking = BR2[21:22] = 00
186d9b94f28SJon Loeliger  *    SDRAM for MSEL = BR2[24:26] = 011
187d9b94f28SJon Loeliger  *    Valid = BR[31] = 1
188d9b94f28SJon Loeliger  *
189d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
190d9b94f28SJon Loeliger  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
191d9b94f28SJon Loeliger  *
1926d0f6bcfSJean-Christophe PLAGNIOL-VILLARD  * FIXME: CONFIG_SYS_LBC_SDRAM_BASE should be masked and OR'ed into
193d9b94f28SJon Loeliger  * FIXME: the top 17 bits of BR2.
194d9b94f28SJon Loeliger  */
195d9b94f28SJon Loeliger 
1966d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BR2_PRELIM		0xf0001861
197d9b94f28SJon Loeliger 
198d9b94f28SJon Loeliger /*
1996d0f6bcfSJean-Christophe PLAGNIOL-VILLARD  * The SDRAM size in MB, CONFIG_SYS_LBC_SDRAM_SIZE, is 64.
200d9b94f28SJon Loeliger  *
201d9b94f28SJon Loeliger  * For OR2, need:
202d9b94f28SJon Loeliger  *    64MB mask for AM, OR2[0:7] = 1111 1100
203d9b94f28SJon Loeliger  *		   XAM, OR2[17:18] = 11
204d9b94f28SJon Loeliger  *    9 columns OR2[19-21] = 010
205d9b94f28SJon Loeliger  *    13 rows	OR2[23-25] = 100
206d9b94f28SJon Loeliger  *    EAD set for extra time OR[31] = 1
207d9b94f28SJon Loeliger  *
208d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
209d9b94f28SJon Loeliger  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
210d9b94f28SJon Loeliger  */
211d9b94f28SJon Loeliger 
2126d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_OR2_PRELIM		0xfc006901
213d9b94f28SJon Loeliger 
2146d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LCRR		0x00030004	/* LB clock ratio reg */
2156d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LBCR		0x00000000	/* LB config reg */
2166d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_LSRT		0x20000000	/* LB sdram refresh timer */
2176d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LBC_MRTPR		0x00000000	/* LB refresh timer prescal*/
218d9b94f28SJon Loeliger 
219d9b94f28SJon Loeliger /*
220d9b94f28SJon Loeliger  * Common settings for all Local Bus SDRAM commands.
221d9b94f28SJon Loeliger  * At run time, either BSMA1516 (for CPU 1.1)
222d9b94f28SJon Loeliger  *		    or BSMA1617 (for CPU 1.0) (old)
223d9b94f28SJon Loeliger  * is OR'ed in too.
224d9b94f28SJon Loeliger  */
225b0fe93edSKumar Gala #define CONFIG_SYS_LBC_LSDMR_COMMON	( LSDMR_RFCR16		\
226b0fe93edSKumar Gala 				| LSDMR_PRETOACT7	\
227b0fe93edSKumar Gala 				| LSDMR_ACTTORW7	\
228b0fe93edSKumar Gala 				| LSDMR_BL8		\
229b0fe93edSKumar Gala 				| LSDMR_WRC4		\
230b0fe93edSKumar Gala 				| LSDMR_CL3		\
231b0fe93edSKumar Gala 				| LSDMR_RFEN		\
232d9b94f28SJon Loeliger 				)
233d9b94f28SJon Loeliger 
234d9b94f28SJon Loeliger /*
235d9b94f28SJon Loeliger  * The CADMUS registers are connected to CS3 on CDS.
236d9b94f28SJon Loeliger  * The new memory map places CADMUS at 0xf8000000.
237d9b94f28SJon Loeliger  *
238d9b94f28SJon Loeliger  * For BR3, need:
239d9b94f28SJon Loeliger  *    Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0
240d9b94f28SJon Loeliger  *    port-size = 8-bits  = BR[19:20] = 01
241d9b94f28SJon Loeliger  *    no parity checking  = BR[21:22] = 00
242d9b94f28SJon Loeliger  *    GPMC for MSEL	  = BR[24:26] = 000
243d9b94f28SJon Loeliger  *    Valid		  = BR[31]    = 1
244d9b94f28SJon Loeliger  *
245d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
246d9b94f28SJon Loeliger  * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801
247d9b94f28SJon Loeliger  *
248d9b94f28SJon Loeliger  * For OR3, need:
249d9b94f28SJon Loeliger  *    1 MB mask for AM,	  OR[0:16]  = 1111 1111 1111 0000 0
250d9b94f28SJon Loeliger  *    disable buffer ctrl OR[19]    = 0
251d9b94f28SJon Loeliger  *    CSNT		  OR[20]    = 1
252d9b94f28SJon Loeliger  *    ACS		  OR[21:22] = 11
253d9b94f28SJon Loeliger  *    XACS		  OR[23]    = 1
254d9b94f28SJon Loeliger  *    SCY 15 wait states  OR[24:27] = 1111	max is suboptimal but safe
255d9b94f28SJon Loeliger  *    SETA		  OR[28]    = 0
256d9b94f28SJon Loeliger  *    TRLX		  OR[29]    = 1
257d9b94f28SJon Loeliger  *    EHTR		  OR[30]    = 1
258d9b94f28SJon Loeliger  *    EAD extra time	  OR[31]    = 1
259d9b94f28SJon Loeliger  *
260d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
261d9b94f28SJon Loeliger  * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7
262d9b94f28SJon Loeliger  */
263d9b94f28SJon Loeliger 
26425eedb2cSJon Loeliger #define CONFIG_FSL_CADMUS
26525eedb2cSJon Loeliger 
266d9b94f28SJon Loeliger #define CADMUS_BASE_ADDR 0xf8000000
2676d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BR3_PRELIM	 0xf8000801
2686d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_OR3_PRELIM	 0xfff00ff7
269d9b94f28SJon Loeliger 
2706d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_RAM_LOCK	1
2716d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_RAM_ADDR	0xe4010000	/* Initial RAM address */
2726d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_RAM_END	0x4000		/* End of used area in RAM */
273d9b94f28SJon Loeliger 
2746d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_L2_ADDR	0xf8f80000	/* relocate boot L2SRAM */
275f2cff6b1SEd Swarthout 
2766d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_GBL_DATA_SIZE	128		/* num bytes initial data */
2776d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_GBL_DATA_OFFSET	(CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
2786d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_INIT_SP_OFFSET	CONFIG_SYS_GBL_DATA_OFFSET
279d9b94f28SJon Loeliger 
2806d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MONITOR_LEN		(256 * 1024) /* Reserve 256 kB for Mon */
2816d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MALLOC_LEN		(128 * 1024)	/* Reserved for malloc */
282d9b94f28SJon Loeliger 
283d9b94f28SJon Loeliger /* Serial Port */
284d9b94f28SJon Loeliger #define CONFIG_CONS_INDEX	2
2856d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550
2866d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_SERIAL
2876d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_REG_SIZE	1
2886d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_CLK		get_bus_freq(0)
289d9b94f28SJon Loeliger 
2906d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BAUDRATE_TABLE \
291d9b94f28SJon Loeliger 	{300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
292d9b94f28SJon Loeliger 
2936d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_COM1	(CONFIG_SYS_CCSRBAR+0x4500)
2946d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_NS16550_COM2	(CONFIG_SYS_CCSRBAR+0x4600)
295d9b94f28SJon Loeliger 
296d9b94f28SJon Loeliger /* Use the HUSH parser */
2976d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_HUSH_PARSER
2986d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #ifdef	CONFIG_SYS_HUSH_PARSER
2996d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PROMPT_HUSH_PS2 "> "
300d9b94f28SJon Loeliger #endif
301d9b94f28SJon Loeliger 
30240d5fa35SMatthew McClintock /* pass open firmware flat tree */
303b90d2549SKumar Gala #define CONFIG_OF_LIBFDT		1
30440d5fa35SMatthew McClintock #define CONFIG_OF_BOARD_SETUP		1
305b90d2549SKumar Gala #define CONFIG_OF_STDOUT_VIA_ALIAS	1
30640d5fa35SMatthew McClintock 
30720476726SJon Loeliger /*
30820476726SJon Loeliger  * I2C
30920476726SJon Loeliger  */
31020476726SJon Loeliger #define CONFIG_FSL_I2C		/* Use FSL common I2C driver */
311d9b94f28SJon Loeliger #define CONFIG_HARD_I2C		/* I2C with hardware support*/
312d9b94f28SJon Loeliger #undef	CONFIG_SOFT_I2C		/* I2C bit-banged */
3136d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_SPEED		400000	/* I2C speed and slave address */
3146d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_SLAVE		0x7F
3156d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_NOPROBES	{0x69}	/* Don't probe these addrs */
3166d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_OFFSET		0x3000
317d9b94f28SJon Loeliger 
318e8d18541STimur Tabi /* EEPROM */
319e8d18541STimur Tabi #define CONFIG_ID_EEPROM
3206d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_EEPROM_CCID
3216d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_ID_EEPROM
3226d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_EEPROM_ADDR     0x57
3236d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 2
324e8d18541STimur Tabi 
325d9b94f28SJon Loeliger /*
326d9b94f28SJon Loeliger  * General PCI
327362dd830SSergei Shtylyov  * Memory space is mapped 1-1, but I/O space must start from 0.
328d9b94f28SJon Loeliger  */
3295af0fdd8SKumar Gala #define CONFIG_SYS_PCI_VIRT		0x80000000	/* 1G PCI TLB */
3306d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI_PHYS		0x80000000	/* 1G PCI TLB */
331f2cff6b1SEd Swarthout 
3325af0fdd8SKumar Gala #define CONFIG_SYS_PCI1_MEM_VIRT	0x80000000
33310795f42SKumar Gala #define CONFIG_SYS_PCI1_MEM_BUS	0x80000000
3345af0fdd8SKumar Gala #define CONFIG_SYS_PCI1_MEM_PHYS	0x80000000
3356d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI1_MEM_SIZE	0x20000000	/* 512M */
336aca5f018SKumar Gala #define CONFIG_SYS_PCI1_IO_VIRT	0xe2000000
3375f91ef6aSKumar Gala #define CONFIG_SYS_PCI1_IO_BUS	0x00000000
3386d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI1_IO_PHYS	0xe2000000
3396d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI1_IO_SIZE	0x00100000	/* 1M */
340d9b94f28SJon Loeliger 
341f2cff6b1SEd Swarthout #ifdef CONFIG_PCI2
3425af0fdd8SKumar Gala #define CONFIG_SYS_PCI2_MEM_VIRT	0xa0000000
34310795f42SKumar Gala #define CONFIG_SYS_PCI2_MEM_BUS	0xa0000000
3445af0fdd8SKumar Gala #define CONFIG_SYS_PCI2_MEM_PHYS	0xa0000000
3456d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI2_MEM_SIZE	0x20000000	/* 512M */
346aca5f018SKumar Gala #define CONFIG_SYS_PCI2_IO_VIRT	0xe2800000
3475f91ef6aSKumar Gala #define CONFIG_SYS_PCI2_IO_BUS	0x00000000
3486d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI2_IO_PHYS	0xe2800000
3496d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCI2_IO_SIZE	0x00100000	/* 1M */
350f2cff6b1SEd Swarthout #endif
351d9b94f28SJon Loeliger 
352f2cff6b1SEd Swarthout #ifdef CONFIG_PCIE1
3535af0fdd8SKumar Gala #define CONFIG_SYS_PCIE1_MEM_VIRT	0xa0000000
35410795f42SKumar Gala #define CONFIG_SYS_PCIE1_MEM_BUS	0xa0000000
3555af0fdd8SKumar Gala #define CONFIG_SYS_PCIE1_MEM_PHYS	0xa0000000
3566d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCIE1_MEM_SIZE	0x20000000	/* 512M */
357aca5f018SKumar Gala #define CONFIG_SYS_PCIE1_IO_VIRT	0xe3000000
3585f91ef6aSKumar Gala #define CONFIG_SYS_PCIE1_IO_BUS	0x00000000
3596d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCIE1_IO_PHYS	0xe3000000
3606d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PCIE1_IO_SIZE	0x00100000	/*   1M */
361f2cff6b1SEd Swarthout #endif
36241fb7e0fSZang Roy-r61911 
363f2cff6b1SEd Swarthout #ifdef CONFIG_RIO
36441fb7e0fSZang Roy-r61911 /*
36541fb7e0fSZang Roy-r61911  * RapidIO MMU
36641fb7e0fSZang Roy-r61911  */
3675af0fdd8SKumar Gala #define CONFIG_SYS_RIO_MEM_VIRT	0xC0000000
36810795f42SKumar Gala #define CONFIG_SYS_RIO_MEM_BUS	0xC0000000
3696d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_RIO_MEM_SIZE	0x20000000	/* 512M */
370f2cff6b1SEd Swarthout #endif
371d9b94f28SJon Loeliger 
3727f3f2bd2SRandy Vinson #ifdef CONFIG_LEGACY
3737f3f2bd2SRandy Vinson #define BRIDGE_ID 17
3747f3f2bd2SRandy Vinson #define VIA_ID 2
3757f3f2bd2SRandy Vinson #else
3767f3f2bd2SRandy Vinson #define BRIDGE_ID 28
3777f3f2bd2SRandy Vinson #define VIA_ID 4
3787f3f2bd2SRandy Vinson #endif
3797f3f2bd2SRandy Vinson 
380d9b94f28SJon Loeliger #if defined(CONFIG_PCI)
381d9b94f28SJon Loeliger 
382d9b94f28SJon Loeliger #define CONFIG_NET_MULTI
383d9b94f28SJon Loeliger #define CONFIG_PCI_PNP			/* do pci plug-and-play */
384d9b94f28SJon Loeliger 
385d9b94f28SJon Loeliger #undef CONFIG_EEPRO100
386d9b94f28SJon Loeliger #undef CONFIG_TULIP
387d9b94f28SJon Loeliger 
388d9b94f28SJon Loeliger #undef CONFIG_PCI_SCAN_SHOW		/* show pci devices on startup */
389f2cff6b1SEd Swarthout 
390d9b94f28SJon Loeliger #endif	/* CONFIG_PCI */
391d9b94f28SJon Loeliger 
392d9b94f28SJon Loeliger 
393d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET)
394d9b94f28SJon Loeliger 
395d9b94f28SJon Loeliger #ifndef CONFIG_NET_MULTI
396d9b94f28SJon Loeliger #define CONFIG_NET_MULTI	1
397d9b94f28SJon Loeliger #endif
398d9b94f28SJon Loeliger 
399d9b94f28SJon Loeliger #define CONFIG_MII		1	/* MII PHY management */
400255a3577SKim Phillips #define CONFIG_TSEC1	1
401255a3577SKim Phillips #define CONFIG_TSEC1_NAME	"eTSEC0"
402255a3577SKim Phillips #define CONFIG_TSEC2	1
403255a3577SKim Phillips #define CONFIG_TSEC2_NAME	"eTSEC1"
404255a3577SKim Phillips #define CONFIG_TSEC3	1
405255a3577SKim Phillips #define CONFIG_TSEC3_NAME	"eTSEC2"
406f2cff6b1SEd Swarthout #define CONFIG_TSEC4
407255a3577SKim Phillips #define CONFIG_TSEC4_NAME	"eTSEC3"
408d9b94f28SJon Loeliger #undef CONFIG_MPC85XX_FEC
409d9b94f28SJon Loeliger 
410d9b94f28SJon Loeliger #define TSEC1_PHY_ADDR		0
411d9b94f28SJon Loeliger #define TSEC2_PHY_ADDR		1
412d9b94f28SJon Loeliger #define TSEC3_PHY_ADDR		2
413d9b94f28SJon Loeliger #define TSEC4_PHY_ADDR		3
414d9b94f28SJon Loeliger 
415d9b94f28SJon Loeliger #define TSEC1_PHYIDX		0
416d9b94f28SJon Loeliger #define TSEC2_PHYIDX		0
417d9b94f28SJon Loeliger #define TSEC3_PHYIDX		0
418d9b94f28SJon Loeliger #define TSEC4_PHYIDX		0
4193a79013eSAndy Fleming #define TSEC1_FLAGS		TSEC_GIGABIT
4203a79013eSAndy Fleming #define TSEC2_FLAGS		TSEC_GIGABIT
4213a79013eSAndy Fleming #define TSEC3_FLAGS		(TSEC_GIGABIT | TSEC_REDUCED)
4223a79013eSAndy Fleming #define TSEC4_FLAGS		(TSEC_GIGABIT | TSEC_REDUCED)
423d9b94f28SJon Loeliger 
424d9b94f28SJon Loeliger /* Options are: eTSEC[0-3] */
425d9b94f28SJon Loeliger #define CONFIG_ETHPRIME		"eTSEC0"
426f2cff6b1SEd Swarthout #define CONFIG_PHY_GIGE		1	/* Include GbE speed/duplex detection */
427d9b94f28SJon Loeliger #endif	/* CONFIG_TSEC_ENET */
428d9b94f28SJon Loeliger 
429d9b94f28SJon Loeliger /*
430d9b94f28SJon Loeliger  * Environment
431d9b94f28SJon Loeliger  */
4325a1aceb0SJean-Christophe PLAGNIOL-VILLARD #define CONFIG_ENV_IS_IN_FLASH	1
4336d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_ENV_ADDR		(CONFIG_SYS_MONITOR_BASE + 0x40000)
4340e8d1586SJean-Christophe PLAGNIOL-VILLARD #define CONFIG_ENV_SECT_SIZE	0x40000	/* 256K(one sector) for env */
4350e8d1586SJean-Christophe PLAGNIOL-VILLARD #define CONFIG_ENV_SIZE		0x2000
436d9b94f28SJon Loeliger 
437d9b94f28SJon Loeliger #define CONFIG_LOADS_ECHO	1	/* echo on for serial download */
4386d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LOADS_BAUD_CHANGE	1	/* allow baudrate change */
439d9b94f28SJon Loeliger 
4402835e518SJon Loeliger /*
441659e2f67SJon Loeliger  * BOOTP options
442659e2f67SJon Loeliger  */
443659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTFILESIZE
444659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTPATH
445659e2f67SJon Loeliger #define CONFIG_BOOTP_GATEWAY
446659e2f67SJon Loeliger #define CONFIG_BOOTP_HOSTNAME
447659e2f67SJon Loeliger 
448659e2f67SJon Loeliger 
449659e2f67SJon Loeliger /*
4502835e518SJon Loeliger  * Command line configuration.
4512835e518SJon Loeliger  */
4522835e518SJon Loeliger #include <config_cmd_default.h>
4532835e518SJon Loeliger 
4542835e518SJon Loeliger #define CONFIG_CMD_PING
4552835e518SJon Loeliger #define CONFIG_CMD_I2C
4562835e518SJon Loeliger #define CONFIG_CMD_MII
45782ac8c97SKumar Gala #define CONFIG_CMD_ELF
4581c9aa76bSKumar Gala #define CONFIG_CMD_IRQ
4591c9aa76bSKumar Gala #define CONFIG_CMD_SETEXPR
460199e262eSBecky Bruce #define CONFIG_CMD_REGINFO
4612835e518SJon Loeliger 
462d9b94f28SJon Loeliger #if defined(CONFIG_PCI)
4632835e518SJon Loeliger     #define CONFIG_CMD_PCI
464d9b94f28SJon Loeliger #endif
4652835e518SJon Loeliger 
466d9b94f28SJon Loeliger 
467d9b94f28SJon Loeliger #undef CONFIG_WATCHDOG			/* watchdog disabled */
468d9b94f28SJon Loeliger 
469d9b94f28SJon Loeliger /*
470d9b94f28SJon Loeliger  * Miscellaneous configurable options
471d9b94f28SJon Loeliger  */
4726d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LONGHELP			/* undef to save memory	*/
47322abb2d2SKumar Gala #define CONFIG_CMDLINE_EDITING			/* Command-line editing */
4745be58f5fSKim Phillips #define CONFIG_AUTO_COMPLETE			/* add autocompletion support */
4756d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_LOAD_ADDR	0x2000000	/* default load address */
4766d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PROMPT	"=> "		/* Monitor Command Prompt */
4772835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB)
4786d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CBSIZE	1024		/* Console I/O Buffer Size */
479d9b94f28SJon Loeliger #else
4806d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_CBSIZE	256		/* Console I/O Buffer Size */
481d9b94f28SJon Loeliger #endif
4826d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
4836d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_MAXARGS	16		/* max number of command args */
4846d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_BARGSIZE	CONFIG_SYS_CBSIZE	/* Boot Argument Buffer Size */
4856d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_SYS_HZ		1000		/* decrementer freq: 1ms ticks */
486d9b94f28SJon Loeliger 
487d9b94f28SJon Loeliger /*
488d9b94f28SJon Loeliger  * For booting Linux, the board info and command line data
48989188a62SKumar Gala  * have to be in the first 16 MB of memory, since this is
490d9b94f28SJon Loeliger  * the maximum mapped by the Linux kernel during initialization.
491d9b94f28SJon Loeliger  */
49289188a62SKumar Gala #define CONFIG_SYS_BOOTMAPSZ	(16 << 20)	/* Initial Memory map for Linux*/
493d9b94f28SJon Loeliger 
494d9b94f28SJon Loeliger /*
495d9b94f28SJon Loeliger  * Internal Definitions
496d9b94f28SJon Loeliger  *
497d9b94f28SJon Loeliger  * Boot Flags
498d9b94f28SJon Loeliger  */
499d9b94f28SJon Loeliger #define BOOTFLAG_COLD	0x01		/* Normal Power-On: Boot from FLASH */
500d9b94f28SJon Loeliger #define BOOTFLAG_WARM	0x02		/* Software reboot */
501d9b94f28SJon Loeliger 
5022835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB)
503d9b94f28SJon Loeliger #define CONFIG_KGDB_BAUDRATE	230400	/* speed to run kgdb serial port */
504d9b94f28SJon Loeliger #define CONFIG_KGDB_SER_INDEX	2	/* which serial port to use */
505d9b94f28SJon Loeliger #endif
506d9b94f28SJon Loeliger 
507d9b94f28SJon Loeliger /*
508d9b94f28SJon Loeliger  * Environment Configuration
509d9b94f28SJon Loeliger  */
510d9b94f28SJon Loeliger 
511d9b94f28SJon Loeliger /* The mac addresses for all ethernet interface */
512d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET)
51310327dc5SAndy Fleming #define CONFIG_HAS_ETH0
514d9b94f28SJon Loeliger #define CONFIG_ETHADDR	 00:E0:0C:00:00:FD
515d9b94f28SJon Loeliger #define CONFIG_HAS_ETH1
516d9b94f28SJon Loeliger #define CONFIG_ETH1ADDR	 00:E0:0C:00:01:FD
517d9b94f28SJon Loeliger #define CONFIG_HAS_ETH2
518d9b94f28SJon Loeliger #define CONFIG_ETH2ADDR	 00:E0:0C:00:02:FD
51909f3e09eSAndy Fleming #define CONFIG_HAS_ETH3
52009f3e09eSAndy Fleming #define CONFIG_ETH3ADDR	 00:E0:0C:00:03:FD
521d9b94f28SJon Loeliger #endif
522d9b94f28SJon Loeliger 
523d9b94f28SJon Loeliger #define CONFIG_IPADDR	 192.168.1.253
524d9b94f28SJon Loeliger 
525d9b94f28SJon Loeliger #define CONFIG_HOSTNAME	 unknown
526d9b94f28SJon Loeliger #define CONFIG_ROOTPATH	 /nfsroot
527f2cff6b1SEd Swarthout #define CONFIG_BOOTFILE	8548cds/uImage.uboot
528f2cff6b1SEd Swarthout #define CONFIG_UBOOTPATH	8548cds/u-boot.bin	/* TFTP server */
529d9b94f28SJon Loeliger 
530d9b94f28SJon Loeliger #define CONFIG_SERVERIP	 192.168.1.1
531d9b94f28SJon Loeliger #define CONFIG_GATEWAYIP 192.168.1.1
532d9b94f28SJon Loeliger #define CONFIG_NETMASK	 255.255.255.0
533d9b94f28SJon Loeliger 
534f2cff6b1SEd Swarthout #define CONFIG_LOADADDR	1000000	/*default location for tftp and bootm*/
535d9b94f28SJon Loeliger 
536d9b94f28SJon Loeliger #define CONFIG_BOOTDELAY 10	/* -1 disables auto-boot */
537d9b94f28SJon Loeliger #undef	CONFIG_BOOTARGS		/* the boot command will set bootargs*/
538d9b94f28SJon Loeliger 
539d9b94f28SJon Loeliger #define CONFIG_BAUDRATE	115200
540d9b94f28SJon Loeliger 
541d9b94f28SJon Loeliger #define	CONFIG_EXTRA_ENV_SETTINGS				\
542d9b94f28SJon Loeliger  "netdev=eth0\0"						\
543f2cff6b1SEd Swarthout  "uboot=" MK_STR(CONFIG_UBOOTPATH) "\0"				\
544f2cff6b1SEd Swarthout  "tftpflash=tftpboot $loadaddr $uboot; "			\
545*14d0a02aSWolfgang Denk 	"protect off " MK_STR(CONFIG_SYS_TEXT_BASE) " +$filesize; "	\
546*14d0a02aSWolfgang Denk 	"erase " MK_STR(CONFIG_SYS_TEXT_BASE) " +$filesize; "		\
547*14d0a02aSWolfgang Denk 	"cp.b $loadaddr " MK_STR(CONFIG_SYS_TEXT_BASE) " $filesize; "	\
548*14d0a02aSWolfgang Denk 	"protect on " MK_STR(CONFIG_SYS_TEXT_BASE) " +$filesize; "		\
549*14d0a02aSWolfgang Denk 	"cmp.b $loadaddr " MK_STR(CONFIG_SYS_TEXT_BASE) " $filesize\0"	\
550d9b94f28SJon Loeliger  "consoledev=ttyS1\0"				\
551f2cff6b1SEd Swarthout  "ramdiskaddr=2000000\0"			\
5526c543597SAndy Fleming  "ramdiskfile=ramdisk.uboot\0"			\
5534bf4abb8SEd Swarthout  "fdtaddr=c00000\0"				\
55422abb2d2SKumar Gala  "fdtfile=mpc8548cds.dtb\0"
555d9b94f28SJon Loeliger 
556d9b94f28SJon Loeliger #define CONFIG_NFSBOOTCOMMAND						\
557d9b94f28SJon Loeliger    "setenv bootargs root=/dev/nfs rw "					\
558d9b94f28SJon Loeliger       "nfsroot=$serverip:$rootpath "					\
559d9b94f28SJon Loeliger       "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
560d9b94f28SJon Loeliger       "console=$consoledev,$baudrate $othbootargs;"			\
561d9b94f28SJon Loeliger    "tftp $loadaddr $bootfile;"						\
5624bf4abb8SEd Swarthout    "tftp $fdtaddr $fdtfile;"						\
5634bf4abb8SEd Swarthout    "bootm $loadaddr - $fdtaddr"
5648272dc2fSAndy Fleming 
565d9b94f28SJon Loeliger 
566d9b94f28SJon Loeliger #define CONFIG_RAMBOOTCOMMAND \
567d9b94f28SJon Loeliger    "setenv bootargs root=/dev/ram rw "					\
568d9b94f28SJon Loeliger       "console=$consoledev,$baudrate $othbootargs;"			\
569d9b94f28SJon Loeliger    "tftp $ramdiskaddr $ramdiskfile;"					\
570d9b94f28SJon Loeliger    "tftp $loadaddr $bootfile;"						\
5714bf4abb8SEd Swarthout    "tftp $fdtaddr $fdtfile;"						\
5724bf4abb8SEd Swarthout    "bootm $loadaddr $ramdiskaddr $fdtaddr"
573d9b94f28SJon Loeliger 
574d9b94f28SJon Loeliger #define CONFIG_BOOTCOMMAND	CONFIG_NFSBOOTCOMMAND
575d9b94f28SJon Loeliger 
576d9b94f28SJon Loeliger #endif	/* __CONFIG_H */
577