xref: /rk3399_rockchip-uboot/include/configs/MPC8548CDS.h (revision 00b1883a4cac59d97cd297b1a3a398db85982865)
1d9b94f28SJon Loeliger /*
2f2cff6b1SEd Swarthout  * Copyright 2004, 2007 Freescale Semiconductor.
3d9b94f28SJon Loeliger  *
4d9b94f28SJon Loeliger  * See file CREDITS for list of people who contributed to this
5d9b94f28SJon Loeliger  * project.
6d9b94f28SJon Loeliger  *
7d9b94f28SJon Loeliger  * This program is free software; you can redistribute it and/or
8d9b94f28SJon Loeliger  * modify it under the terms of the GNU General Public License as
9d9b94f28SJon Loeliger  * published by the Free Software Foundation; either version 2 of
10d9b94f28SJon Loeliger  * the License, or (at your option) any later version.
11d9b94f28SJon Loeliger  *
12d9b94f28SJon Loeliger  * This program is distributed in the hope that it will be useful,
13d9b94f28SJon Loeliger  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14d9b94f28SJon Loeliger  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15d9b94f28SJon Loeliger  * GNU General Public License for more details.
16d9b94f28SJon Loeliger  *
17d9b94f28SJon Loeliger  * You should have received a copy of the GNU General Public License
18d9b94f28SJon Loeliger  * along with this program; if not, write to the Free Software
19d9b94f28SJon Loeliger  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20d9b94f28SJon Loeliger  * MA 02111-1307 USA
21d9b94f28SJon Loeliger  */
22d9b94f28SJon Loeliger 
23d9b94f28SJon Loeliger /*
24d9b94f28SJon Loeliger  * mpc8548cds board configuration file
25d9b94f28SJon Loeliger  *
26d9b94f28SJon Loeliger  * Please refer to doc/README.mpc85xxcds for more info.
27d9b94f28SJon Loeliger  *
28d9b94f28SJon Loeliger  */
29d9b94f28SJon Loeliger #ifndef __CONFIG_H
30d9b94f28SJon Loeliger #define __CONFIG_H
31d9b94f28SJon Loeliger 
32d9b94f28SJon Loeliger /* High Level Configuration Options */
33d9b94f28SJon Loeliger #define CONFIG_BOOKE		1	/* BOOKE */
34d9b94f28SJon Loeliger #define CONFIG_E500		1	/* BOOKE e500 family */
35d9b94f28SJon Loeliger #define CONFIG_MPC85xx		1	/* MPC8540/60/55/41/48 */
36d9b94f28SJon Loeliger #define CONFIG_MPC8548		1	/* MPC8548 specific */
37d9b94f28SJon Loeliger #define CONFIG_MPC8548CDS	1	/* MPC8548CDS board specific */
38d9b94f28SJon Loeliger 
39f2cff6b1SEd Swarthout #define CONFIG_PCI		/* enable any pci type devices */
40f2cff6b1SEd Swarthout #define CONFIG_PCI1		/* PCI controller 1 */
41f2cff6b1SEd Swarthout #define CONFIG_PCIE1		/* PCIE controler 1 (slot 1) */
42f2cff6b1SEd Swarthout #undef CONFIG_RIO
43f2cff6b1SEd Swarthout #undef CONFIG_PCI2
44f2cff6b1SEd Swarthout #define CONFIG_FSL_PCI_INIT	1	/* Use common FSL init code */
458ff3de61SKumar Gala #define CONFIG_FSL_PCIE_RESET	1	/* need PCIe reset errata */
46f2cff6b1SEd Swarthout 
47d9b94f28SJon Loeliger #define CONFIG_TSEC_ENET		/* tsec ethernet support */
48d9b94f28SJon Loeliger #define CONFIG_ENV_OVERWRITE
49d9b94f28SJon Loeliger #define CONFIG_SPD_EEPROM		/* Use SPD EEPROM for DDR setup*/
50d9b94f28SJon Loeliger #define CONFIG_DDR_DLL			/* possible DLL fix needed */
5139b18c4fSebony.zhu@freescale.com #undef CONFIG_DDR_2T_TIMING		/* Sets the 2T timing bit */
52d9b94f28SJon Loeliger 
53d9b94f28SJon Loeliger #define CONFIG_DDR_ECC			/* only for ECC DDR module */
54d9b94f28SJon Loeliger #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER	/* DDR controller or DMA? */
55d9b94f28SJon Loeliger #define CONFIG_MEM_INIT_VALUE		0xDeadBeef
56f2cff6b1SEd Swarthout #define CONFIG_INTERRUPTS		/* enable pci, srio, ddr interrupts */
57d9b94f28SJon Loeliger 
582cfaa1aaSKumar Gala #define CONFIG_FSL_LAW		1	/* Use common FSL init code */
59d9b94f28SJon Loeliger 
6025eedb2cSJon Loeliger #define CONFIG_FSL_VIA
6125eedb2cSJon Loeliger #define CONFIG_FSL_CDS_EEPROM
6225eedb2cSJon Loeliger 
63d9b94f28SJon Loeliger /*
64d9b94f28SJon Loeliger  * When initializing flash, if we cannot find the manufacturer ID,
65d9b94f28SJon Loeliger  * assume this is the AMD flash associated with the CDS board.
66d9b94f28SJon Loeliger  * This allows booting from a promjet.
67d9b94f28SJon Loeliger  */
68d9b94f28SJon Loeliger #define CONFIG_ASSUME_AMD_FLASH
69d9b94f28SJon Loeliger 
70d9b94f28SJon Loeliger #define MPC85xx_DDR_SDRAM_CLK_CNTL	/* 85xx has clock control reg */
71d9b94f28SJon Loeliger 
72d9b94f28SJon Loeliger #ifndef __ASSEMBLY__
73d9b94f28SJon Loeliger extern unsigned long get_clock_freq(void);
74d9b94f28SJon Loeliger #endif
75d9b94f28SJon Loeliger #define CONFIG_SYS_CLK_FREQ	get_clock_freq() /* sysclk for MPC85xx */
76d9b94f28SJon Loeliger 
77d9b94f28SJon Loeliger /*
78d9b94f28SJon Loeliger  * These can be toggled for performance analysis, otherwise use default.
79d9b94f28SJon Loeliger  */
80d9b94f28SJon Loeliger #define CONFIG_L2_CACHE			/* toggle L2 cache */
81d9b94f28SJon Loeliger #define CONFIG_BTB			/* toggle branch predition */
82d9b94f28SJon Loeliger #define CONFIG_ADDR_STREAMING		/* toggle addr streaming */
83f2cff6b1SEd Swarthout #define CONFIG_CLEAR_LAW0		/* Clear LAW0 in cpu_init_r */
84d9b94f28SJon Loeliger 
85d9b94f28SJon Loeliger /*
86d9b94f28SJon Loeliger  * Only possible on E500 Version 2 or newer cores.
87d9b94f28SJon Loeliger  */
88d9b94f28SJon Loeliger #define CONFIG_ENABLE_36BIT_PHYS	1
89d9b94f28SJon Loeliger 
90d9b94f28SJon Loeliger #define CFG_MEMTEST_START	0x00200000	/* memtest works on */
91d9b94f28SJon Loeliger #define CFG_MEMTEST_END		0x00400000
92d9b94f28SJon Loeliger 
93d9b94f28SJon Loeliger /*
94d9b94f28SJon Loeliger  * Base addresses -- Note these are effective addresses where the
95d9b94f28SJon Loeliger  * actual resources get mapped (not physical addresses)
96d9b94f28SJon Loeliger  */
97d9b94f28SJon Loeliger #define CFG_CCSRBAR_DEFAULT	0xff700000	/* CCSRBAR Default */
98d9b94f28SJon Loeliger #define CFG_CCSRBAR		0xe0000000	/* relocated CCSRBAR */
99f69766e4SKumar Gala #define CFG_CCSRBAR_PHYS	CFG_CCSRBAR	/* physical addr of CCSRBAR */
100d9b94f28SJon Loeliger #define CFG_IMMR		CFG_CCSRBAR	/* PQII uses CFG_IMMR */
101d9b94f28SJon Loeliger 
102f2cff6b1SEd Swarthout #define CFG_PCI1_ADDR	(CFG_CCSRBAR+0x8000)
103f2cff6b1SEd Swarthout #define CFG_PCI2_ADDR	(CFG_CCSRBAR+0x9000)
104f2cff6b1SEd Swarthout #define CFG_PCIE1_ADDR	(CFG_CCSRBAR+0xa000)
105f2cff6b1SEd Swarthout 
106d9b94f28SJon Loeliger /*
107d9b94f28SJon Loeliger  * DDR Setup
108d9b94f28SJon Loeliger  */
109d9b94f28SJon Loeliger #define CFG_DDR_SDRAM_BASE	0x00000000	/* DDR is system memory*/
110d9b94f28SJon Loeliger #define CFG_SDRAM_BASE		CFG_DDR_SDRAM_BASE
111d9b94f28SJon Loeliger 
112d9b94f28SJon Loeliger #define SPD_EEPROM_ADDRESS	0x51		/* DDR DIMM */
113d9b94f28SJon Loeliger 
114d9b94f28SJon Loeliger /*
115d9b94f28SJon Loeliger  * Make sure required options are set
116d9b94f28SJon Loeliger  */
117d9b94f28SJon Loeliger #ifndef CONFIG_SPD_EEPROM
118d9b94f28SJon Loeliger #error ("CONFIG_SPD_EEPROM is required")
119d9b94f28SJon Loeliger #endif
120d9b94f28SJon Loeliger 
121d9b94f28SJon Loeliger #undef CONFIG_CLOCKS_IN_MHZ
122d9b94f28SJon Loeliger 
123d9b94f28SJon Loeliger /*
124d9b94f28SJon Loeliger  * Local Bus Definitions
125d9b94f28SJon Loeliger  */
126d9b94f28SJon Loeliger 
127d9b94f28SJon Loeliger /*
128d9b94f28SJon Loeliger  * FLASH on the Local Bus
129d9b94f28SJon Loeliger  * Two banks, 8M each, using the CFI driver.
130d9b94f28SJon Loeliger  * Boot from BR0/OR0 bank at 0xff00_0000
131d9b94f28SJon Loeliger  * Alternate BR1/OR1 bank at 0xff80_0000
132d9b94f28SJon Loeliger  *
133d9b94f28SJon Loeliger  * BR0, BR1:
134d9b94f28SJon Loeliger  *    Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0
135d9b94f28SJon Loeliger  *    Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0
136d9b94f28SJon Loeliger  *    Port Size = 16 bits = BRx[19:20] = 10
137d9b94f28SJon Loeliger  *    Use GPCM = BRx[24:26] = 000
138d9b94f28SJon Loeliger  *    Valid = BRx[31] = 1
139d9b94f28SJon Loeliger  *
140d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
141d9b94f28SJon Loeliger  * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001	 BR0
142d9b94f28SJon Loeliger  * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001	 BR1
143d9b94f28SJon Loeliger  *
144d9b94f28SJon Loeliger  * OR0, OR1:
145d9b94f28SJon Loeliger  *    Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0
146d9b94f28SJon Loeliger  *    Reserved ORx[17:18] = 11, confusion here?
147d9b94f28SJon Loeliger  *    CSNT = ORx[20] = 1
148d9b94f28SJon Loeliger  *    ACS = half cycle delay = ORx[21:22] = 11
149d9b94f28SJon Loeliger  *    SCY = 6 = ORx[24:27] = 0110
150d9b94f28SJon Loeliger  *    TRLX = use relaxed timing = ORx[29] = 1
151d9b94f28SJon Loeliger  *    EAD = use external address latch delay = OR[31] = 1
152d9b94f28SJon Loeliger  *
153d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
154d9b94f28SJon Loeliger  * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65	 ORx
155d9b94f28SJon Loeliger  */
156d9b94f28SJon Loeliger 
157f2cff6b1SEd Swarthout #define CFG_BOOT_BLOCK		0xff000000	/* boot TLB block */
158f2cff6b1SEd Swarthout #define CFG_FLASH_BASE		CFG_BOOT_BLOCK	/* start of FLASH 16M */
159d9b94f28SJon Loeliger 
160d9b94f28SJon Loeliger #define CFG_BR0_PRELIM		0xff801001
161d9b94f28SJon Loeliger #define CFG_BR1_PRELIM		0xff001001
162d9b94f28SJon Loeliger 
163d9b94f28SJon Loeliger #define	CFG_OR0_PRELIM		0xff806e65
164d9b94f28SJon Loeliger #define	CFG_OR1_PRELIM		0xff806e65
165d9b94f28SJon Loeliger 
166d9b94f28SJon Loeliger #define CFG_FLASH_BANKS_LIST	{0xff800000, CFG_FLASH_BASE}
167d9b94f28SJon Loeliger #define CFG_MAX_FLASH_BANKS	2		/* number of banks */
168d9b94f28SJon Loeliger #define CFG_MAX_FLASH_SECT	128		/* sectors per device */
169d9b94f28SJon Loeliger #undef	CFG_FLASH_CHECKSUM
170d9b94f28SJon Loeliger #define CFG_FLASH_ERASE_TOUT	60000	/* Flash Erase Timeout (ms) */
171d9b94f28SJon Loeliger #define CFG_FLASH_WRITE_TOUT	500	/* Flash Write Timeout (ms) */
172d9b94f28SJon Loeliger 
173d9b94f28SJon Loeliger #define CFG_MONITOR_BASE	TEXT_BASE	/* start of monitor */
174d9b94f28SJon Loeliger 
175*00b1883aSJean-Christophe PLAGNIOL-VILLARD #define CONFIG_FLASH_CFI_DRIVER
176d9b94f28SJon Loeliger #define CFG_FLASH_CFI
177d9b94f28SJon Loeliger #define CFG_FLASH_EMPTY_INFO
178d9b94f28SJon Loeliger 
179d9b94f28SJon Loeliger 
180d9b94f28SJon Loeliger /*
181d9b94f28SJon Loeliger  * SDRAM on the Local Bus
182d9b94f28SJon Loeliger  */
183f2cff6b1SEd Swarthout #define CFG_LBC_CACHE_BASE	0xf0000000	/* Localbus cacheable */
184f2cff6b1SEd Swarthout #define CFG_LBC_CACHE_SIZE	64
185f2cff6b1SEd Swarthout #define CFG_LBC_NONCACHE_BASE	0xf8000000	/* Localbus non-cacheable */
186f2cff6b1SEd Swarthout #define CFG_LBC_NONCACHE_SIZE	64
187f2cff6b1SEd Swarthout 
188f2cff6b1SEd Swarthout #define CFG_LBC_SDRAM_BASE	CFG_LBC_CACHE_BASE	/* Localbus SDRAM */
189d9b94f28SJon Loeliger #define CFG_LBC_SDRAM_SIZE	64		/* LBC SDRAM is 64MB */
190d9b94f28SJon Loeliger 
191d9b94f28SJon Loeliger /*
192d9b94f28SJon Loeliger  * Base Register 2 and Option Register 2 configure SDRAM.
193d9b94f28SJon Loeliger  * The SDRAM base address, CFG_LBC_SDRAM_BASE, is 0xf0000000.
194d9b94f28SJon Loeliger  *
195d9b94f28SJon Loeliger  * For BR2, need:
196d9b94f28SJon Loeliger  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
197d9b94f28SJon Loeliger  *    port-size = 32-bits = BR2[19:20] = 11
198d9b94f28SJon Loeliger  *    no parity checking = BR2[21:22] = 00
199d9b94f28SJon Loeliger  *    SDRAM for MSEL = BR2[24:26] = 011
200d9b94f28SJon Loeliger  *    Valid = BR[31] = 1
201d9b94f28SJon Loeliger  *
202d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
203d9b94f28SJon Loeliger  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
204d9b94f28SJon Loeliger  *
205d9b94f28SJon Loeliger  * FIXME: CFG_LBC_SDRAM_BASE should be masked and OR'ed into
206d9b94f28SJon Loeliger  * FIXME: the top 17 bits of BR2.
207d9b94f28SJon Loeliger  */
208d9b94f28SJon Loeliger 
209d9b94f28SJon Loeliger #define CFG_BR2_PRELIM		0xf0001861
210d9b94f28SJon Loeliger 
211d9b94f28SJon Loeliger /*
212d9b94f28SJon Loeliger  * The SDRAM size in MB, CFG_LBC_SDRAM_SIZE, is 64.
213d9b94f28SJon Loeliger  *
214d9b94f28SJon Loeliger  * For OR2, need:
215d9b94f28SJon Loeliger  *    64MB mask for AM, OR2[0:7] = 1111 1100
216d9b94f28SJon Loeliger  *		   XAM, OR2[17:18] = 11
217d9b94f28SJon Loeliger  *    9 columns OR2[19-21] = 010
218d9b94f28SJon Loeliger  *    13 rows	OR2[23-25] = 100
219d9b94f28SJon Loeliger  *    EAD set for extra time OR[31] = 1
220d9b94f28SJon Loeliger  *
221d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
222d9b94f28SJon Loeliger  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
223d9b94f28SJon Loeliger  */
224d9b94f28SJon Loeliger 
225d9b94f28SJon Loeliger #define CFG_OR2_PRELIM		0xfc006901
226d9b94f28SJon Loeliger 
227d9b94f28SJon Loeliger #define CFG_LBC_LCRR		0x00030004	/* LB clock ratio reg */
228d9b94f28SJon Loeliger #define CFG_LBC_LBCR		0x00000000	/* LB config reg */
229d9b94f28SJon Loeliger #define CFG_LBC_LSRT		0x20000000	/* LB sdram refresh timer */
230d9b94f28SJon Loeliger #define CFG_LBC_MRTPR		0x00000000	/* LB refresh timer prescal*/
231d9b94f28SJon Loeliger 
232d9b94f28SJon Loeliger /*
233d9b94f28SJon Loeliger  * LSDMR masks
234d9b94f28SJon Loeliger  */
235d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_RFEN	(1 << (31 -  1))
236d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_BSMA1516	(3 << (31 - 10))
237d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_BSMA1617	(4 << (31 - 10))
238d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_RFCR16	(7 << (31 - 16))
239d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_PRETOACT7	(7 << (31 - 19))
240d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_ACTTORW7	(7 << (31 - 22))
241d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_ACTTORW6	(6 << (31 - 22))
242d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_BL8	(1 << (31 - 23))
243d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_WRC4	(0 << (31 - 27))
244d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_CL3	(3 << (31 - 31))
245d9b94f28SJon Loeliger 
246d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_NORMAL	(0 << (31 - 4))
247d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_ARFRSH	(1 << (31 - 4))
248d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_SRFRSH	(2 << (31 - 4))
249d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_MRW	(3 << (31 - 4))
250d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_PRECH	(4 << (31 - 4))
251d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_PCHALL	(5 << (31 - 4))
252d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_ACTBNK	(6 << (31 - 4))
253d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_OP_RWINV	(7 << (31 - 4))
254d9b94f28SJon Loeliger 
255d9b94f28SJon Loeliger /*
256d9b94f28SJon Loeliger  * Common settings for all Local Bus SDRAM commands.
257d9b94f28SJon Loeliger  * At run time, either BSMA1516 (for CPU 1.1)
258d9b94f28SJon Loeliger  *		    or BSMA1617 (for CPU 1.0) (old)
259d9b94f28SJon Loeliger  * is OR'ed in too.
260d9b94f28SJon Loeliger  */
261d9b94f28SJon Loeliger #define CFG_LBC_LSDMR_COMMON	( CFG_LBC_LSDMR_RFCR16		\
262d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_PRETOACT7	\
263d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_ACTTORW7	\
264d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_BL8		\
265d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_WRC4		\
266d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_CL3		\
267d9b94f28SJon Loeliger 				| CFG_LBC_LSDMR_RFEN		\
268d9b94f28SJon Loeliger 				)
269d9b94f28SJon Loeliger 
270d9b94f28SJon Loeliger /*
271d9b94f28SJon Loeliger  * The CADMUS registers are connected to CS3 on CDS.
272d9b94f28SJon Loeliger  * The new memory map places CADMUS at 0xf8000000.
273d9b94f28SJon Loeliger  *
274d9b94f28SJon Loeliger  * For BR3, need:
275d9b94f28SJon Loeliger  *    Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0
276d9b94f28SJon Loeliger  *    port-size = 8-bits  = BR[19:20] = 01
277d9b94f28SJon Loeliger  *    no parity checking  = BR[21:22] = 00
278d9b94f28SJon Loeliger  *    GPMC for MSEL	  = BR[24:26] = 000
279d9b94f28SJon Loeliger  *    Valid		  = BR[31]    = 1
280d9b94f28SJon Loeliger  *
281d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
282d9b94f28SJon Loeliger  * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801
283d9b94f28SJon Loeliger  *
284d9b94f28SJon Loeliger  * For OR3, need:
285d9b94f28SJon Loeliger  *    1 MB mask for AM,	  OR[0:16]  = 1111 1111 1111 0000 0
286d9b94f28SJon Loeliger  *    disable buffer ctrl OR[19]    = 0
287d9b94f28SJon Loeliger  *    CSNT		  OR[20]    = 1
288d9b94f28SJon Loeliger  *    ACS		  OR[21:22] = 11
289d9b94f28SJon Loeliger  *    XACS		  OR[23]    = 1
290d9b94f28SJon Loeliger  *    SCY 15 wait states  OR[24:27] = 1111	max is suboptimal but safe
291d9b94f28SJon Loeliger  *    SETA		  OR[28]    = 0
292d9b94f28SJon Loeliger  *    TRLX		  OR[29]    = 1
293d9b94f28SJon Loeliger  *    EHTR		  OR[30]    = 1
294d9b94f28SJon Loeliger  *    EAD extra time	  OR[31]    = 1
295d9b94f28SJon Loeliger  *
296d9b94f28SJon Loeliger  * 0	4    8	  12   16   20	 24   28
297d9b94f28SJon Loeliger  * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7
298d9b94f28SJon Loeliger  */
299d9b94f28SJon Loeliger 
30025eedb2cSJon Loeliger #define CONFIG_FSL_CADMUS
30125eedb2cSJon Loeliger 
302d9b94f28SJon Loeliger #define CADMUS_BASE_ADDR 0xf8000000
303d9b94f28SJon Loeliger #define CFG_BR3_PRELIM	 0xf8000801
304d9b94f28SJon Loeliger #define CFG_OR3_PRELIM	 0xfff00ff7
305d9b94f28SJon Loeliger 
306d9b94f28SJon Loeliger #define CONFIG_L1_INIT_RAM
307d9b94f28SJon Loeliger #define CFG_INIT_RAM_LOCK	1
308d9b94f28SJon Loeliger #define CFG_INIT_RAM_ADDR	0xe4010000	/* Initial RAM address */
309d9b94f28SJon Loeliger #define CFG_INIT_RAM_END	0x4000		/* End of used area in RAM */
310d9b94f28SJon Loeliger 
311f2cff6b1SEd Swarthout #define CFG_INIT_L2_ADDR	0xf8f80000	/* relocate boot L2SRAM */
312f2cff6b1SEd Swarthout 
313d9b94f28SJon Loeliger #define CFG_GBL_DATA_SIZE	128		/* num bytes initial data */
314d9b94f28SJon Loeliger #define CFG_GBL_DATA_OFFSET	(CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
315d9b94f28SJon Loeliger #define CFG_INIT_SP_OFFSET	CFG_GBL_DATA_OFFSET
316d9b94f28SJon Loeliger 
317d9b94f28SJon Loeliger #define CFG_MONITOR_LEN		(256 * 1024) /* Reserve 256 kB for Mon */
318d9b94f28SJon Loeliger #define CFG_MALLOC_LEN		(128 * 1024)	/* Reserved for malloc */
319d9b94f28SJon Loeliger 
320d9b94f28SJon Loeliger /* Serial Port */
321d9b94f28SJon Loeliger #define CONFIG_CONS_INDEX	2
322d9b94f28SJon Loeliger #undef	CONFIG_SERIAL_SOFTWARE_FIFO
323d9b94f28SJon Loeliger #define CFG_NS16550
324d9b94f28SJon Loeliger #define CFG_NS16550_SERIAL
325d9b94f28SJon Loeliger #define CFG_NS16550_REG_SIZE	1
326d9b94f28SJon Loeliger #define CFG_NS16550_CLK		get_bus_freq(0)
327d9b94f28SJon Loeliger 
328d9b94f28SJon Loeliger #define CFG_BAUDRATE_TABLE \
329d9b94f28SJon Loeliger 	{300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
330d9b94f28SJon Loeliger 
331d9b94f28SJon Loeliger #define CFG_NS16550_COM1	(CFG_CCSRBAR+0x4500)
332d9b94f28SJon Loeliger #define CFG_NS16550_COM2	(CFG_CCSRBAR+0x4600)
333d9b94f28SJon Loeliger 
334d9b94f28SJon Loeliger /* Use the HUSH parser */
335d9b94f28SJon Loeliger #define CFG_HUSH_PARSER
336d9b94f28SJon Loeliger #ifdef	CFG_HUSH_PARSER
337d9b94f28SJon Loeliger #define CFG_PROMPT_HUSH_PS2 "> "
338d9b94f28SJon Loeliger #endif
339d9b94f28SJon Loeliger 
34040d5fa35SMatthew McClintock /* pass open firmware flat tree */
341b90d2549SKumar Gala #define CONFIG_OF_LIBFDT		1
34240d5fa35SMatthew McClintock #define CONFIG_OF_BOARD_SETUP		1
343b90d2549SKumar Gala #define CONFIG_OF_STDOUT_VIA_ALIAS	1
34440d5fa35SMatthew McClintock 
34520476726SJon Loeliger /*
34620476726SJon Loeliger  * I2C
34720476726SJon Loeliger  */
34820476726SJon Loeliger #define CONFIG_FSL_I2C		/* Use FSL common I2C driver */
349d9b94f28SJon Loeliger #define CONFIG_HARD_I2C		/* I2C with hardware support*/
350d9b94f28SJon Loeliger #undef	CONFIG_SOFT_I2C		/* I2C bit-banged */
351d9b94f28SJon Loeliger #define CFG_I2C_SPEED		400000	/* I2C speed and slave address */
352d9b94f28SJon Loeliger #define CFG_I2C_EEPROM_ADDR	0x57
353d9b94f28SJon Loeliger #define CFG_I2C_SLAVE		0x7F
354d9b94f28SJon Loeliger #define CFG_I2C_NOPROBES	{0x69}	/* Don't probe these addrs */
35520476726SJon Loeliger #define CFG_I2C_OFFSET		0x3000
356d9b94f28SJon Loeliger 
357d9b94f28SJon Loeliger /*
358d9b94f28SJon Loeliger  * General PCI
359362dd830SSergei Shtylyov  * Memory space is mapped 1-1, but I/O space must start from 0.
360d9b94f28SJon Loeliger  */
361f2cff6b1SEd Swarthout #define CFG_PCI_PHYS		0x80000000	/* 1G PCI TLB */
362f2cff6b1SEd Swarthout 
363d9b94f28SJon Loeliger #define CFG_PCI1_MEM_BASE	0x80000000
364d9b94f28SJon Loeliger #define CFG_PCI1_MEM_PHYS	CFG_PCI1_MEM_BASE
365f2cff6b1SEd Swarthout #define CFG_PCI1_MEM_SIZE	0x20000000	/* 512M */
366cbfc7ce7SMatthew McClintock #define CFG_PCI1_IO_BASE	0x00000000
367cbfc7ce7SMatthew McClintock #define CFG_PCI1_IO_PHYS	0xe2000000
368f2cff6b1SEd Swarthout #define CFG_PCI1_IO_SIZE	0x00100000	/* 1M */
369d9b94f28SJon Loeliger 
370f2cff6b1SEd Swarthout #ifdef CONFIG_PCI2
371f2cff6b1SEd Swarthout #define CFG_PCI2_MEM_BASE	0xa0000000
372d9b94f28SJon Loeliger #define CFG_PCI2_MEM_PHYS	CFG_PCI2_MEM_BASE
373f2cff6b1SEd Swarthout #define CFG_PCI2_MEM_SIZE	0x20000000	/* 512M */
374ffa621a0SAndy Fleming #define CFG_PCI2_IO_BASE	0x00000000
37541fb7e0fSZang Roy-r61911 #define CFG_PCI2_IO_PHYS	0xe2800000
376f2cff6b1SEd Swarthout #define CFG_PCI2_IO_SIZE	0x00100000	/* 1M */
377f2cff6b1SEd Swarthout #endif
378d9b94f28SJon Loeliger 
379f2cff6b1SEd Swarthout #ifdef CONFIG_PCIE1
380f2cff6b1SEd Swarthout #define CFG_PCIE1_MEM_BASE	0xa0000000
381f2cff6b1SEd Swarthout #define CFG_PCIE1_MEM_PHYS	CFG_PCIE1_MEM_BASE
382f2cff6b1SEd Swarthout #define CFG_PCIE1_MEM_SIZE	0x20000000	/* 512M */
383f2cff6b1SEd Swarthout #define CFG_PCIE1_IO_BASE	0x00000000
384f2cff6b1SEd Swarthout #define CFG_PCIE1_IO_PHYS	0xe3000000
385f2cff6b1SEd Swarthout #define CFG_PCIE1_IO_SIZE	0x00100000	/*   1M */
386f2cff6b1SEd Swarthout #endif
38741fb7e0fSZang Roy-r61911 
388f2cff6b1SEd Swarthout #ifdef CONFIG_RIO
38941fb7e0fSZang Roy-r61911 /*
39041fb7e0fSZang Roy-r61911  * RapidIO MMU
39141fb7e0fSZang Roy-r61911  */
39241fb7e0fSZang Roy-r61911 #define CFG_RIO_MEM_BASE	0xC0000000
39341fb7e0fSZang Roy-r61911 #define CFG_RIO_MEM_SIZE	0x20000000	/* 512M */
394f2cff6b1SEd Swarthout #endif
395d9b94f28SJon Loeliger 
3967f3f2bd2SRandy Vinson #ifdef CONFIG_LEGACY
3977f3f2bd2SRandy Vinson #define BRIDGE_ID 17
3987f3f2bd2SRandy Vinson #define VIA_ID 2
3997f3f2bd2SRandy Vinson #else
4007f3f2bd2SRandy Vinson #define BRIDGE_ID 28
4017f3f2bd2SRandy Vinson #define VIA_ID 4
4027f3f2bd2SRandy Vinson #endif
4037f3f2bd2SRandy Vinson 
404d9b94f28SJon Loeliger #if defined(CONFIG_PCI)
405d9b94f28SJon Loeliger 
406d9b94f28SJon Loeliger #define CONFIG_NET_MULTI
407d9b94f28SJon Loeliger #define CONFIG_PCI_PNP			/* do pci plug-and-play */
408d9b94f28SJon Loeliger 
409d9b94f28SJon Loeliger #undef CONFIG_EEPRO100
410d9b94f28SJon Loeliger #undef CONFIG_TULIP
411d9b94f28SJon Loeliger 
412d9b94f28SJon Loeliger #undef CONFIG_PCI_SCAN_SHOW		/* show pci devices on startup */
413f2cff6b1SEd Swarthout 
414f2cff6b1SEd Swarthout /* PCI view of System Memory */
415f2cff6b1SEd Swarthout #define CFG_PCI_MEMORY_BUS	0x00000000
416f2cff6b1SEd Swarthout #define CFG_PCI_MEMORY_PHYS	0x00000000
417f2cff6b1SEd Swarthout #define CFG_PCI_MEMORY_SIZE	0x80000000
418d9b94f28SJon Loeliger 
419d9b94f28SJon Loeliger #endif	/* CONFIG_PCI */
420d9b94f28SJon Loeliger 
421d9b94f28SJon Loeliger 
422d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET)
423d9b94f28SJon Loeliger 
424d9b94f28SJon Loeliger #ifndef CONFIG_NET_MULTI
425d9b94f28SJon Loeliger #define CONFIG_NET_MULTI	1
426d9b94f28SJon Loeliger #endif
427d9b94f28SJon Loeliger 
428d9b94f28SJon Loeliger #define CONFIG_MII		1	/* MII PHY management */
429255a3577SKim Phillips #define CONFIG_TSEC1	1
430255a3577SKim Phillips #define CONFIG_TSEC1_NAME	"eTSEC0"
431255a3577SKim Phillips #define CONFIG_TSEC2	1
432255a3577SKim Phillips #define CONFIG_TSEC2_NAME	"eTSEC1"
433255a3577SKim Phillips #define CONFIG_TSEC3	1
434255a3577SKim Phillips #define CONFIG_TSEC3_NAME	"eTSEC2"
435f2cff6b1SEd Swarthout #define CONFIG_TSEC4
436255a3577SKim Phillips #define CONFIG_TSEC4_NAME	"eTSEC3"
437d9b94f28SJon Loeliger #undef CONFIG_MPC85XX_FEC
438d9b94f28SJon Loeliger 
439d9b94f28SJon Loeliger #define TSEC1_PHY_ADDR		0
440d9b94f28SJon Loeliger #define TSEC2_PHY_ADDR		1
441d9b94f28SJon Loeliger #define TSEC3_PHY_ADDR		2
442d9b94f28SJon Loeliger #define TSEC4_PHY_ADDR		3
443d9b94f28SJon Loeliger 
444d9b94f28SJon Loeliger #define TSEC1_PHYIDX		0
445d9b94f28SJon Loeliger #define TSEC2_PHYIDX		0
446d9b94f28SJon Loeliger #define TSEC3_PHYIDX		0
447d9b94f28SJon Loeliger #define TSEC4_PHYIDX		0
4483a79013eSAndy Fleming #define TSEC1_FLAGS		TSEC_GIGABIT
4493a79013eSAndy Fleming #define TSEC2_FLAGS		TSEC_GIGABIT
4503a79013eSAndy Fleming #define TSEC3_FLAGS		(TSEC_GIGABIT | TSEC_REDUCED)
4513a79013eSAndy Fleming #define TSEC4_FLAGS		(TSEC_GIGABIT | TSEC_REDUCED)
452d9b94f28SJon Loeliger 
453d9b94f28SJon Loeliger /* Options are: eTSEC[0-3] */
454d9b94f28SJon Loeliger #define CONFIG_ETHPRIME		"eTSEC0"
455f2cff6b1SEd Swarthout #define CONFIG_PHY_GIGE		1	/* Include GbE speed/duplex detection */
456d9b94f28SJon Loeliger #endif	/* CONFIG_TSEC_ENET */
457d9b94f28SJon Loeliger 
458d9b94f28SJon Loeliger /*
459d9b94f28SJon Loeliger  * Environment
460d9b94f28SJon Loeliger  */
461d9b94f28SJon Loeliger #define CFG_ENV_IS_IN_FLASH	1
462d9b94f28SJon Loeliger #define CFG_ENV_ADDR		(CFG_MONITOR_BASE + 0x40000)
463d9b94f28SJon Loeliger #define CFG_ENV_SECT_SIZE	0x40000	/* 256K(one sector) for env */
464d9b94f28SJon Loeliger #define CFG_ENV_SIZE		0x2000
465d9b94f28SJon Loeliger 
466d9b94f28SJon Loeliger #define CONFIG_LOADS_ECHO	1	/* echo on for serial download */
467d9b94f28SJon Loeliger #define CFG_LOADS_BAUD_CHANGE	1	/* allow baudrate change */
468d9b94f28SJon Loeliger 
4692835e518SJon Loeliger /*
470659e2f67SJon Loeliger  * BOOTP options
471659e2f67SJon Loeliger  */
472659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTFILESIZE
473659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTPATH
474659e2f67SJon Loeliger #define CONFIG_BOOTP_GATEWAY
475659e2f67SJon Loeliger #define CONFIG_BOOTP_HOSTNAME
476659e2f67SJon Loeliger 
477659e2f67SJon Loeliger 
478659e2f67SJon Loeliger /*
4792835e518SJon Loeliger  * Command line configuration.
4802835e518SJon Loeliger  */
4812835e518SJon Loeliger #include <config_cmd_default.h>
4822835e518SJon Loeliger 
4832835e518SJon Loeliger #define CONFIG_CMD_PING
4842835e518SJon Loeliger #define CONFIG_CMD_I2C
4852835e518SJon Loeliger #define CONFIG_CMD_MII
48682ac8c97SKumar Gala #define CONFIG_CMD_ELF
4872835e518SJon Loeliger 
488d9b94f28SJon Loeliger #if defined(CONFIG_PCI)
4892835e518SJon Loeliger     #define CONFIG_CMD_PCI
490d9b94f28SJon Loeliger #endif
4912835e518SJon Loeliger 
492d9b94f28SJon Loeliger 
493d9b94f28SJon Loeliger #undef CONFIG_WATCHDOG			/* watchdog disabled */
494d9b94f28SJon Loeliger 
495d9b94f28SJon Loeliger /*
496d9b94f28SJon Loeliger  * Miscellaneous configurable options
497d9b94f28SJon Loeliger  */
498d9b94f28SJon Loeliger #define CFG_LONGHELP			/* undef to save memory	*/
49922abb2d2SKumar Gala #define CONFIG_CMDLINE_EDITING		/* Command-line editing */
500d9b94f28SJon Loeliger #define CFG_LOAD_ADDR	0x2000000	/* default load address */
501d9b94f28SJon Loeliger #define CFG_PROMPT	"=> "		/* Monitor Command Prompt */
5022835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB)
503d9b94f28SJon Loeliger #define CFG_CBSIZE	1024		/* Console I/O Buffer Size */
504d9b94f28SJon Loeliger #else
505d9b94f28SJon Loeliger #define CFG_CBSIZE	256		/* Console I/O Buffer Size */
506d9b94f28SJon Loeliger #endif
507d9b94f28SJon Loeliger #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
508d9b94f28SJon Loeliger #define CFG_MAXARGS	16		/* max number of command args */
509d9b94f28SJon Loeliger #define CFG_BARGSIZE	CFG_CBSIZE	/* Boot Argument Buffer Size */
510d9b94f28SJon Loeliger #define CFG_HZ		1000		/* decrementer freq: 1ms ticks */
511d9b94f28SJon Loeliger 
512d9b94f28SJon Loeliger /*
513d9b94f28SJon Loeliger  * For booting Linux, the board info and command line data
514d9b94f28SJon Loeliger  * have to be in the first 8 MB of memory, since this is
515d9b94f28SJon Loeliger  * the maximum mapped by the Linux kernel during initialization.
516d9b94f28SJon Loeliger  */
517d9b94f28SJon Loeliger #define CFG_BOOTMAPSZ	(8 << 20)	/* Initial Memory map for Linux*/
518d9b94f28SJon Loeliger 
519d9b94f28SJon Loeliger /*
520d9b94f28SJon Loeliger  * Internal Definitions
521d9b94f28SJon Loeliger  *
522d9b94f28SJon Loeliger  * Boot Flags
523d9b94f28SJon Loeliger  */
524d9b94f28SJon Loeliger #define BOOTFLAG_COLD	0x01		/* Normal Power-On: Boot from FLASH */
525d9b94f28SJon Loeliger #define BOOTFLAG_WARM	0x02		/* Software reboot */
526d9b94f28SJon Loeliger 
5272835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB)
528d9b94f28SJon Loeliger #define CONFIG_KGDB_BAUDRATE	230400	/* speed to run kgdb serial port */
529d9b94f28SJon Loeliger #define CONFIG_KGDB_SER_INDEX	2	/* which serial port to use */
530d9b94f28SJon Loeliger #endif
531d9b94f28SJon Loeliger 
532d9b94f28SJon Loeliger /*
533d9b94f28SJon Loeliger  * Environment Configuration
534d9b94f28SJon Loeliger  */
535d9b94f28SJon Loeliger 
536d9b94f28SJon Loeliger /* The mac addresses for all ethernet interface */
537d9b94f28SJon Loeliger #if defined(CONFIG_TSEC_ENET)
53810327dc5SAndy Fleming #define CONFIG_HAS_ETH0
539d9b94f28SJon Loeliger #define CONFIG_ETHADDR	 00:E0:0C:00:00:FD
540d9b94f28SJon Loeliger #define CONFIG_HAS_ETH1
541d9b94f28SJon Loeliger #define CONFIG_ETH1ADDR	 00:E0:0C:00:01:FD
542d9b94f28SJon Loeliger #define CONFIG_HAS_ETH2
543d9b94f28SJon Loeliger #define CONFIG_ETH2ADDR	 00:E0:0C:00:02:FD
54409f3e09eSAndy Fleming #define CONFIG_HAS_ETH3
54509f3e09eSAndy Fleming #define CONFIG_ETH3ADDR	 00:E0:0C:00:03:FD
546d9b94f28SJon Loeliger #endif
547d9b94f28SJon Loeliger 
548d9b94f28SJon Loeliger #define CONFIG_IPADDR	 192.168.1.253
549d9b94f28SJon Loeliger 
550d9b94f28SJon Loeliger #define CONFIG_HOSTNAME	 unknown
551d9b94f28SJon Loeliger #define CONFIG_ROOTPATH	 /nfsroot
552f2cff6b1SEd Swarthout #define CONFIG_BOOTFILE	8548cds/uImage.uboot
553f2cff6b1SEd Swarthout #define CONFIG_UBOOTPATH	8548cds/u-boot.bin	/* TFTP server */
554d9b94f28SJon Loeliger 
555d9b94f28SJon Loeliger #define CONFIG_SERVERIP	 192.168.1.1
556d9b94f28SJon Loeliger #define CONFIG_GATEWAYIP 192.168.1.1
557d9b94f28SJon Loeliger #define CONFIG_NETMASK	 255.255.255.0
558d9b94f28SJon Loeliger 
559f2cff6b1SEd Swarthout #define CONFIG_LOADADDR	1000000	/*default location for tftp and bootm*/
560d9b94f28SJon Loeliger 
561d9b94f28SJon Loeliger #define CONFIG_BOOTDELAY 10	/* -1 disables auto-boot */
562d9b94f28SJon Loeliger #undef	CONFIG_BOOTARGS		/* the boot command will set bootargs*/
563d9b94f28SJon Loeliger 
564d9b94f28SJon Loeliger #define CONFIG_BAUDRATE	115200
565d9b94f28SJon Loeliger 
566d9b94f28SJon Loeliger #define	CONFIG_EXTRA_ENV_SETTINGS				\
567d9b94f28SJon Loeliger  "netdev=eth0\0"						\
568f2cff6b1SEd Swarthout  "uboot=" MK_STR(CONFIG_UBOOTPATH) "\0"				\
569f2cff6b1SEd Swarthout  "tftpflash=tftpboot $loadaddr $uboot; "			\
570f2cff6b1SEd Swarthout 	"protect off " MK_STR(TEXT_BASE) " +$filesize; "	\
571f2cff6b1SEd Swarthout 	"erase " MK_STR(TEXT_BASE) " +$filesize; "		\
572f2cff6b1SEd Swarthout 	"cp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize; "	\
573f2cff6b1SEd Swarthout 	"protect on " MK_STR(TEXT_BASE) " +$filesize; "		\
574f2cff6b1SEd Swarthout 	"cmp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize\0"	\
575d9b94f28SJon Loeliger  "consoledev=ttyS1\0"				\
576f2cff6b1SEd Swarthout  "ramdiskaddr=2000000\0"			\
5776c543597SAndy Fleming  "ramdiskfile=ramdisk.uboot\0"			\
5784bf4abb8SEd Swarthout  "fdtaddr=c00000\0"				\
57922abb2d2SKumar Gala  "fdtfile=mpc8548cds.dtb\0"
580d9b94f28SJon Loeliger 
581d9b94f28SJon Loeliger #define CONFIG_NFSBOOTCOMMAND						\
582d9b94f28SJon Loeliger    "setenv bootargs root=/dev/nfs rw "					\
583d9b94f28SJon Loeliger       "nfsroot=$serverip:$rootpath "					\
584d9b94f28SJon Loeliger       "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
585d9b94f28SJon Loeliger       "console=$consoledev,$baudrate $othbootargs;"			\
586d9b94f28SJon Loeliger    "tftp $loadaddr $bootfile;"						\
5874bf4abb8SEd Swarthout    "tftp $fdtaddr $fdtfile;"						\
5884bf4abb8SEd Swarthout    "bootm $loadaddr - $fdtaddr"
5898272dc2fSAndy Fleming 
590d9b94f28SJon Loeliger 
591d9b94f28SJon Loeliger #define CONFIG_RAMBOOTCOMMAND \
592d9b94f28SJon Loeliger    "setenv bootargs root=/dev/ram rw "					\
593d9b94f28SJon Loeliger       "console=$consoledev,$baudrate $othbootargs;"			\
594d9b94f28SJon Loeliger    "tftp $ramdiskaddr $ramdiskfile;"					\
595d9b94f28SJon Loeliger    "tftp $loadaddr $bootfile;"						\
5964bf4abb8SEd Swarthout    "tftp $fdtaddr $fdtfile;"						\
5974bf4abb8SEd Swarthout    "bootm $loadaddr $ramdiskaddr $fdtaddr"
598d9b94f28SJon Loeliger 
599d9b94f28SJon Loeliger #define CONFIG_BOOTCOMMAND	CONFIG_NFSBOOTCOMMAND
600d9b94f28SJon Loeliger 
601d9b94f28SJon Loeliger #endif	/* __CONFIG_H */
602