10cde4b00SJon Loeliger /* 20cde4b00SJon Loeliger * Copyright 2007 Freescale Semiconductor, Inc. 30cde4b00SJon Loeliger * 40cde4b00SJon Loeliger * See file CREDITS for list of people who contributed to this 50cde4b00SJon Loeliger * project. 60cde4b00SJon Loeliger * 70cde4b00SJon Loeliger * This program is free software; you can redistribute it and/or 80cde4b00SJon Loeliger * modify it under the terms of the GNU General Public License as 90cde4b00SJon Loeliger * published by the Free Software Foundation; either version 2 of 100cde4b00SJon Loeliger * the License, or (at your option) any later version. 110cde4b00SJon Loeliger * 120cde4b00SJon Loeliger * This program is distributed in the hope that it will be useful, 130cde4b00SJon Loeliger * but WITHOUT ANY WARRANTY; without even the implied warranty of 140cde4b00SJon Loeliger * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the 150cde4b00SJon Loeliger * GNU General Public License for more details. 160cde4b00SJon Loeliger * 170cde4b00SJon Loeliger * You should have received a copy of the GNU General Public License 180cde4b00SJon Loeliger * along with this program; if not, write to the Free Software 190cde4b00SJon Loeliger * Foundation, Inc., 59 Temple Place, Suite 330, Boston, 200cde4b00SJon Loeliger * MA 02111-1307 USA 210cde4b00SJon Loeliger */ 220cde4b00SJon Loeliger 230cde4b00SJon Loeliger /* 240cde4b00SJon Loeliger * mpc8544ds board configuration file 250cde4b00SJon Loeliger * 260cde4b00SJon Loeliger */ 270cde4b00SJon Loeliger #ifndef __CONFIG_H 280cde4b00SJon Loeliger #define __CONFIG_H 290cde4b00SJon Loeliger 300cde4b00SJon Loeliger /* High Level Configuration Options */ 310cde4b00SJon Loeliger #define CONFIG_BOOKE 1 /* BOOKE */ 320cde4b00SJon Loeliger #define CONFIG_E500 1 /* BOOKE e500 family */ 330cde4b00SJon Loeliger #define CONFIG_MPC85xx 1 /* MPC8540/60/55/41/48 */ 340cde4b00SJon Loeliger #define CONFIG_MPC8544 1 350cde4b00SJon Loeliger #define CONFIG_MPC8544DS 1 360cde4b00SJon Loeliger 37837f1ba0SEd Swarthout #define CONFIG_PCI 1 /* Enable PCI/PCIE */ 38837f1ba0SEd Swarthout #define CONFIG_PCI1 1 /* PCI controller 1 */ 39837f1ba0SEd Swarthout #define CONFIG_PCIE1 1 /* PCIE controler 1 (slot 1) */ 40837f1ba0SEd Swarthout #define CONFIG_PCIE2 1 /* PCIE controler 2 (slot 2) */ 41837f1ba0SEd Swarthout #define CONFIG_PCIE3 1 /* PCIE controler 3 (ULI bridge) */ 42837f1ba0SEd Swarthout #define CONFIG_FSL_PCI_INIT 1 /* Use common FSL init code */ 430cde4b00SJon Loeliger 440cde4b00SJon Loeliger #define CONFIG_TSEC_ENET /* tsec ethernet support */ 450cde4b00SJon Loeliger #define CONFIG_ENV_OVERWRITE 460cde4b00SJon Loeliger #define CONFIG_SPD_EEPROM /* Use SPD EEPROM for DDR setup */ 470cde4b00SJon Loeliger #undef CONFIG_DDR_DLL 480cde4b00SJon Loeliger #define CONFIG_DDR_2T_TIMING /* Sets the 2T timing bit */ 490cde4b00SJon Loeliger 500cde4b00SJon Loeliger #define CONFIG_DDR_ECC /* only for ECC DDR module */ 510cde4b00SJon Loeliger #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER /* DDR controller or DMA? */ 520cde4b00SJon Loeliger #define CONFIG_MEM_INIT_VALUE 0xDeadBeef 530cde4b00SJon Loeliger 540cde4b00SJon Loeliger #define CONFIG_DDR_ECC_CMD 55837f1ba0SEd Swarthout #define CONFIG_INTERRUPTS /* enable pci, srio, ddr interrupts */ 560cde4b00SJon Loeliger 570cde4b00SJon Loeliger /* 580cde4b00SJon Loeliger * When initializing flash, if we cannot find the manufacturer ID, 590cde4b00SJon Loeliger * assume this is the AMD flash associated with the CDS board. 600cde4b00SJon Loeliger * This allows booting from a promjet. 610cde4b00SJon Loeliger */ 620cde4b00SJon Loeliger #define CONFIG_ASSUME_AMD_FLASH 630cde4b00SJon Loeliger 640cde4b00SJon Loeliger #define MPC85xx_DDR_SDRAM_CLK_CNTL /* 85xx has clock control reg */ 650cde4b00SJon Loeliger 660cde4b00SJon Loeliger #ifndef __ASSEMBLY__ 670cde4b00SJon Loeliger extern unsigned long get_board_sys_clk(unsigned long dummy); 680cde4b00SJon Loeliger #endif 690cde4b00SJon Loeliger #define CONFIG_SYS_CLK_FREQ get_board_sys_clk(0) /* sysclk for MPC85xx */ 700cde4b00SJon Loeliger 710cde4b00SJon Loeliger /* 720cde4b00SJon Loeliger * These can be toggled for performance analysis, otherwise use default. 730cde4b00SJon Loeliger */ 740cde4b00SJon Loeliger #define CONFIG_L2_CACHE /* toggle L2 cache */ 750cde4b00SJon Loeliger #define CONFIG_BTB /* toggle branch predition */ 760cde4b00SJon Loeliger #define CONFIG_ADDR_STREAMING /* toggle addr streaming */ 770cde4b00SJon Loeliger #define CONFIG_CLEAR_LAW0 /* Clear LAW0 in cpu_init_r */ 780cde4b00SJon Loeliger 790cde4b00SJon Loeliger /* 800cde4b00SJon Loeliger * Only possible on E500 Version 2 or newer cores. 810cde4b00SJon Loeliger */ 820cde4b00SJon Loeliger #define CONFIG_ENABLE_36BIT_PHYS 1 830cde4b00SJon Loeliger 840cde4b00SJon Loeliger #define CONFIG_BOARD_EARLY_INIT_F 1 /* Call board_pre_init */ 850cde4b00SJon Loeliger 860cde4b00SJon Loeliger #undef CFG_DRAM_TEST /* memory test, takes time */ 870cde4b00SJon Loeliger #define CFG_MEMTEST_START 0x00200000 /* memtest works on */ 880cde4b00SJon Loeliger #define CFG_MEMTEST_END 0x00400000 890cde4b00SJon Loeliger #define CFG_ALT_MEMTEST 900cde4b00SJon Loeliger #define CONFIG_PANIC_HANG /* do not reset board on panic */ 910cde4b00SJon Loeliger 920cde4b00SJon Loeliger /* 930cde4b00SJon Loeliger * Base addresses -- Note these are effective addresses where the 940cde4b00SJon Loeliger * actual resources get mapped (not physical addresses) 950cde4b00SJon Loeliger */ 960cde4b00SJon Loeliger #define CFG_CCSRBAR_DEFAULT 0xff700000 /* CCSRBAR Default */ 970cde4b00SJon Loeliger #define CFG_CCSRBAR 0xe0000000 /* relocated CCSRBAR */ 980cde4b00SJon Loeliger #define CFG_IMMR CFG_CCSRBAR /* PQII uses CFG_IMMR */ 990cde4b00SJon Loeliger 1000cde4b00SJon Loeliger #define CFG_PCI1_ADDR (CFG_CCSRBAR+0x8000) 1010cde4b00SJon Loeliger #define CFG_PCIE1_ADDR (CFG_CCSRBAR+0xa000) 1020cde4b00SJon Loeliger #define CFG_PCIE2_ADDR (CFG_CCSRBAR+0x9000) 1030cde4b00SJon Loeliger #define CFG_PCIE3_ADDR (CFG_CCSRBAR+0xb000) 1040cde4b00SJon Loeliger 1050cde4b00SJon Loeliger /* 1060cde4b00SJon Loeliger * DDR Setup 1070cde4b00SJon Loeliger */ 1080cde4b00SJon Loeliger #define CFG_DDR_SDRAM_BASE 0x00000000 /* DDR is system memory*/ 1090cde4b00SJon Loeliger #define CFG_SDRAM_BASE CFG_DDR_SDRAM_BASE 1100cde4b00SJon Loeliger 1110cde4b00SJon Loeliger #define SPD_EEPROM_ADDRESS 0x51 /* DDR DIMM */ 1120cde4b00SJon Loeliger 1130cde4b00SJon Loeliger /* 1140cde4b00SJon Loeliger * Make sure required options are set 1150cde4b00SJon Loeliger */ 1160cde4b00SJon Loeliger #ifndef CONFIG_SPD_EEPROM 1170cde4b00SJon Loeliger #error ("CONFIG_SPD_EEPROM is required") 1180cde4b00SJon Loeliger #endif 1190cde4b00SJon Loeliger 1200cde4b00SJon Loeliger #undef CONFIG_CLOCKS_IN_MHZ 1210cde4b00SJon Loeliger 1220cde4b00SJon Loeliger /* 1230cde4b00SJon Loeliger * Memory map 1240cde4b00SJon Loeliger * 1250cde4b00SJon Loeliger * 0x0000_0000 0x7fff_ffff DDR 2G Cacheable 1260cde4b00SJon Loeliger * 1270cde4b00SJon Loeliger * 0x8000_0000 0xbfff_ffff PCI Express Mem 1G non-cacheable 1280cde4b00SJon Loeliger * 1290cde4b00SJon Loeliger * 0xc000_0000 0xdfff_ffff PCI 512M non-cacheable 1300cde4b00SJon Loeliger * 1310cde4b00SJon Loeliger * 0xe000_0000 0xe00f_ffff CCSR 1M non-cacheable 1320cde4b00SJon Loeliger * 0xe100_0000 0xe3ff_ffff PCI IO range 4M non-cacheable 1330cde4b00SJon Loeliger * 1340cde4b00SJon Loeliger * Localbus cacheable 1350cde4b00SJon Loeliger * 1360cde4b00SJon Loeliger * 0xf000_0000 0xf3ff_ffff SDRAM 64M Cacheable 1370cde4b00SJon Loeliger * 0xf401_0000 0xf401_3fff L1 for stack 4K Cacheable TLB0 1380cde4b00SJon Loeliger * 1390cde4b00SJon Loeliger * Localbus non-cacheable 1400cde4b00SJon Loeliger * 1410cde4b00SJon Loeliger * 0xf800_0000 0xf80f_ffff NVRAM/CADMUS (*) 1M non-cacheable 1420cde4b00SJon Loeliger * 0xff00_0000 0xff7f_ffff FLASH (2nd bank) 8M non-cacheable 1430cde4b00SJon Loeliger * 0xff80_0000 0xffff_ffff FLASH (boot bank) 8M non-cacheable 1440cde4b00SJon Loeliger * 1450cde4b00SJon Loeliger */ 1460cde4b00SJon Loeliger 1470cde4b00SJon Loeliger /* 1480cde4b00SJon Loeliger * Local Bus Definitions 1490cde4b00SJon Loeliger */ 1500cde4b00SJon Loeliger #define CFG_BOOT_BLOCK 0xfc000000 /* boot TLB */ 1510cde4b00SJon Loeliger 1520cde4b00SJon Loeliger #define CFG_LBC_CACHE_BASE 0xf0000000 /* Localbus cacheable */ 1530cde4b00SJon Loeliger 1540cde4b00SJon Loeliger #define CFG_FLASH_BASE 0xff800000 /* start of FLASH 8M */ 1550cde4b00SJon Loeliger 1560cde4b00SJon Loeliger #define CFG_BR0_PRELIM 0xff801001 1570cde4b00SJon Loeliger #define CFG_BR1_PRELIM 0xfe801001 1580cde4b00SJon Loeliger 1590cde4b00SJon Loeliger #define CFG_OR0_PRELIM 0xff806e65 1600cde4b00SJon Loeliger #define CFG_OR1_PRELIM 0xff806e65 1610cde4b00SJon Loeliger 1620cde4b00SJon Loeliger #define CFG_FLASH_BANKS_LIST {0xfe800000,CFG_FLASH_BASE} 1630cde4b00SJon Loeliger 1640cde4b00SJon Loeliger #define CFG_MAX_FLASH_BANKS 2 /* number of banks */ 1650cde4b00SJon Loeliger #define CFG_MAX_FLASH_SECT 128 /* sectors per device */ 1660cde4b00SJon Loeliger #undef CFG_FLASH_CHECKSUM 1670cde4b00SJon Loeliger #define CFG_FLASH_ERASE_TOUT 60000 /* Flash Erase Timeout (ms) */ 1680cde4b00SJon Loeliger #define CFG_FLASH_WRITE_TOUT 500 /* Flash Write Timeout (ms) */ 1690cde4b00SJon Loeliger 1700cde4b00SJon Loeliger #define CFG_MONITOR_BASE TEXT_BASE /* start of monitor */ 1710cde4b00SJon Loeliger 1720cde4b00SJon Loeliger #define CFG_FLASH_CFI_DRIVER 1730cde4b00SJon Loeliger #define CFG_FLASH_CFI 1740cde4b00SJon Loeliger #define CFG_FLASH_EMPTY_INFO 1750cde4b00SJon Loeliger 1760cde4b00SJon Loeliger #define CFG_LBC_NONCACHE_BASE 0xf8000000 1770cde4b00SJon Loeliger 1780cde4b00SJon Loeliger #define CFG_BR2_PRELIM 0xf8201001 /* port size 16bit */ 1790cde4b00SJon Loeliger #define CFG_OR2_PRELIM 0xfff06ff7 /* 1MB Compact Flash area*/ 1800cde4b00SJon Loeliger 1810cde4b00SJon Loeliger #define CFG_BR3_PRELIM 0xf8100801 /* port size 8bit */ 1820cde4b00SJon Loeliger #define CFG_OR3_PRELIM 0xfff06ff7 /* 1MB PIXIS area*/ 1830cde4b00SJon Loeliger 1847608d75fSKim Phillips #define CONFIG_FSL_PIXIS 1 /* use common PIXIS code */ 1850cde4b00SJon Loeliger #define PIXIS_BASE 0xf8100000 /* PIXIS registers */ 1860cde4b00SJon Loeliger #define PIXIS_ID 0x0 /* Board ID at offset 0 */ 1870cde4b00SJon Loeliger #define PIXIS_VER 0x1 /* Board version at offset 1 */ 1880cde4b00SJon Loeliger #define PIXIS_PVER 0x2 /* PIXIS FPGA version at offset 2 */ 1890cde4b00SJon Loeliger #define PIXIS_RST 0x4 /* PIXIS Reset Control register */ 1900cde4b00SJon Loeliger #define PIXIS_AUX 0x6 /* PIXIS Auxiliary register; Scratch 1910cde4b00SJon Loeliger * register */ 1920cde4b00SJon Loeliger #define PIXIS_SPD 0x7 /* Register for SYSCLK speed */ 1930cde4b00SJon Loeliger #define PIXIS_VCTL 0x10 /* VELA Control Register */ 1940cde4b00SJon Loeliger #define PIXIS_VCFGEN0 0x12 /* VELA Config Enable 0 */ 1950cde4b00SJon Loeliger #define PIXIS_VCFGEN1 0x13 /* VELA Config Enable 1 */ 1960cde4b00SJon Loeliger #define PIXIS_VBOOT 0x16 /* VELA VBOOT Register */ 1970cde4b00SJon Loeliger #define PIXIS_VSPEED0 0x17 /* VELA VSpeed 0 */ 1980cde4b00SJon Loeliger #define PIXIS_VSPEED1 0x18 /* VELA VSpeed 1 */ 1990cde4b00SJon Loeliger #define PIXIS_VCLKH 0x19 /* VELA VCLKH register */ 2000cde4b00SJon Loeliger #define PIXIS_VCLKL 0x1A /* VELA VCLKL register */ 201*db74b3c1SJason Jin #define CFG_PIXIS_VBOOT_MASK 0x40 /* Reset altbank mask*/ 2020cde4b00SJon Loeliger 2030cde4b00SJon Loeliger 2040cde4b00SJon Loeliger /* define to use L1 as initial stack */ 2050cde4b00SJon Loeliger #define CONFIG_L1_INIT_RAM 1 2060cde4b00SJon Loeliger #define CFG_INIT_L1_LOCK 1 2070cde4b00SJon Loeliger #define CFG_INIT_L1_ADDR 0xf4010000 /* Initial L1 address */ 2080cde4b00SJon Loeliger #define CFG_INIT_L1_END 0x00004000 /* End of used area in RAM */ 2090cde4b00SJon Loeliger 2100cde4b00SJon Loeliger /* define to use L2SRAM as initial stack */ 2110cde4b00SJon Loeliger #undef CONFIG_L2_INIT_RAM 2120cde4b00SJon Loeliger #define CFG_INIT_L2_ADDR 0xf8fc0000 2130cde4b00SJon Loeliger #define CFG_INIT_L2_END 0x00040000 /* End of used area in RAM */ 2140cde4b00SJon Loeliger 2150cde4b00SJon Loeliger #ifdef CONFIG_L1_INIT_RAM 2160cde4b00SJon Loeliger #define CFG_INIT_RAM_ADDR CFG_INIT_L1_ADDR 2170cde4b00SJon Loeliger #define CFG_INIT_RAM_END CFG_INIT_L1_END 2180cde4b00SJon Loeliger #else 2190cde4b00SJon Loeliger #define CFG_INIT_RAM_ADDR CFG_INIT_L2_ADDR 2200cde4b00SJon Loeliger #define CFG_INIT_RAM_END CFG_INIT_L2_END 2210cde4b00SJon Loeliger #endif 2220cde4b00SJon Loeliger 2230cde4b00SJon Loeliger #define CFG_GBL_DATA_SIZE 128 /* num bytes initial data */ 2240cde4b00SJon Loeliger #define CFG_GBL_DATA_OFFSET (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE) 2250cde4b00SJon Loeliger #define CFG_INIT_SP_OFFSET CFG_GBL_DATA_OFFSET 2260cde4b00SJon Loeliger 2270cde4b00SJon Loeliger #define CFG_MONITOR_LEN (256 * 1024) /* Reserve 256 kB for Mon */ 2280cde4b00SJon Loeliger #define CFG_MALLOC_LEN (128 * 1024) /* Reserved for malloc */ 2290cde4b00SJon Loeliger 2300cde4b00SJon Loeliger /* Serial Port - controlled on board with jumper J8 2310cde4b00SJon Loeliger * open - index 2 2320cde4b00SJon Loeliger * shorted - index 1 2330cde4b00SJon Loeliger */ 2340cde4b00SJon Loeliger #define CONFIG_CONS_INDEX 1 2350cde4b00SJon Loeliger #undef CONFIG_SERIAL_SOFTWARE_FIFO 2360cde4b00SJon Loeliger #define CFG_NS16550 2370cde4b00SJon Loeliger #define CFG_NS16550_SERIAL 2380cde4b00SJon Loeliger #define CFG_NS16550_REG_SIZE 1 2390cde4b00SJon Loeliger #define CFG_NS16550_CLK get_bus_freq(0) 2400cde4b00SJon Loeliger 2410cde4b00SJon Loeliger #define CFG_BAUDRATE_TABLE \ 2420cde4b00SJon Loeliger {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200} 2430cde4b00SJon Loeliger 2440cde4b00SJon Loeliger #define CFG_NS16550_COM1 (CFG_CCSRBAR+0x4500) 2450cde4b00SJon Loeliger #define CFG_NS16550_COM2 (CFG_CCSRBAR+0x4600) 2460cde4b00SJon Loeliger 2470cde4b00SJon Loeliger /* Use the HUSH parser */ 2480cde4b00SJon Loeliger #define CFG_HUSH_PARSER 2490cde4b00SJon Loeliger #ifdef CFG_HUSH_PARSER 2500cde4b00SJon Loeliger #define CFG_PROMPT_HUSH_PS2 "> " 2510cde4b00SJon Loeliger #endif 2520cde4b00SJon Loeliger 2530cde4b00SJon Loeliger /* pass open firmware flat tree */ 2540cde4b00SJon Loeliger #define CONFIG_OF_FLAT_TREE 1 2550cde4b00SJon Loeliger #define CONFIG_OF_BOARD_SETUP 1 2560cde4b00SJon Loeliger 2570cde4b00SJon Loeliger #define OF_CPU "PowerPC,8544@0" 2580cde4b00SJon Loeliger #define OF_SOC "soc8544@e0000000" 2590cde4b00SJon Loeliger #define OF_TBCLK (bd->bi_busfreq / 8) 2600cde4b00SJon Loeliger #define OF_STDOUT_PATH "/soc8544@e0000000/serial@4500" 2610cde4b00SJon Loeliger 2620cde4b00SJon Loeliger /* I2C */ 2630cde4b00SJon Loeliger #define CONFIG_FSL_I2C /* Use FSL common I2C driver */ 2640cde4b00SJon Loeliger #define CONFIG_HARD_I2C /* I2C with hardware support */ 2650cde4b00SJon Loeliger #undef CONFIG_SOFT_I2C /* I2C bit-banged */ 2660cde4b00SJon Loeliger #define CFG_I2C_SPEED 400000 /* I2C speed and slave address */ 2670cde4b00SJon Loeliger #define CFG_I2C_EEPROM_ADDR 0x57 2680cde4b00SJon Loeliger #define CFG_I2C_SLAVE 0x7F 2690cde4b00SJon Loeliger #define CFG_I2C_NOPROBES {0x69} /* Don't probe these addrs */ 2700cde4b00SJon Loeliger #define CFG_I2C_OFFSET 0x3100 2710cde4b00SJon Loeliger 2720cde4b00SJon Loeliger /* 2730cde4b00SJon Loeliger * General PCI 2740cde4b00SJon Loeliger * Memory space is mapped 1-1, but I/O space must start from 0. 2750cde4b00SJon Loeliger */ 2760cde4b00SJon Loeliger #define CFG_PCIE_PHYS 0x80000000 /* 1G PCIE TLB */ 2770cde4b00SJon Loeliger #define CFG_PCI_PHYS 0xc0000000 /* 512M PCI TLB */ 2780cde4b00SJon Loeliger 2790cde4b00SJon Loeliger #define CFG_PCI1_MEM_BASE 0xc0000000 2800cde4b00SJon Loeliger #define CFG_PCI1_MEM_PHYS CFG_PCI1_MEM_BASE 2810cde4b00SJon Loeliger #define CFG_PCI1_MEM_SIZE 0x20000000 /* 512M */ 2820cde4b00SJon Loeliger #define CFG_PCI1_IO_BASE 0x00000000 2830cde4b00SJon Loeliger #define CFG_PCI1_IO_PHYS 0xe1000000 284d64ee908SKumar Gala #define CFG_PCI1_IO_SIZE 0x00010000 /* 64k */ 2850cde4b00SJon Loeliger 2860cde4b00SJon Loeliger /* PCI view of System Memory */ 2870cde4b00SJon Loeliger #define CFG_PCI_MEMORY_BUS 0x00000000 2880cde4b00SJon Loeliger #define CFG_PCI_MEMORY_PHYS 0x00000000 2890cde4b00SJon Loeliger #define CFG_PCI_MEMORY_SIZE 0x80000000 2900cde4b00SJon Loeliger 2910cde4b00SJon Loeliger /* controller 2, Slot 1, tgtid 1, Base address 9000 */ 2920cde4b00SJon Loeliger #define CFG_PCIE2_MEM_BASE 0x80000000 2930cde4b00SJon Loeliger #define CFG_PCIE2_MEM_PHYS CFG_PCIE2_MEM_BASE 2940cde4b00SJon Loeliger #define CFG_PCIE2_MEM_SIZE 0x20000000 /* 512M */ 2950cde4b00SJon Loeliger #define CFG_PCIE2_IO_BASE 0x00000000 296d64ee908SKumar Gala #define CFG_PCIE2_IO_PHYS 0xe1010000 297d64ee908SKumar Gala #define CFG_PCIE2_IO_SIZE 0x00010000 /* 64k */ 2980cde4b00SJon Loeliger 2990cde4b00SJon Loeliger /* controller 1, Slot 2,tgtid 2, Base address a000 */ 3000cde4b00SJon Loeliger #define CFG_PCIE1_MEM_BASE 0xa0000000 3010cde4b00SJon Loeliger #define CFG_PCIE1_MEM_PHYS CFG_PCIE1_MEM_BASE 302d64ee908SKumar Gala #define CFG_PCIE1_MEM_SIZE 0x10000000 /* 256M */ 303d64ee908SKumar Gala #define CFG_PCIE1_IO_BASE 0x00000000 304d64ee908SKumar Gala #define CFG_PCIE1_IO_PHYS 0xe1020000 305d64ee908SKumar Gala #define CFG_PCIE1_IO_SIZE 0x00010000 /* 64k */ 3060cde4b00SJon Loeliger 3070cde4b00SJon Loeliger /* controller 3, direct to uli, tgtid 3, Base address b000 */ 3080cde4b00SJon Loeliger #define CFG_PCIE3_MEM_BASE 0xb0000000 3090cde4b00SJon Loeliger #define CFG_PCIE3_MEM_PHYS CFG_PCIE3_MEM_BASE 310d64ee908SKumar Gala #define CFG_PCIE3_MEM_SIZE 0x00100000 /* 1M */ 3110cde4b00SJon Loeliger #define CFG_PCIE3_IO_BASE 0x00000000 312d64ee908SKumar Gala #define CFG_PCIE3_IO_PHYS 0xb0100000 /* reuse mem LAW */ 3130cde4b00SJon Loeliger #define CFG_PCIE3_IO_SIZE 0x00100000 /* 1M */ 31456a92705SKumar Gala #define CFG_PCIE3_MEM_BASE2 0xb0200000 31556a92705SKumar Gala #define CFG_PCIE3_MEM_PHYS2 CFG_PCIE3_MEM_BASE2 31656a92705SKumar Gala #define CFG_PCIE3_MEM_SIZE2 0x00200000 /* 1M */ 3170cde4b00SJon Loeliger 3180cde4b00SJon Loeliger #if defined(CONFIG_PCI) 3190cde4b00SJon Loeliger 3200cde4b00SJon Loeliger #define CONFIG_NET_MULTI 3210cde4b00SJon Loeliger #define CONFIG_PCI_PNP /* do pci plug-and-play */ 3220cde4b00SJon Loeliger 3230cde4b00SJon Loeliger #undef CONFIG_EEPRO100 3240cde4b00SJon Loeliger #undef CONFIG_TULIP 3250cde4b00SJon Loeliger #define CONFIG_RTL8139 3260cde4b00SJon Loeliger 3270cde4b00SJon Loeliger #ifdef CONFIG_RTL8139 3280cde4b00SJon Loeliger /* This macro is used by RTL8139 but not defined in PPC architecture */ 3290cde4b00SJon Loeliger #define KSEG1ADDR(x) (x) 3300cde4b00SJon Loeliger #define _IO_BASE 0x00000000 3310cde4b00SJon Loeliger #endif 3320cde4b00SJon Loeliger 3330cde4b00SJon Loeliger #ifndef CONFIG_PCI_PNP 3340cde4b00SJon Loeliger #define PCI_ENET0_IOADDR CFG_PCI1_IO_BASE 3350cde4b00SJon Loeliger #define PCI_ENET0_MEMADDR CFG_PCI1_IO_BASE 3360cde4b00SJon Loeliger #define PCI_IDSEL_NUMBER 0x11 /* IDSEL = AD11 */ 3370cde4b00SJon Loeliger #endif 3380cde4b00SJon Loeliger 3390cde4b00SJon Loeliger #define CONFIG_PCI_SCAN_SHOW /* show pci devices on startup */ 3400cde4b00SJon Loeliger #define CONFIG_DOS_PARTITION 3410cde4b00SJon Loeliger #define CONFIG_SCSI_AHCI 3420cde4b00SJon Loeliger 3430cde4b00SJon Loeliger #ifdef CONFIG_SCSI_AHCI 3440cde4b00SJon Loeliger #define CONFIG_SATA_ULI5288 3450cde4b00SJon Loeliger #define CFG_SCSI_MAX_SCSI_ID 4 3460cde4b00SJon Loeliger #define CFG_SCSI_MAX_LUN 1 3470cde4b00SJon Loeliger #define CFG_SCSI_MAX_DEVICE (CFG_SCSI_MAX_SCSI_ID * CFG_SCSI_MAX_LUN) 3480cde4b00SJon Loeliger #define CFG_SCSI_MAXDEVICE CFG_SCSI_MAX_DEVICE 3490cde4b00SJon Loeliger #endif /* SCSCI */ 3500cde4b00SJon Loeliger 3510cde4b00SJon Loeliger #endif /* CONFIG_PCI */ 3520cde4b00SJon Loeliger 3530cde4b00SJon Loeliger 3540cde4b00SJon Loeliger #if defined(CONFIG_TSEC_ENET) 3550cde4b00SJon Loeliger 3560cde4b00SJon Loeliger #ifndef CONFIG_NET_MULTI 3570cde4b00SJon Loeliger #define CONFIG_NET_MULTI 1 3580cde4b00SJon Loeliger #endif 3590cde4b00SJon Loeliger 3600cde4b00SJon Loeliger #define CONFIG_MII 1 /* MII PHY management */ 3610cde4b00SJon Loeliger #define CONFIG_MII_DEFAULT_TSEC 1 /* Allow unregistered phys */ 362255a3577SKim Phillips #define CONFIG_TSEC1 1 363255a3577SKim Phillips #define CONFIG_TSEC1_NAME "eTSEC1" 364255a3577SKim Phillips #define CONFIG_TSEC3 1 365255a3577SKim Phillips #define CONFIG_TSEC3_NAME "eTSEC3" 366837f1ba0SEd Swarthout 3670cde4b00SJon Loeliger #define TSEC1_PHY_ADDR 0 3680cde4b00SJon Loeliger #define TSEC3_PHY_ADDR 1 3690cde4b00SJon Loeliger 3703a79013eSAndy Fleming #define TSEC1_FLAGS (TSEC_GIGABIT | TSEC_REDUCED) 3713a79013eSAndy Fleming #define TSEC3_FLAGS (TSEC_GIGABIT | TSEC_REDUCED) 3723a79013eSAndy Fleming 3730cde4b00SJon Loeliger #define TSEC1_PHYIDX 0 3740cde4b00SJon Loeliger #define TSEC3_PHYIDX 0 3750cde4b00SJon Loeliger 3760cde4b00SJon Loeliger #define CONFIG_ETHPRIME "eTSEC1" 3770cde4b00SJon Loeliger 3780cde4b00SJon Loeliger #define CONFIG_PHY_GIGE 1 /* Include GbE speed/duplex detection */ 3790cde4b00SJon Loeliger #endif /* CONFIG_TSEC_ENET */ 3800cde4b00SJon Loeliger 3810cde4b00SJon Loeliger /* 3820cde4b00SJon Loeliger * Environment 3830cde4b00SJon Loeliger */ 3840cde4b00SJon Loeliger #define CFG_ENV_IS_IN_FLASH 1 3850cde4b00SJon Loeliger #if CFG_MONITOR_BASE > 0xfff80000 3860cde4b00SJon Loeliger #define CFG_ENV_ADDR 0xfff80000 3870cde4b00SJon Loeliger #else 3880cde4b00SJon Loeliger #define CFG_ENV_ADDR (CFG_MONITOR_BASE + 0x40000) 3890cde4b00SJon Loeliger #endif 3900cde4b00SJon Loeliger #define CFG_ENV_SIZE 0x2000 3910cde4b00SJon Loeliger #define CFG_ENV_SECT_SIZE 0x10000 /* 64K (one sector) */ 3920cde4b00SJon Loeliger 3930cde4b00SJon Loeliger #define CONFIG_LOADS_ECHO 1 /* echo on for serial download */ 3940cde4b00SJon Loeliger #define CFG_LOADS_BAUD_CHANGE 1 /* allow baudrate change */ 3950cde4b00SJon Loeliger 3962835e518SJon Loeliger /* 397659e2f67SJon Loeliger * BOOTP options 398659e2f67SJon Loeliger */ 399659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTFILESIZE 400659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTPATH 401659e2f67SJon Loeliger #define CONFIG_BOOTP_GATEWAY 402659e2f67SJon Loeliger #define CONFIG_BOOTP_HOSTNAME 403659e2f67SJon Loeliger 404659e2f67SJon Loeliger 405659e2f67SJon Loeliger /* 4062835e518SJon Loeliger * Command line configuration. 4072835e518SJon Loeliger */ 4082835e518SJon Loeliger #include <config_cmd_default.h> 4092835e518SJon Loeliger 4102835e518SJon Loeliger #define CONFIG_CMD_PING 4112835e518SJon Loeliger #define CONFIG_CMD_I2C 4122835e518SJon Loeliger #define CONFIG_CMD_MII 4132835e518SJon Loeliger 4140cde4b00SJon Loeliger #if defined(CONFIG_PCI) 4152835e518SJon Loeliger #define CONFIG_CMD_PCI 4162835e518SJon Loeliger #define CONFIG_CMD_BEDBUG 4172835e518SJon Loeliger #define CONFIG_CMD_NET 418837f1ba0SEd Swarthout #define CONFIG_CMD_SCSI 419837f1ba0SEd Swarthout #define CONFIG_CMD_EXT2 4200cde4b00SJon Loeliger #endif 4212835e518SJon Loeliger 4220cde4b00SJon Loeliger 4230cde4b00SJon Loeliger #undef CONFIG_WATCHDOG /* watchdog disabled */ 4240cde4b00SJon Loeliger 4250cde4b00SJon Loeliger /* 4260cde4b00SJon Loeliger * Miscellaneous configurable options 4270cde4b00SJon Loeliger */ 4280cde4b00SJon Loeliger #define CFG_LONGHELP /* undef to save memory */ 4290cde4b00SJon Loeliger #define CFG_LOAD_ADDR 0x2000000 /* default load address */ 4300cde4b00SJon Loeliger #define CFG_PROMPT "=> " /* Monitor Command Prompt */ 4312835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB) 4320cde4b00SJon Loeliger #define CFG_CBSIZE 1024 /* Console I/O Buffer Size */ 4330cde4b00SJon Loeliger #else 4340cde4b00SJon Loeliger #define CFG_CBSIZE 256 /* Console I/O Buffer Size */ 4350cde4b00SJon Loeliger #endif 4360cde4b00SJon Loeliger #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */ 4370cde4b00SJon Loeliger #define CFG_MAXARGS 16 /* max number of command args */ 4380cde4b00SJon Loeliger #define CFG_BARGSIZE CFG_CBSIZE /* Boot Argument Buffer Size */ 4390cde4b00SJon Loeliger #define CFG_HZ 1000 /* decrementer freq: 1ms ticks */ 4400cde4b00SJon Loeliger 4410cde4b00SJon Loeliger /* 4420cde4b00SJon Loeliger * For booting Linux, the board info and command line data 4430cde4b00SJon Loeliger * have to be in the first 8 MB of memory, since this is 4440cde4b00SJon Loeliger * the maximum mapped by the Linux kernel during initialization. 4450cde4b00SJon Loeliger */ 4460cde4b00SJon Loeliger #define CFG_BOOTMAPSZ (8 << 20) /* Initial Memory map for Linux*/ 4470cde4b00SJon Loeliger 4480cde4b00SJon Loeliger /* Cache Configuration */ 4490cde4b00SJon Loeliger #define CFG_DCACHE_SIZE 32768 4500cde4b00SJon Loeliger #define CFG_CACHELINE_SIZE 32 4512835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB) 4520cde4b00SJon Loeliger #define CFG_CACHELINE_SHIFT 5 /*log base 2 of the above value*/ 4530cde4b00SJon Loeliger #endif 4540cde4b00SJon Loeliger 4550cde4b00SJon Loeliger /* 4560cde4b00SJon Loeliger * Internal Definitions 4570cde4b00SJon Loeliger * 4580cde4b00SJon Loeliger * Boot Flags 4590cde4b00SJon Loeliger */ 4600cde4b00SJon Loeliger #define BOOTFLAG_COLD 0x01 /* Normal Power-On: Boot from FLASH */ 4610cde4b00SJon Loeliger #define BOOTFLAG_WARM 0x02 /* Software reboot */ 4620cde4b00SJon Loeliger 4632835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB) 4640cde4b00SJon Loeliger #define CONFIG_KGDB_BAUDRATE 230400 /* speed to run kgdb serial port */ 4650cde4b00SJon Loeliger #define CONFIG_KGDB_SER_INDEX 2 /* which serial port to use */ 4660cde4b00SJon Loeliger #endif 4670cde4b00SJon Loeliger 4680cde4b00SJon Loeliger /* 4690cde4b00SJon Loeliger * Environment Configuration 4700cde4b00SJon Loeliger */ 4710cde4b00SJon Loeliger 4720cde4b00SJon Loeliger /* The mac addresses for all ethernet interface */ 4730cde4b00SJon Loeliger #if defined(CONFIG_TSEC_ENET) 474ea5877e3SKumar Gala #define CONFIG_HAS_ETH0 4750cde4b00SJon Loeliger #define CONFIG_ETHADDR 00:E0:0C:02:00:FD 4760cde4b00SJon Loeliger #define CONFIG_HAS_ETH1 4770cde4b00SJon Loeliger #define CONFIG_ETH1ADDR 00:E0:0C:02:01:FD 4780cde4b00SJon Loeliger #define CONFIG_HAS_ETH2 4790cde4b00SJon Loeliger #define CONFIG_ETH2ADDR 00:E0:0C:02:02:FD 4800cde4b00SJon Loeliger #define CONFIG_HAS_ETH3 4810cde4b00SJon Loeliger #define CONFIG_ETH3ADDR 00:E0:0C:02:03:FD 4820cde4b00SJon Loeliger #endif 4830cde4b00SJon Loeliger 4840cde4b00SJon Loeliger #define CONFIG_IPADDR 192.168.1.251 4850cde4b00SJon Loeliger 4860cde4b00SJon Loeliger #define CONFIG_HOSTNAME 8544ds_unknown 4870cde4b00SJon Loeliger #define CONFIG_ROOTPATH /nfs/mpc85xx 488837f1ba0SEd Swarthout #define CONFIG_BOOTFILE 8544ds/uImage.uboot 489837f1ba0SEd Swarthout #define CONFIG_UBOOTPATH 8544ds/u-boot.bin /* TFTP server */ 4900cde4b00SJon Loeliger 4910cde4b00SJon Loeliger #define CONFIG_SERVERIP 192.168.0.1 4920cde4b00SJon Loeliger #define CONFIG_GATEWAYIP 192.168.0.1 4930cde4b00SJon Loeliger #define CONFIG_NETMASK 255.255.0.0 4940cde4b00SJon Loeliger 4950cde4b00SJon Loeliger #define CONFIG_LOADADDR 1000000 /*default location for tftp and bootm*/ 4960cde4b00SJon Loeliger 4970cde4b00SJon Loeliger #define CONFIG_BOOTDELAY 10 /* -1 disables auto-boot */ 4980cde4b00SJon Loeliger #undef CONFIG_BOOTARGS /* the boot command will set bootargs*/ 4990cde4b00SJon Loeliger 5000cde4b00SJon Loeliger #define CONFIG_BAUDRATE 115200 5010cde4b00SJon Loeliger 5020cde4b00SJon Loeliger #if defined(CONFIG_PCIE1) || defined(CONFIG_PCIE2) || defined(CONFIG_PCIE3) 5030cde4b00SJon Loeliger #define PCIE_ENV \ 5040cde4b00SJon Loeliger "pciereg=md ${a}000 6; md ${a}020 4; md ${a}bf8 2; echo o;md ${a}c00 25;" \ 5050cde4b00SJon Loeliger "echo i; md ${a}da0 15; echo e;md ${a}e00 e; echo d; md ${a}f00 c\0" \ 506837f1ba0SEd Swarthout "pcieerr=md ${a}020 1; md ${a}e00 e;" \ 5070cde4b00SJon Loeliger "pci d.b $b.0 7 1; pci d.w $b.0 1e 1;" \ 5080cde4b00SJon Loeliger "pci d.w $b.0 56 1;" \ 5090cde4b00SJon Loeliger "pci d $b.0 104 1;pci d $b.0 110 1;pci d $b.0 130 1\0" \ 5100cde4b00SJon Loeliger "pcieerrc=mw ${a}020 ffffffff; mw ${a}e00 ffffffff;" \ 5110cde4b00SJon Loeliger "pci w.b $b.0 7 ff; pci w.w $b.0 1e ffff; pci w.w $b.0 56 ffff;" \ 5120cde4b00SJon Loeliger "pci w $b.0 104 ffffffff; pci w $b.0 110 ffffffff;" \ 5130cde4b00SJon Loeliger "pci w $b.0 130 ffffffff\0" \ 5140cde4b00SJon Loeliger "pciecfg=pci d $b.0 0 20; pci d $b.0 100 e; pci d $b.0 400 69\0" \ 515837f1ba0SEd Swarthout "pcie1regs=setenv a e000a; run pciereg\0" \ 516837f1ba0SEd Swarthout "pcie2regs=setenv a e0009; run pciereg\0" \ 517837f1ba0SEd Swarthout "pcie3regs=setenv a e000b; run pciereg\0" \ 518837f1ba0SEd Swarthout "pcie1cfg=setenv b 3; run pciecfg\0" \ 519837f1ba0SEd Swarthout "pcie2cfg=setenv b 5; run pciecfg\0" \ 520837f1ba0SEd Swarthout "pcie3cfg=setenv b 0; run pciecfg\0" \ 521837f1ba0SEd Swarthout "pcie1err=setenv a e000a; setenv b 3; run pcieerr\0" \ 522837f1ba0SEd Swarthout "pcie2err=setenv a e0009; setenv b 5; run pcieerr\0" \ 523837f1ba0SEd Swarthout "pcie3err=setenv a e000b; setenv b 0; run pcieerr\0" \ 524837f1ba0SEd Swarthout "pcie1errc=setenv a e000a; setenv b 3; run pcieerrc\0" \ 525837f1ba0SEd Swarthout "pcie2errc=setenv a e0009; setenv b 5; run pcieerrc\0" \ 526837f1ba0SEd Swarthout "pcie3errc=setenv a e000b; setenv b 0; run pcieerrc\0" 5270cde4b00SJon Loeliger #else 5280cde4b00SJon Loeliger #define PCIE_ENV "" 5290cde4b00SJon Loeliger #endif 5300cde4b00SJon Loeliger 5310cde4b00SJon Loeliger #if defined(CONFIG_PCI1) 5320cde4b00SJon Loeliger #define PCI_ENV \ 5330cde4b00SJon Loeliger "pcireg=md ${a}000 3; echo o;md ${a}c00 25; echo i; md ${a}da0 15;" \ 5340cde4b00SJon Loeliger "echo e;md ${a}e00 9\0" \ 5350cde4b00SJon Loeliger "pci1regs=setenv a e0008; run pcireg\0" \ 5360cde4b00SJon Loeliger "pcierr=md ${a}e00 8; pci d.b $b.0 7 1; pci d.w $b.0 1e 1;" \ 5370cde4b00SJon Loeliger "pci d.w $b.0 56 1\0" \ 538837f1ba0SEd Swarthout "pcierrc=mw ${a}e00 ffffffff; mw ${a}e0c 0; pci w.b $b.0 7 ff;" \ 539837f1ba0SEd Swarthout "pci w.w $b.0 1e ffff; pci w.w $b.0 56 ffff\0" \ 540837f1ba0SEd Swarthout "pci1err=setenv a e0008; setenv b 7; run pcierr\0" \ 541837f1ba0SEd Swarthout "pci1errc=setenv a e0008; setenv b 7; run pcierrc\0" 5420cde4b00SJon Loeliger #else 5430cde4b00SJon Loeliger #define PCI_ENV "" 5440cde4b00SJon Loeliger #endif 5450cde4b00SJon Loeliger 5460cde4b00SJon Loeliger #if defined(CONFIG_TSEC_ENET) 5470cde4b00SJon Loeliger #define ENET_ENV \ 5480cde4b00SJon Loeliger "enetreg1=md ${a}000 2; md ${a}010 9; md ${a}050 4; md ${a}08c 1;" \ 5490cde4b00SJon Loeliger "md ${a}098 2\0" \ 5500cde4b00SJon Loeliger "enetregt=echo t;md ${a}100 6; md ${a}140 2; md ${a}180 10; md ${a}200 10\0" \ 5510cde4b00SJon Loeliger "enetregr=echo r;md ${a}300 6; md ${a}330 5; md ${a}380 10; md ${a}400 10\0" \ 5520cde4b00SJon Loeliger "enetregm=echo mac;md ${a}500 5; md ${a}520 28;echo fifo;md ${a}a00 1;" \ 5530cde4b00SJon Loeliger "echo mib;md ${a}680 31\0" \ 5540cde4b00SJon Loeliger "enetreg=run enetreg1; run enetregm; run enetregt; run enetregr\0" \ 5550cde4b00SJon Loeliger "enet1regs=setenv a e0024; run enetreg\0" \ 5560cde4b00SJon Loeliger "enet3regs=setenv a e0026; run enetreg\0" 5570cde4b00SJon Loeliger #else 5580cde4b00SJon Loeliger #define ENET_ENV "" 5590cde4b00SJon Loeliger #endif 5600cde4b00SJon Loeliger 5610cde4b00SJon Loeliger #define CONFIG_EXTRA_ENV_SETTINGS \ 5620cde4b00SJon Loeliger "netdev=eth0\0" \ 563837f1ba0SEd Swarthout "uboot=" MK_STR(CONFIG_UBOOTPATH) "\0" \ 564837f1ba0SEd Swarthout "tftpflash=tftpboot $loadaddr $uboot; " \ 565837f1ba0SEd Swarthout "protect off " MK_STR(TEXT_BASE) " +$filesize; " \ 566837f1ba0SEd Swarthout "erase " MK_STR(TEXT_BASE) " +$filesize; " \ 567837f1ba0SEd Swarthout "cp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize; " \ 568837f1ba0SEd Swarthout "protect on " MK_STR(TEXT_BASE) " +$filesize; " \ 569837f1ba0SEd Swarthout "cmp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize\0" \ 5700cde4b00SJon Loeliger "consoledev=ttyS0\0" \ 5710cde4b00SJon Loeliger "ramdiskaddr=2000000\0" \ 572837f1ba0SEd Swarthout "ramdiskfile=8544ds/ramdisk.uboot\0" \ 573837f1ba0SEd Swarthout "dtbaddr=c00000\0" \ 574837f1ba0SEd Swarthout "dtbfile=8544ds/mpc8544ds.dtb\0" \ 575837f1ba0SEd Swarthout "bdev=sda3\0" \ 5760cde4b00SJon Loeliger "eoi=mw e00400b0 0\0" \ 5770cde4b00SJon Loeliger "iack=md e00400a0 1\0" \ 5780cde4b00SJon Loeliger "ddrreg=md ${a}000 8; md ${a}080 8;md ${a}100 d; md ${a}140 4; md ${a}bf0 4;" \ 5790cde4b00SJon Loeliger "md ${a}e00 3; md ${a}e20 3; md ${a}e40 7; md ${a}f00 5\0" \ 5800cde4b00SJon Loeliger "ddrregs=setenv a e0002; run ddrreg\0" \ 5810cde4b00SJon Loeliger "gureg=md ${a}000 2c; md ${a}0b0 1; md ${a}0c0 1; md ${a}b20 3;" \ 5820cde4b00SJon Loeliger "md ${a}e00 1; md ${a}e60 1; md ${a}ef0 15\0" \ 5830cde4b00SJon Loeliger "guregs=setenv a e00e0; run gureg\0" \ 5840cde4b00SJon Loeliger "ecmreg=md ${a}000 1; md ${a}010 1; md ${a}bf8 2; md ${a}e00 6\0" \ 5850cde4b00SJon Loeliger "ecmregs=setenv a e0001; run ecmreg\0" \ 586837f1ba0SEd Swarthout "lawregs=md e0000c08 4b\0" \ 587837f1ba0SEd Swarthout "lbcregs=md e0005000 36\0" \ 588837f1ba0SEd Swarthout "dma0regs=md e0021100 12\0" \ 589837f1ba0SEd Swarthout "dma1regs=md e0021180 12\0" \ 590837f1ba0SEd Swarthout "dma2regs=md e0021200 12\0" \ 591837f1ba0SEd Swarthout "dma3regs=md e0021280 12\0" \ 5920cde4b00SJon Loeliger PCIE_ENV \ 5930cde4b00SJon Loeliger PCI_ENV \ 5940cde4b00SJon Loeliger ENET_ENV 5950cde4b00SJon Loeliger 5960cde4b00SJon Loeliger 5970cde4b00SJon Loeliger #define CONFIG_NFSBOOTCOMMAND \ 5980cde4b00SJon Loeliger "setenv bootargs root=/dev/nfs rw " \ 5990cde4b00SJon Loeliger "nfsroot=$serverip:$rootpath " \ 6000cde4b00SJon Loeliger "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \ 6010cde4b00SJon Loeliger "console=$consoledev,$baudrate $othbootargs;" \ 6020cde4b00SJon Loeliger "tftp $loadaddr $bootfile;" \ 603837f1ba0SEd Swarthout "tftp $dtbaddr $dtbfile;" \ 604837f1ba0SEd Swarthout "bootm $loadaddr - $dtbaddr" 6050cde4b00SJon Loeliger 6060cde4b00SJon Loeliger 6070cde4b00SJon Loeliger #define CONFIG_RAMBOOTCOMMAND \ 6080cde4b00SJon Loeliger "setenv bootargs root=/dev/ram rw " \ 6090cde4b00SJon Loeliger "console=$consoledev,$baudrate $othbootargs;" \ 6100cde4b00SJon Loeliger "tftp $ramdiskaddr $ramdiskfile;" \ 6110cde4b00SJon Loeliger "tftp $loadaddr $bootfile;" \ 612837f1ba0SEd Swarthout "tftp $dtbaddr $dtbfile;" \ 613837f1ba0SEd Swarthout "bootm $loadaddr $ramdiskaddr $dtbaddr" 6140cde4b00SJon Loeliger 6150cde4b00SJon Loeliger #define CONFIG_BOOTCOMMAND \ 616837f1ba0SEd Swarthout "setenv bootargs root=/dev/$bdev rw " \ 6170cde4b00SJon Loeliger "console=$consoledev,$baudrate $othbootargs;" \ 6180cde4b00SJon Loeliger "tftp $loadaddr $bootfile;" \ 619837f1ba0SEd Swarthout "tftp $dtbaddr $dtbfile;" \ 620837f1ba0SEd Swarthout "bootm $loadaddr - $dtbaddr" 6210cde4b00SJon Loeliger 6220cde4b00SJon Loeliger #endif /* __CONFIG_H */ 623