xref: /rk3399_rockchip-uboot/include/configs/MPC8544DS.h (revision 8ff3de61fc5f9b3b21647bce081a3b7f710f0d4d)
10cde4b00SJon Loeliger /*
20cde4b00SJon Loeliger  * Copyright 2007 Freescale Semiconductor, Inc.
30cde4b00SJon Loeliger  *
40cde4b00SJon Loeliger  * See file CREDITS for list of people who contributed to this
50cde4b00SJon Loeliger  * project.
60cde4b00SJon Loeliger  *
70cde4b00SJon Loeliger  * This program is free software; you can redistribute it and/or
80cde4b00SJon Loeliger  * modify it under the terms of the GNU General Public License as
90cde4b00SJon Loeliger  * published by the Free Software Foundation; either version 2 of
100cde4b00SJon Loeliger  * the License, or (at your option) any later version.
110cde4b00SJon Loeliger  *
120cde4b00SJon Loeliger  * This program is distributed in the hope that it will be useful,
130cde4b00SJon Loeliger  * but WITHOUT ANY WARRANTY; without even the implied warranty of
140cde4b00SJon Loeliger  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
150cde4b00SJon Loeliger  * GNU General Public License for more details.
160cde4b00SJon Loeliger  *
170cde4b00SJon Loeliger  * You should have received a copy of the GNU General Public License
180cde4b00SJon Loeliger  * along with this program; if not, write to the Free Software
190cde4b00SJon Loeliger  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
200cde4b00SJon Loeliger  * MA 02111-1307 USA
210cde4b00SJon Loeliger  */
220cde4b00SJon Loeliger 
230cde4b00SJon Loeliger /*
240cde4b00SJon Loeliger  * mpc8544ds board configuration file
250cde4b00SJon Loeliger  *
260cde4b00SJon Loeliger  */
270cde4b00SJon Loeliger #ifndef __CONFIG_H
280cde4b00SJon Loeliger #define __CONFIG_H
290cde4b00SJon Loeliger 
300cde4b00SJon Loeliger /* High Level Configuration Options */
310cde4b00SJon Loeliger #define CONFIG_BOOKE		1	/* BOOKE */
320cde4b00SJon Loeliger #define CONFIG_E500		1	/* BOOKE e500 family */
330cde4b00SJon Loeliger #define CONFIG_MPC85xx		1	/* MPC8540/60/55/41/48 */
340cde4b00SJon Loeliger #define CONFIG_MPC8544		1
350cde4b00SJon Loeliger #define CONFIG_MPC8544DS	1
360cde4b00SJon Loeliger 
37837f1ba0SEd Swarthout #define CONFIG_PCI		1	/* Enable PCI/PCIE */
38837f1ba0SEd Swarthout #define CONFIG_PCI1		1	/* PCI controller 1 */
39837f1ba0SEd Swarthout #define CONFIG_PCIE1		1	/* PCIE controler 1 (slot 1) */
40837f1ba0SEd Swarthout #define CONFIG_PCIE2		1	/* PCIE controler 2 (slot 2) */
41837f1ba0SEd Swarthout #define CONFIG_PCIE3		1	/* PCIE controler 3 (ULI bridge) */
42837f1ba0SEd Swarthout #define CONFIG_FSL_PCI_INIT	1	/* Use common FSL init code */
43*8ff3de61SKumar Gala #define CONFIG_FSL_PCIE_RESET	1	/* need PCIe reset errata */
440cde4b00SJon Loeliger 
450cde4b00SJon Loeliger #define CONFIG_TSEC_ENET		/* tsec ethernet support */
460cde4b00SJon Loeliger #define CONFIG_ENV_OVERWRITE
470cde4b00SJon Loeliger #define CONFIG_SPD_EEPROM		/* Use SPD EEPROM for DDR setup */
480cde4b00SJon Loeliger #undef CONFIG_DDR_DLL
490cde4b00SJon Loeliger #define CONFIG_DDR_2T_TIMING		/* Sets the 2T timing bit */
500cde4b00SJon Loeliger 
510cde4b00SJon Loeliger #define CONFIG_DDR_ECC			/* only for ECC DDR module */
520cde4b00SJon Loeliger #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER	/* DDR controller or DMA? */
530cde4b00SJon Loeliger #define CONFIG_MEM_INIT_VALUE		0xDeadBeef
540cde4b00SJon Loeliger 
550cde4b00SJon Loeliger #define CONFIG_DDR_ECC_CMD
56837f1ba0SEd Swarthout #define CONFIG_INTERRUPTS		/* enable pci, srio, ddr interrupts */
570cde4b00SJon Loeliger 
580cde4b00SJon Loeliger /*
590cde4b00SJon Loeliger  * When initializing flash, if we cannot find the manufacturer ID,
600cde4b00SJon Loeliger  * assume this is the AMD flash associated with the CDS board.
610cde4b00SJon Loeliger  * This allows booting from a promjet.
620cde4b00SJon Loeliger  */
630cde4b00SJon Loeliger #define CONFIG_ASSUME_AMD_FLASH
640cde4b00SJon Loeliger 
650cde4b00SJon Loeliger #define MPC85xx_DDR_SDRAM_CLK_CNTL	/* 85xx has clock control reg */
660cde4b00SJon Loeliger 
670cde4b00SJon Loeliger #ifndef __ASSEMBLY__
680cde4b00SJon Loeliger extern unsigned long get_board_sys_clk(unsigned long dummy);
690cde4b00SJon Loeliger #endif
700cde4b00SJon Loeliger #define CONFIG_SYS_CLK_FREQ	get_board_sys_clk(0) /* sysclk for MPC85xx */
710cde4b00SJon Loeliger 
720cde4b00SJon Loeliger /*
730cde4b00SJon Loeliger  * These can be toggled for performance analysis, otherwise use default.
740cde4b00SJon Loeliger  */
750cde4b00SJon Loeliger #define CONFIG_L2_CACHE			/* toggle L2 cache */
760cde4b00SJon Loeliger #define CONFIG_BTB			/* toggle branch predition */
770cde4b00SJon Loeliger #define CONFIG_ADDR_STREAMING		/* toggle addr streaming */
780cde4b00SJon Loeliger #define CONFIG_CLEAR_LAW0		/* Clear LAW0 in cpu_init_r */
790cde4b00SJon Loeliger 
800cde4b00SJon Loeliger /*
810cde4b00SJon Loeliger  * Only possible on E500 Version 2 or newer cores.
820cde4b00SJon Loeliger  */
830cde4b00SJon Loeliger #define CONFIG_ENABLE_36BIT_PHYS	1
840cde4b00SJon Loeliger 
850cde4b00SJon Loeliger #define CONFIG_BOARD_EARLY_INIT_F	1	/* Call board_pre_init */
860cde4b00SJon Loeliger 
870cde4b00SJon Loeliger #undef	CFG_DRAM_TEST			/* memory test, takes time */
880cde4b00SJon Loeliger #define CFG_MEMTEST_START	0x00200000	/* memtest works on */
890cde4b00SJon Loeliger #define CFG_MEMTEST_END		0x00400000
900cde4b00SJon Loeliger #define CFG_ALT_MEMTEST
910cde4b00SJon Loeliger #define CONFIG_PANIC_HANG	/* do not reset board on panic */
920cde4b00SJon Loeliger 
930cde4b00SJon Loeliger /*
940cde4b00SJon Loeliger  * Base addresses -- Note these are effective addresses where the
950cde4b00SJon Loeliger  * actual resources get mapped (not physical addresses)
960cde4b00SJon Loeliger  */
970cde4b00SJon Loeliger #define CFG_CCSRBAR_DEFAULT	0xff700000	/* CCSRBAR Default */
980cde4b00SJon Loeliger #define CFG_CCSRBAR		0xe0000000	/* relocated CCSRBAR */
990cde4b00SJon Loeliger #define CFG_IMMR		CFG_CCSRBAR	/* PQII uses CFG_IMMR */
1000cde4b00SJon Loeliger 
1010cde4b00SJon Loeliger #define CFG_PCI1_ADDR		(CFG_CCSRBAR+0x8000)
1020cde4b00SJon Loeliger #define CFG_PCIE1_ADDR		(CFG_CCSRBAR+0xa000)
1030cde4b00SJon Loeliger #define CFG_PCIE2_ADDR		(CFG_CCSRBAR+0x9000)
1040cde4b00SJon Loeliger #define CFG_PCIE3_ADDR		(CFG_CCSRBAR+0xb000)
1050cde4b00SJon Loeliger 
1060cde4b00SJon Loeliger /*
1070cde4b00SJon Loeliger  * DDR Setup
1080cde4b00SJon Loeliger  */
1090cde4b00SJon Loeliger #define CFG_DDR_SDRAM_BASE	0x00000000	/* DDR is system memory*/
1100cde4b00SJon Loeliger #define CFG_SDRAM_BASE		CFG_DDR_SDRAM_BASE
1110cde4b00SJon Loeliger 
1120cde4b00SJon Loeliger #define SPD_EEPROM_ADDRESS	0x51		/* DDR DIMM */
1130cde4b00SJon Loeliger 
1140cde4b00SJon Loeliger /*
1150cde4b00SJon Loeliger  * Make sure required options are set
1160cde4b00SJon Loeliger  */
1170cde4b00SJon Loeliger #ifndef CONFIG_SPD_EEPROM
1180cde4b00SJon Loeliger #error ("CONFIG_SPD_EEPROM is required")
1190cde4b00SJon Loeliger #endif
1200cde4b00SJon Loeliger 
1210cde4b00SJon Loeliger #undef CONFIG_CLOCKS_IN_MHZ
1220cde4b00SJon Loeliger 
1230cde4b00SJon Loeliger /*
1240cde4b00SJon Loeliger  * Memory map
1250cde4b00SJon Loeliger  *
1260cde4b00SJon Loeliger  * 0x0000_0000	0x7fff_ffff	DDR			2G Cacheable
1270cde4b00SJon Loeliger  *
1280cde4b00SJon Loeliger  * 0x8000_0000	0xbfff_ffff	PCI Express Mem		1G non-cacheable
1290cde4b00SJon Loeliger  *
1300cde4b00SJon Loeliger  * 0xc000_0000	0xdfff_ffff	PCI			512M non-cacheable
1310cde4b00SJon Loeliger  *
1320cde4b00SJon Loeliger  * 0xe000_0000	0xe00f_ffff	CCSR			1M non-cacheable
1330cde4b00SJon Loeliger  * 0xe100_0000	0xe3ff_ffff	PCI IO range		4M non-cacheable
1340cde4b00SJon Loeliger  *
1350cde4b00SJon Loeliger  * Localbus cacheable
1360cde4b00SJon Loeliger  *
1370cde4b00SJon Loeliger  * 0xf000_0000	0xf3ff_ffff	SDRAM			64M Cacheable
1380cde4b00SJon Loeliger  * 0xf401_0000	0xf401_3fff	L1 for stack		4K Cacheable TLB0
1390cde4b00SJon Loeliger  *
1400cde4b00SJon Loeliger  * Localbus non-cacheable
1410cde4b00SJon Loeliger  *
1420cde4b00SJon Loeliger  * 0xf800_0000	0xf80f_ffff	NVRAM/CADMUS (*)	1M non-cacheable
1430cde4b00SJon Loeliger  * 0xff00_0000	0xff7f_ffff	FLASH (2nd bank)	8M non-cacheable
1440cde4b00SJon Loeliger  * 0xff80_0000	0xffff_ffff	FLASH (boot bank)	8M non-cacheable
1450cde4b00SJon Loeliger  *
1460cde4b00SJon Loeliger  */
1470cde4b00SJon Loeliger 
1480cde4b00SJon Loeliger /*
1490cde4b00SJon Loeliger  * Local Bus Definitions
1500cde4b00SJon Loeliger  */
1510cde4b00SJon Loeliger #define CFG_BOOT_BLOCK		0xfc000000	/* boot TLB */
1520cde4b00SJon Loeliger 
1530cde4b00SJon Loeliger #define CFG_LBC_CACHE_BASE	0xf0000000	/* Localbus cacheable */
1540cde4b00SJon Loeliger 
1550cde4b00SJon Loeliger #define CFG_FLASH_BASE		0xff800000	/* start of FLASH 8M */
1560cde4b00SJon Loeliger 
1570cde4b00SJon Loeliger #define CFG_BR0_PRELIM		0xff801001
1580cde4b00SJon Loeliger #define CFG_BR1_PRELIM		0xfe801001
1590cde4b00SJon Loeliger 
1600cde4b00SJon Loeliger #define CFG_OR0_PRELIM		0xff806e65
1610cde4b00SJon Loeliger #define CFG_OR1_PRELIM		0xff806e65
1620cde4b00SJon Loeliger 
1630cde4b00SJon Loeliger #define CFG_FLASH_BANKS_LIST	{0xfe800000,CFG_FLASH_BASE}
1640cde4b00SJon Loeliger 
1650cde4b00SJon Loeliger #define CFG_MAX_FLASH_BANKS	2		/* number of banks */
1660cde4b00SJon Loeliger #define CFG_MAX_FLASH_SECT	128		/* sectors per device */
1670cde4b00SJon Loeliger #undef	CFG_FLASH_CHECKSUM
1680cde4b00SJon Loeliger #define CFG_FLASH_ERASE_TOUT	60000		/* Flash Erase Timeout (ms) */
1690cde4b00SJon Loeliger #define CFG_FLASH_WRITE_TOUT	500		/* Flash Write Timeout (ms) */
1700cde4b00SJon Loeliger 
1710cde4b00SJon Loeliger #define CFG_MONITOR_BASE	TEXT_BASE	/* start of monitor */
1720cde4b00SJon Loeliger 
1730cde4b00SJon Loeliger #define CFG_FLASH_CFI_DRIVER
1740cde4b00SJon Loeliger #define CFG_FLASH_CFI
1750cde4b00SJon Loeliger #define CFG_FLASH_EMPTY_INFO
1760cde4b00SJon Loeliger 
1770cde4b00SJon Loeliger #define CFG_LBC_NONCACHE_BASE	0xf8000000
1780cde4b00SJon Loeliger 
1790cde4b00SJon Loeliger #define CFG_BR2_PRELIM		0xf8201001	/* port size 16bit */
1800cde4b00SJon Loeliger #define CFG_OR2_PRELIM		0xfff06ff7	/* 1MB Compact Flash area*/
1810cde4b00SJon Loeliger 
1820cde4b00SJon Loeliger #define CFG_BR3_PRELIM		0xf8100801	/* port size 8bit */
1830cde4b00SJon Loeliger #define CFG_OR3_PRELIM		0xfff06ff7	/* 1MB PIXIS area*/
1840cde4b00SJon Loeliger 
1857608d75fSKim Phillips #define CONFIG_FSL_PIXIS	1	/* use common PIXIS code */
1860cde4b00SJon Loeliger #define PIXIS_BASE	0xf8100000	/* PIXIS registers */
1870cde4b00SJon Loeliger #define PIXIS_ID		0x0	/* Board ID at offset 0 */
1880cde4b00SJon Loeliger #define PIXIS_VER		0x1	/* Board version at offset 1 */
1890cde4b00SJon Loeliger #define PIXIS_PVER		0x2	/* PIXIS FPGA version at offset 2 */
1900cde4b00SJon Loeliger #define PIXIS_RST		0x4	/* PIXIS Reset Control register */
1910cde4b00SJon Loeliger #define PIXIS_AUX		0x6	/* PIXIS Auxiliary register; Scratch
1920cde4b00SJon Loeliger 					 * register */
1930cde4b00SJon Loeliger #define PIXIS_SPD		0x7	/* Register for SYSCLK speed */
1940cde4b00SJon Loeliger #define PIXIS_VCTL		0x10	/* VELA Control Register */
1950cde4b00SJon Loeliger #define PIXIS_VCFGEN0		0x12	/* VELA Config Enable 0 */
1960cde4b00SJon Loeliger #define PIXIS_VCFGEN1		0x13	/* VELA Config Enable 1 */
1970cde4b00SJon Loeliger #define PIXIS_VBOOT		0x16	/* VELA VBOOT Register */
1980cde4b00SJon Loeliger #define PIXIS_VSPEED0		0x17	/* VELA VSpeed 0 */
1990cde4b00SJon Loeliger #define PIXIS_VSPEED1		0x18	/* VELA VSpeed 1 */
2000cde4b00SJon Loeliger #define PIXIS_VCLKH		0x19	/* VELA VCLKH register */
2010cde4b00SJon Loeliger #define PIXIS_VCLKL		0x1A	/* VELA VCLKL register */
202db74b3c1SJason Jin #define CFG_PIXIS_VBOOT_MASK	0x40    /* Reset altbank mask*/
2030cde4b00SJon Loeliger 
2040cde4b00SJon Loeliger 
2050cde4b00SJon Loeliger /* define to use L1 as initial stack */
2060cde4b00SJon Loeliger #define CONFIG_L1_INIT_RAM	1
2070cde4b00SJon Loeliger #define CFG_INIT_L1_LOCK	1
2080cde4b00SJon Loeliger #define CFG_INIT_L1_ADDR	0xf4010000	/* Initial L1 address */
2090cde4b00SJon Loeliger #define CFG_INIT_L1_END		0x00004000	/* End of used area in RAM */
2100cde4b00SJon Loeliger 
2110cde4b00SJon Loeliger /* define to use L2SRAM as initial stack */
2120cde4b00SJon Loeliger #undef CONFIG_L2_INIT_RAM
2130cde4b00SJon Loeliger #define CFG_INIT_L2_ADDR	0xf8fc0000
2140cde4b00SJon Loeliger #define CFG_INIT_L2_END		0x00040000	/* End of used area in RAM */
2150cde4b00SJon Loeliger 
2160cde4b00SJon Loeliger #ifdef CONFIG_L1_INIT_RAM
2170cde4b00SJon Loeliger #define CFG_INIT_RAM_ADDR	CFG_INIT_L1_ADDR
2180cde4b00SJon Loeliger #define CFG_INIT_RAM_END	CFG_INIT_L1_END
2190cde4b00SJon Loeliger #else
2200cde4b00SJon Loeliger #define CFG_INIT_RAM_ADDR	CFG_INIT_L2_ADDR
2210cde4b00SJon Loeliger #define CFG_INIT_RAM_END	CFG_INIT_L2_END
2220cde4b00SJon Loeliger #endif
2230cde4b00SJon Loeliger 
2240cde4b00SJon Loeliger #define CFG_GBL_DATA_SIZE	128	/* num bytes initial data */
2250cde4b00SJon Loeliger #define CFG_GBL_DATA_OFFSET	(CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
2260cde4b00SJon Loeliger #define CFG_INIT_SP_OFFSET	CFG_GBL_DATA_OFFSET
2270cde4b00SJon Loeliger 
2280cde4b00SJon Loeliger #define CFG_MONITOR_LEN		(256 * 1024) /* Reserve 256 kB for Mon */
2290cde4b00SJon Loeliger #define CFG_MALLOC_LEN		(128 * 1024)	/* Reserved for malloc */
2300cde4b00SJon Loeliger 
2310cde4b00SJon Loeliger /* Serial Port - controlled on board with jumper J8
2320cde4b00SJon Loeliger  * open - index 2
2330cde4b00SJon Loeliger  * shorted - index 1
2340cde4b00SJon Loeliger  */
2350cde4b00SJon Loeliger #define CONFIG_CONS_INDEX	1
2360cde4b00SJon Loeliger #undef	CONFIG_SERIAL_SOFTWARE_FIFO
2370cde4b00SJon Loeliger #define CFG_NS16550
2380cde4b00SJon Loeliger #define CFG_NS16550_SERIAL
2390cde4b00SJon Loeliger #define CFG_NS16550_REG_SIZE	1
2400cde4b00SJon Loeliger #define CFG_NS16550_CLK		get_bus_freq(0)
2410cde4b00SJon Loeliger 
2420cde4b00SJon Loeliger #define CFG_BAUDRATE_TABLE	\
2430cde4b00SJon Loeliger 	{300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
2440cde4b00SJon Loeliger 
2450cde4b00SJon Loeliger #define CFG_NS16550_COM1	(CFG_CCSRBAR+0x4500)
2460cde4b00SJon Loeliger #define CFG_NS16550_COM2	(CFG_CCSRBAR+0x4600)
2470cde4b00SJon Loeliger 
2480cde4b00SJon Loeliger /* Use the HUSH parser */
2490cde4b00SJon Loeliger #define CFG_HUSH_PARSER
2500cde4b00SJon Loeliger #ifdef	CFG_HUSH_PARSER
2510cde4b00SJon Loeliger #define CFG_PROMPT_HUSH_PS2 "> "
2520cde4b00SJon Loeliger #endif
2530cde4b00SJon Loeliger 
2540cde4b00SJon Loeliger /* pass open firmware flat tree */
255addce57eSKumar Gala #define CONFIG_OF_LIBFDT		1
2560cde4b00SJon Loeliger #define CONFIG_OF_BOARD_SETUP		1
257addce57eSKumar Gala #define CONFIG_OF_STDOUT_VIA_ALIAS	1
2580cde4b00SJon Loeliger 
2590cde4b00SJon Loeliger /* I2C */
2600cde4b00SJon Loeliger #define CONFIG_FSL_I2C		/* Use FSL common I2C driver */
2610cde4b00SJon Loeliger #define CONFIG_HARD_I2C		/* I2C with hardware support */
2620cde4b00SJon Loeliger #undef	CONFIG_SOFT_I2C		/* I2C bit-banged */
2630cde4b00SJon Loeliger #define CFG_I2C_SPEED		400000	/* I2C speed and slave address */
2640cde4b00SJon Loeliger #define CFG_I2C_EEPROM_ADDR	0x57
2650cde4b00SJon Loeliger #define CFG_I2C_SLAVE		0x7F
2660cde4b00SJon Loeliger #define CFG_I2C_NOPROBES	{0x69}	/* Don't probe these addrs */
2670cde4b00SJon Loeliger #define CFG_I2C_OFFSET		0x3100
2680cde4b00SJon Loeliger 
2690cde4b00SJon Loeliger /*
2700cde4b00SJon Loeliger  * General PCI
2710cde4b00SJon Loeliger  * Memory space is mapped 1-1, but I/O space must start from 0.
2720cde4b00SJon Loeliger  */
2730cde4b00SJon Loeliger #define CFG_PCIE_PHYS		0x80000000	/* 1G PCIE TLB */
2740cde4b00SJon Loeliger #define CFG_PCI_PHYS		0xc0000000	/* 512M PCI TLB */
2750cde4b00SJon Loeliger 
2760cde4b00SJon Loeliger #define CFG_PCI1_MEM_BASE	0xc0000000
2770cde4b00SJon Loeliger #define CFG_PCI1_MEM_PHYS	CFG_PCI1_MEM_BASE
2780cde4b00SJon Loeliger #define CFG_PCI1_MEM_SIZE	0x20000000	/* 512M */
2790cde4b00SJon Loeliger #define CFG_PCI1_IO_BASE	0x00000000
2800cde4b00SJon Loeliger #define CFG_PCI1_IO_PHYS	0xe1000000
281d64ee908SKumar Gala #define CFG_PCI1_IO_SIZE	0x00010000	/* 64k */
2820cde4b00SJon Loeliger 
2830cde4b00SJon Loeliger /* PCI view of System Memory */
2840cde4b00SJon Loeliger #define CFG_PCI_MEMORY_BUS	0x00000000
2850cde4b00SJon Loeliger #define CFG_PCI_MEMORY_PHYS	0x00000000
2860cde4b00SJon Loeliger #define CFG_PCI_MEMORY_SIZE	0x80000000
2870cde4b00SJon Loeliger 
2880cde4b00SJon Loeliger /* controller 2, Slot 1, tgtid 1, Base address 9000 */
2890cde4b00SJon Loeliger #define CFG_PCIE2_MEM_BASE	0x80000000
2900cde4b00SJon Loeliger #define CFG_PCIE2_MEM_PHYS	CFG_PCIE2_MEM_BASE
2910cde4b00SJon Loeliger #define CFG_PCIE2_MEM_SIZE	0x20000000	/* 512M */
2920cde4b00SJon Loeliger #define CFG_PCIE2_IO_BASE	0x00000000
293d64ee908SKumar Gala #define CFG_PCIE2_IO_PHYS	0xe1010000
294d64ee908SKumar Gala #define CFG_PCIE2_IO_SIZE	0x00010000	/* 64k */
2950cde4b00SJon Loeliger 
2960cde4b00SJon Loeliger /* controller 1, Slot 2,tgtid 2, Base address a000 */
2970cde4b00SJon Loeliger #define CFG_PCIE1_MEM_BASE	0xa0000000
2980cde4b00SJon Loeliger #define CFG_PCIE1_MEM_PHYS	CFG_PCIE1_MEM_BASE
299d64ee908SKumar Gala #define CFG_PCIE1_MEM_SIZE	0x10000000	/* 256M */
300d64ee908SKumar Gala #define CFG_PCIE1_IO_BASE	0x00000000
301d64ee908SKumar Gala #define CFG_PCIE1_IO_PHYS	0xe1020000
302d64ee908SKumar Gala #define CFG_PCIE1_IO_SIZE	0x00010000	/* 64k */
3030cde4b00SJon Loeliger 
3040cde4b00SJon Loeliger /* controller 3, direct to uli, tgtid 3, Base address b000 */
3050cde4b00SJon Loeliger #define CFG_PCIE3_MEM_BASE	0xb0000000
3060cde4b00SJon Loeliger #define CFG_PCIE3_MEM_PHYS	CFG_PCIE3_MEM_BASE
307d64ee908SKumar Gala #define CFG_PCIE3_MEM_SIZE	0x00100000	/* 1M */
3080cde4b00SJon Loeliger #define CFG_PCIE3_IO_BASE	0x00000000
309d64ee908SKumar Gala #define CFG_PCIE3_IO_PHYS	0xb0100000	/* reuse mem LAW */
3100cde4b00SJon Loeliger #define CFG_PCIE3_IO_SIZE	0x00100000	/* 1M */
31156a92705SKumar Gala #define CFG_PCIE3_MEM_BASE2	0xb0200000
31256a92705SKumar Gala #define CFG_PCIE3_MEM_PHYS2	CFG_PCIE3_MEM_BASE2
31356a92705SKumar Gala #define CFG_PCIE3_MEM_SIZE2	0x00200000	/* 1M */
3140cde4b00SJon Loeliger 
3150cde4b00SJon Loeliger #if defined(CONFIG_PCI)
3160cde4b00SJon Loeliger 
3170cde4b00SJon Loeliger #define CONFIG_NET_MULTI
3180cde4b00SJon Loeliger #define CONFIG_PCI_PNP			/* do pci plug-and-play */
3190cde4b00SJon Loeliger 
3200cde4b00SJon Loeliger #undef CONFIG_EEPRO100
3210cde4b00SJon Loeliger #undef CONFIG_TULIP
3220cde4b00SJon Loeliger #define CONFIG_RTL8139
3230cde4b00SJon Loeliger 
3240cde4b00SJon Loeliger #ifdef CONFIG_RTL8139
3250cde4b00SJon Loeliger /* This macro is used by RTL8139 but not defined in PPC architecture */
3260cde4b00SJon Loeliger #define KSEG1ADDR(x)		(x)
3270cde4b00SJon Loeliger #define _IO_BASE	0x00000000
3280cde4b00SJon Loeliger #endif
3290cde4b00SJon Loeliger 
3300cde4b00SJon Loeliger #ifndef CONFIG_PCI_PNP
3310cde4b00SJon Loeliger 	#define PCI_ENET0_IOADDR	CFG_PCI1_IO_BASE
3320cde4b00SJon Loeliger 	#define PCI_ENET0_MEMADDR	CFG_PCI1_IO_BASE
3330cde4b00SJon Loeliger 	#define PCI_IDSEL_NUMBER	0x11	/* IDSEL = AD11 */
3340cde4b00SJon Loeliger #endif
3350cde4b00SJon Loeliger 
3360cde4b00SJon Loeliger #define CONFIG_PCI_SCAN_SHOW		/* show pci devices on startup */
3370cde4b00SJon Loeliger #define CONFIG_DOS_PARTITION
3380cde4b00SJon Loeliger #define CONFIG_SCSI_AHCI
3390cde4b00SJon Loeliger 
3400cde4b00SJon Loeliger #ifdef CONFIG_SCSI_AHCI
3410cde4b00SJon Loeliger #define CONFIG_SATA_ULI5288
3420cde4b00SJon Loeliger #define CFG_SCSI_MAX_SCSI_ID	4
3430cde4b00SJon Loeliger #define CFG_SCSI_MAX_LUN	1
3440cde4b00SJon Loeliger #define CFG_SCSI_MAX_DEVICE	(CFG_SCSI_MAX_SCSI_ID * CFG_SCSI_MAX_LUN)
3450cde4b00SJon Loeliger #define CFG_SCSI_MAXDEVICE	CFG_SCSI_MAX_DEVICE
3460cde4b00SJon Loeliger #endif /* SCSCI */
3470cde4b00SJon Loeliger 
3480cde4b00SJon Loeliger #endif	/* CONFIG_PCI */
3490cde4b00SJon Loeliger 
3500cde4b00SJon Loeliger 
3510cde4b00SJon Loeliger #if defined(CONFIG_TSEC_ENET)
3520cde4b00SJon Loeliger 
3530cde4b00SJon Loeliger #ifndef CONFIG_NET_MULTI
3540cde4b00SJon Loeliger #define CONFIG_NET_MULTI	1
3550cde4b00SJon Loeliger #endif
3560cde4b00SJon Loeliger 
3570cde4b00SJon Loeliger #define CONFIG_MII		1	/* MII PHY management */
3580cde4b00SJon Loeliger #define CONFIG_MII_DEFAULT_TSEC	1	/* Allow unregistered phys */
359255a3577SKim Phillips #define CONFIG_TSEC1	1
360255a3577SKim Phillips #define CONFIG_TSEC1_NAME	"eTSEC1"
361255a3577SKim Phillips #define CONFIG_TSEC3	1
362255a3577SKim Phillips #define CONFIG_TSEC3_NAME	"eTSEC3"
363837f1ba0SEd Swarthout 
3640cde4b00SJon Loeliger #define TSEC1_PHY_ADDR		0
3650cde4b00SJon Loeliger #define TSEC3_PHY_ADDR		1
3660cde4b00SJon Loeliger 
3673a79013eSAndy Fleming #define TSEC1_FLAGS		(TSEC_GIGABIT | TSEC_REDUCED)
3683a79013eSAndy Fleming #define TSEC3_FLAGS		(TSEC_GIGABIT | TSEC_REDUCED)
3693a79013eSAndy Fleming 
3700cde4b00SJon Loeliger #define TSEC1_PHYIDX		0
3710cde4b00SJon Loeliger #define TSEC3_PHYIDX		0
3720cde4b00SJon Loeliger 
3730cde4b00SJon Loeliger #define CONFIG_ETHPRIME		"eTSEC1"
3740cde4b00SJon Loeliger 
3750cde4b00SJon Loeliger #define CONFIG_PHY_GIGE		1	/* Include GbE speed/duplex detection */
3760cde4b00SJon Loeliger #endif	/* CONFIG_TSEC_ENET */
3770cde4b00SJon Loeliger 
3780cde4b00SJon Loeliger /*
3790cde4b00SJon Loeliger  * Environment
3800cde4b00SJon Loeliger  */
3810cde4b00SJon Loeliger #define CFG_ENV_IS_IN_FLASH	1
3820cde4b00SJon Loeliger #if CFG_MONITOR_BASE > 0xfff80000
3830cde4b00SJon Loeliger #define CFG_ENV_ADDR		0xfff80000
3840cde4b00SJon Loeliger #else
3850cde4b00SJon Loeliger #define CFG_ENV_ADDR		(CFG_MONITOR_BASE + 0x40000)
3860cde4b00SJon Loeliger #endif
3870cde4b00SJon Loeliger #define CFG_ENV_SIZE		0x2000
3880cde4b00SJon Loeliger #define CFG_ENV_SECT_SIZE	0x10000 /* 64K (one sector) */
3890cde4b00SJon Loeliger 
3900cde4b00SJon Loeliger #define CONFIG_LOADS_ECHO	1	/* echo on for serial download */
3910cde4b00SJon Loeliger #define CFG_LOADS_BAUD_CHANGE	1	/* allow baudrate change */
3920cde4b00SJon Loeliger 
3932835e518SJon Loeliger /*
394659e2f67SJon Loeliger  * BOOTP options
395659e2f67SJon Loeliger  */
396659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTFILESIZE
397659e2f67SJon Loeliger #define CONFIG_BOOTP_BOOTPATH
398659e2f67SJon Loeliger #define CONFIG_BOOTP_GATEWAY
399659e2f67SJon Loeliger #define CONFIG_BOOTP_HOSTNAME
400659e2f67SJon Loeliger 
401659e2f67SJon Loeliger 
402659e2f67SJon Loeliger /*
4032835e518SJon Loeliger  * Command line configuration.
4042835e518SJon Loeliger  */
4052835e518SJon Loeliger #include <config_cmd_default.h>
4062835e518SJon Loeliger 
4072835e518SJon Loeliger #define CONFIG_CMD_PING
4082835e518SJon Loeliger #define CONFIG_CMD_I2C
4092835e518SJon Loeliger #define CONFIG_CMD_MII
41082ac8c97SKumar Gala #define CONFIG_CMD_ELF
4112835e518SJon Loeliger 
4120cde4b00SJon Loeliger #if defined(CONFIG_PCI)
4132835e518SJon Loeliger     #define CONFIG_CMD_PCI
4142835e518SJon Loeliger     #define CONFIG_CMD_BEDBUG
4152835e518SJon Loeliger     #define CONFIG_CMD_NET
416837f1ba0SEd Swarthout     #define CONFIG_CMD_SCSI
417837f1ba0SEd Swarthout     #define CONFIG_CMD_EXT2
4180cde4b00SJon Loeliger #endif
4192835e518SJon Loeliger 
4200cde4b00SJon Loeliger 
4210cde4b00SJon Loeliger #undef CONFIG_WATCHDOG			/* watchdog disabled */
4220cde4b00SJon Loeliger 
4230cde4b00SJon Loeliger /*
4240cde4b00SJon Loeliger  * Miscellaneous configurable options
4250cde4b00SJon Loeliger  */
4260cde4b00SJon Loeliger #define CFG_LONGHELP			/* undef to save memory	*/
42750c03c8cSKumar Gala #define CONFIG_CMDLINE_EDITING		/* Command-line editing */
4280cde4b00SJon Loeliger #define CFG_LOAD_ADDR	0x2000000	/* default load address */
4290cde4b00SJon Loeliger #define CFG_PROMPT	"=> "		/* Monitor Command Prompt */
4302835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB)
4310cde4b00SJon Loeliger #define CFG_CBSIZE	1024		/* Console I/O Buffer Size */
4320cde4b00SJon Loeliger #else
4330cde4b00SJon Loeliger #define CFG_CBSIZE	256		/* Console I/O Buffer Size */
4340cde4b00SJon Loeliger #endif
4350cde4b00SJon Loeliger #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
4360cde4b00SJon Loeliger #define CFG_MAXARGS	16		/* max number of command args */
4370cde4b00SJon Loeliger #define CFG_BARGSIZE	CFG_CBSIZE	/* Boot Argument Buffer Size */
4380cde4b00SJon Loeliger #define CFG_HZ		1000		/* decrementer freq: 1ms ticks */
4390cde4b00SJon Loeliger 
4400cde4b00SJon Loeliger /*
4410cde4b00SJon Loeliger  * For booting Linux, the board info and command line data
4420cde4b00SJon Loeliger  * have to be in the first 8 MB of memory, since this is
4430cde4b00SJon Loeliger  * the maximum mapped by the Linux kernel during initialization.
4440cde4b00SJon Loeliger  */
4450cde4b00SJon Loeliger #define CFG_BOOTMAPSZ	(8 << 20)	/* Initial Memory map for Linux*/
4460cde4b00SJon Loeliger 
4470cde4b00SJon Loeliger /* Cache Configuration */
4480cde4b00SJon Loeliger #define CFG_DCACHE_SIZE		32768
4490cde4b00SJon Loeliger #define CFG_CACHELINE_SIZE	32
4502835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB)
4510cde4b00SJon Loeliger #define CFG_CACHELINE_SHIFT	5	/*log base 2 of the above value*/
4520cde4b00SJon Loeliger #endif
4530cde4b00SJon Loeliger 
4540cde4b00SJon Loeliger /*
4550cde4b00SJon Loeliger  * Internal Definitions
4560cde4b00SJon Loeliger  *
4570cde4b00SJon Loeliger  * Boot Flags
4580cde4b00SJon Loeliger  */
4590cde4b00SJon Loeliger #define BOOTFLAG_COLD	0x01		/* Normal Power-On: Boot from FLASH */
4600cde4b00SJon Loeliger #define BOOTFLAG_WARM	0x02		/* Software reboot */
4610cde4b00SJon Loeliger 
4622835e518SJon Loeliger #if defined(CONFIG_CMD_KGDB)
4630cde4b00SJon Loeliger #define CONFIG_KGDB_BAUDRATE	230400	/* speed to run kgdb serial port */
4640cde4b00SJon Loeliger #define CONFIG_KGDB_SER_INDEX	2	/* which serial port to use */
4650cde4b00SJon Loeliger #endif
4660cde4b00SJon Loeliger 
4670cde4b00SJon Loeliger /*
4680cde4b00SJon Loeliger  * Environment Configuration
4690cde4b00SJon Loeliger  */
4700cde4b00SJon Loeliger 
4710cde4b00SJon Loeliger /* The mac addresses for all ethernet interface */
4720cde4b00SJon Loeliger #if defined(CONFIG_TSEC_ENET)
473ea5877e3SKumar Gala #define CONFIG_HAS_ETH0
4740cde4b00SJon Loeliger #define CONFIG_ETHADDR	00:E0:0C:02:00:FD
4750cde4b00SJon Loeliger #define CONFIG_HAS_ETH1
4760cde4b00SJon Loeliger #define CONFIG_ETH1ADDR	00:E0:0C:02:01:FD
4770cde4b00SJon Loeliger #endif
4780cde4b00SJon Loeliger 
4790cde4b00SJon Loeliger #define CONFIG_IPADDR	192.168.1.251
4800cde4b00SJon Loeliger 
4810cde4b00SJon Loeliger #define CONFIG_HOSTNAME	8544ds_unknown
4820cde4b00SJon Loeliger #define CONFIG_ROOTPATH	/nfs/mpc85xx
483837f1ba0SEd Swarthout #define CONFIG_BOOTFILE	8544ds/uImage.uboot
484837f1ba0SEd Swarthout #define CONFIG_UBOOTPATH	8544ds/u-boot.bin	/* TFTP server */
4850cde4b00SJon Loeliger 
48650c03c8cSKumar Gala #define CONFIG_SERVERIP	192.168.1.1
48750c03c8cSKumar Gala #define CONFIG_GATEWAYIP 192.168.1.1
4880cde4b00SJon Loeliger #define CONFIG_NETMASK	255.255.0.0
4890cde4b00SJon Loeliger 
4900cde4b00SJon Loeliger #define CONFIG_LOADADDR	1000000	/*default location for tftp and bootm*/
4910cde4b00SJon Loeliger 
4920cde4b00SJon Loeliger #define CONFIG_BOOTDELAY 10	/* -1 disables auto-boot */
4930cde4b00SJon Loeliger #undef	CONFIG_BOOTARGS		/* the boot command will set bootargs*/
4940cde4b00SJon Loeliger 
4950cde4b00SJon Loeliger #define CONFIG_BAUDRATE	115200
4960cde4b00SJon Loeliger 
4970cde4b00SJon Loeliger #define	CONFIG_EXTRA_ENV_SETTINGS				\
4980cde4b00SJon Loeliger  "netdev=eth0\0"						\
499837f1ba0SEd Swarthout  "uboot=" MK_STR(CONFIG_UBOOTPATH) "\0"				\
500837f1ba0SEd Swarthout  "tftpflash=tftpboot $loadaddr $uboot; "			\
501837f1ba0SEd Swarthout 	"protect off " MK_STR(TEXT_BASE) " +$filesize; "	\
502837f1ba0SEd Swarthout 	"erase " MK_STR(TEXT_BASE) " +$filesize; "		\
503837f1ba0SEd Swarthout 	"cp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize; "	\
504837f1ba0SEd Swarthout 	"protect on " MK_STR(TEXT_BASE) " +$filesize; "		\
505837f1ba0SEd Swarthout 	"cmp.b $loadaddr " MK_STR(TEXT_BASE) " $filesize\0"	\
5060cde4b00SJon Loeliger  "consoledev=ttyS0\0"				\
5070cde4b00SJon Loeliger  "ramdiskaddr=2000000\0"			\
508837f1ba0SEd Swarthout  "ramdiskfile=8544ds/ramdisk.uboot\0"		\
50950c03c8cSKumar Gala  "fdtaddr=c00000\0"				\
51050c03c8cSKumar Gala  "fdtfile=8544ds/mpc8544ds.dtb\0"		\
51150c03c8cSKumar Gala  "bdev=sda3\0"
5120cde4b00SJon Loeliger 
5130cde4b00SJon Loeliger #define CONFIG_NFSBOOTCOMMAND		\
5140cde4b00SJon Loeliger  "setenv bootargs root=/dev/nfs rw "	\
5150cde4b00SJon Loeliger  "nfsroot=$serverip:$rootpath "		\
5160cde4b00SJon Loeliger  "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
5170cde4b00SJon Loeliger  "console=$consoledev,$baudrate $othbootargs;"	\
5180cde4b00SJon Loeliger  "tftp $loadaddr $bootfile;"		\
51950c03c8cSKumar Gala  "tftp $fdtaddr $fdtfile;"		\
52050c03c8cSKumar Gala  "bootm $loadaddr - $fdtaddr"
5210cde4b00SJon Loeliger 
5220cde4b00SJon Loeliger #define CONFIG_RAMBOOTCOMMAND		\
5230cde4b00SJon Loeliger  "setenv bootargs root=/dev/ram rw "	\
5240cde4b00SJon Loeliger  "console=$consoledev,$baudrate $othbootargs;"	\
5250cde4b00SJon Loeliger  "tftp $ramdiskaddr $ramdiskfile;"	\
5260cde4b00SJon Loeliger  "tftp $loadaddr $bootfile;"		\
52750c03c8cSKumar Gala  "tftp $fdtaddr $fdtfile;"		\
52850c03c8cSKumar Gala  "bootm $loadaddr $ramdiskaddr $fdtaddr"
5290cde4b00SJon Loeliger 
5300cde4b00SJon Loeliger #define CONFIG_BOOTCOMMAND		\
531837f1ba0SEd Swarthout  "setenv bootargs root=/dev/$bdev rw "	\
5320cde4b00SJon Loeliger  "console=$consoledev,$baudrate $othbootargs;"	\
5330cde4b00SJon Loeliger  "tftp $loadaddr $bootfile;"		\
53450c03c8cSKumar Gala  "tftp $fdtaddr $fdtfile;"		\
53550c03c8cSKumar Gala  "bootm $loadaddr - $fdtaddr"
5360cde4b00SJon Loeliger 
5370cde4b00SJon Loeliger #endif	/* __CONFIG_H */
538