xref: /rk3399_rockchip-uboot/include/configs/MPC8544DS.h (revision 0cde4b00fc7393b89f379d83a9d436dcb1334bfa)
1*0cde4b00SJon Loeliger /*
2*0cde4b00SJon Loeliger  * Copyright 2007 Freescale Semiconductor, Inc.
3*0cde4b00SJon Loeliger  *
4*0cde4b00SJon Loeliger  * See file CREDITS for list of people who contributed to this
5*0cde4b00SJon Loeliger  * project.
6*0cde4b00SJon Loeliger  *
7*0cde4b00SJon Loeliger  * This program is free software; you can redistribute it and/or
8*0cde4b00SJon Loeliger  * modify it under the terms of the GNU General Public License as
9*0cde4b00SJon Loeliger  * published by the Free Software Foundation; either version 2 of
10*0cde4b00SJon Loeliger  * the License, or (at your option) any later version.
11*0cde4b00SJon Loeliger  *
12*0cde4b00SJon Loeliger  * This program is distributed in the hope that it will be useful,
13*0cde4b00SJon Loeliger  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14*0cde4b00SJon Loeliger  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15*0cde4b00SJon Loeliger  * GNU General Public License for more details.
16*0cde4b00SJon Loeliger  *
17*0cde4b00SJon Loeliger  * You should have received a copy of the GNU General Public License
18*0cde4b00SJon Loeliger  * along with this program; if not, write to the Free Software
19*0cde4b00SJon Loeliger  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20*0cde4b00SJon Loeliger  * MA 02111-1307 USA
21*0cde4b00SJon Loeliger  */
22*0cde4b00SJon Loeliger 
23*0cde4b00SJon Loeliger /*
24*0cde4b00SJon Loeliger  * mpc8544ds board configuration file
25*0cde4b00SJon Loeliger  *
26*0cde4b00SJon Loeliger  */
27*0cde4b00SJon Loeliger #ifndef __CONFIG_H
28*0cde4b00SJon Loeliger #define __CONFIG_H
29*0cde4b00SJon Loeliger 
30*0cde4b00SJon Loeliger /* High Level Configuration Options */
31*0cde4b00SJon Loeliger #define CONFIG_BOOKE		1	/* BOOKE */
32*0cde4b00SJon Loeliger #define CONFIG_E500		1	/* BOOKE e500 family */
33*0cde4b00SJon Loeliger #define CONFIG_MPC85xx		1	/* MPC8540/60/55/41/48 */
34*0cde4b00SJon Loeliger #define CONFIG_MPC8544		1
35*0cde4b00SJon Loeliger #define CONFIG_MPC8544DS	1
36*0cde4b00SJon Loeliger 
37*0cde4b00SJon Loeliger #undef CONFIG_PCI			/* Enable PCI/PCIE */
38*0cde4b00SJon Loeliger #undef CONFIG_PCI1			/* PCI controller 1 */
39*0cde4b00SJon Loeliger #undef CONFIG_PCIE1			/* PCIE controler 1 (slot 1) */
40*0cde4b00SJon Loeliger #undef CONFIG_PCIE2			/* PCIE controler 2 (slot 2) */
41*0cde4b00SJon Loeliger #undef CONFIG_PCIE3			/* PCIE controler 3 (ULI bridge) */
42*0cde4b00SJon Loeliger #undef CONFIG_FSL_PCI_INIT		/* Use common FSL init code */
43*0cde4b00SJon Loeliger 
44*0cde4b00SJon Loeliger #define CONFIG_TSEC_ENET 		/* tsec ethernet support */
45*0cde4b00SJon Loeliger #define CONFIG_ENV_OVERWRITE
46*0cde4b00SJon Loeliger #define CONFIG_SPD_EEPROM		/* Use SPD EEPROM for DDR setup */
47*0cde4b00SJon Loeliger #undef CONFIG_DDR_DLL
48*0cde4b00SJon Loeliger #define CONFIG_DDR_2T_TIMING		/* Sets the 2T timing bit */
49*0cde4b00SJon Loeliger 
50*0cde4b00SJon Loeliger #define CONFIG_DDR_ECC			/* only for ECC DDR module */
51*0cde4b00SJon Loeliger #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER	/* DDR controller or DMA? */
52*0cde4b00SJon Loeliger #define CONFIG_MEM_INIT_VALUE		0xDeadBeef
53*0cde4b00SJon Loeliger 
54*0cde4b00SJon Loeliger #define CONFIG_DDR_ECC_CMD
55*0cde4b00SJon Loeliger 
56*0cde4b00SJon Loeliger /*
57*0cde4b00SJon Loeliger  * When initializing flash, if we cannot find the manufacturer ID,
58*0cde4b00SJon Loeliger  * assume this is the AMD flash associated with the CDS board.
59*0cde4b00SJon Loeliger  * This allows booting from a promjet.
60*0cde4b00SJon Loeliger  */
61*0cde4b00SJon Loeliger #define CONFIG_ASSUME_AMD_FLASH
62*0cde4b00SJon Loeliger 
63*0cde4b00SJon Loeliger #define MPC85xx_DDR_SDRAM_CLK_CNTL	/* 85xx has clock control reg */
64*0cde4b00SJon Loeliger 
65*0cde4b00SJon Loeliger #ifndef __ASSEMBLY__
66*0cde4b00SJon Loeliger extern unsigned long get_board_sys_clk(unsigned long dummy);
67*0cde4b00SJon Loeliger #endif
68*0cde4b00SJon Loeliger #define CONFIG_SYS_CLK_FREQ	get_board_sys_clk(0) /* sysclk for MPC85xx */
69*0cde4b00SJon Loeliger 
70*0cde4b00SJon Loeliger /*
71*0cde4b00SJon Loeliger  * These can be toggled for performance analysis, otherwise use default.
72*0cde4b00SJon Loeliger  */
73*0cde4b00SJon Loeliger #define CONFIG_L2_CACHE			/* toggle L2 cache 	*/
74*0cde4b00SJon Loeliger #define CONFIG_BTB			/* toggle branch predition */
75*0cde4b00SJon Loeliger #define CONFIG_ADDR_STREAMING		/* toggle addr streaming */
76*0cde4b00SJon Loeliger #define CONFIG_CLEAR_LAW0		/* Clear LAW0 in cpu_init_r */
77*0cde4b00SJon Loeliger 
78*0cde4b00SJon Loeliger /*
79*0cde4b00SJon Loeliger  * Only possible on E500 Version 2 or newer cores.
80*0cde4b00SJon Loeliger  */
81*0cde4b00SJon Loeliger #define CONFIG_ENABLE_36BIT_PHYS	1
82*0cde4b00SJon Loeliger 
83*0cde4b00SJon Loeliger #define CONFIG_BOARD_EARLY_INIT_F	1	/* Call board_pre_init */
84*0cde4b00SJon Loeliger 
85*0cde4b00SJon Loeliger #undef	CFG_DRAM_TEST			/* memory test, takes time */
86*0cde4b00SJon Loeliger #define CFG_MEMTEST_START	0x00200000	/* memtest works on */
87*0cde4b00SJon Loeliger #define CFG_MEMTEST_END		0x00400000
88*0cde4b00SJon Loeliger #define CFG_ALT_MEMTEST
89*0cde4b00SJon Loeliger #define CONFIG_PANIC_HANG 	/* do not reset board on panic */
90*0cde4b00SJon Loeliger 
91*0cde4b00SJon Loeliger /*
92*0cde4b00SJon Loeliger  * Base addresses -- Note these are effective addresses where the
93*0cde4b00SJon Loeliger  * actual resources get mapped (not physical addresses)
94*0cde4b00SJon Loeliger  */
95*0cde4b00SJon Loeliger #define CFG_CCSRBAR_DEFAULT 	0xff700000	/* CCSRBAR Default */
96*0cde4b00SJon Loeliger #define CFG_CCSRBAR		0xe0000000	/* relocated CCSRBAR */
97*0cde4b00SJon Loeliger #define CFG_IMMR		CFG_CCSRBAR	/* PQII uses CFG_IMMR */
98*0cde4b00SJon Loeliger 
99*0cde4b00SJon Loeliger #define CFG_PCI1_ADDR		(CFG_CCSRBAR+0x8000)
100*0cde4b00SJon Loeliger #define CFG_PCIE1_ADDR		(CFG_CCSRBAR+0xa000)
101*0cde4b00SJon Loeliger #define CFG_PCIE2_ADDR		(CFG_CCSRBAR+0x9000)
102*0cde4b00SJon Loeliger #define CFG_PCIE3_ADDR		(CFG_CCSRBAR+0xb000)
103*0cde4b00SJon Loeliger 
104*0cde4b00SJon Loeliger /*
105*0cde4b00SJon Loeliger  * DDR Setup
106*0cde4b00SJon Loeliger  */
107*0cde4b00SJon Loeliger #define CFG_DDR_SDRAM_BASE	0x00000000	/* DDR is system memory*/
108*0cde4b00SJon Loeliger #define CFG_SDRAM_BASE		CFG_DDR_SDRAM_BASE
109*0cde4b00SJon Loeliger 
110*0cde4b00SJon Loeliger #define SPD_EEPROM_ADDRESS	0x51		/* DDR DIMM */
111*0cde4b00SJon Loeliger 
112*0cde4b00SJon Loeliger /*
113*0cde4b00SJon Loeliger  * Make sure required options are set
114*0cde4b00SJon Loeliger  */
115*0cde4b00SJon Loeliger #ifndef CONFIG_SPD_EEPROM
116*0cde4b00SJon Loeliger #error ("CONFIG_SPD_EEPROM is required")
117*0cde4b00SJon Loeliger #endif
118*0cde4b00SJon Loeliger 
119*0cde4b00SJon Loeliger #undef CONFIG_CLOCKS_IN_MHZ
120*0cde4b00SJon Loeliger 
121*0cde4b00SJon Loeliger /*
122*0cde4b00SJon Loeliger  * Memory map
123*0cde4b00SJon Loeliger  *
124*0cde4b00SJon Loeliger  * 0x0000_0000	0x7fff_ffff	DDR			2G Cacheable
125*0cde4b00SJon Loeliger  *
126*0cde4b00SJon Loeliger  * 0x8000_0000	0xbfff_ffff	PCI Express Mem		1G non-cacheable
127*0cde4b00SJon Loeliger  *
128*0cde4b00SJon Loeliger  * 0xc000_0000	0xdfff_ffff	PCI			512M non-cacheable
129*0cde4b00SJon Loeliger  *
130*0cde4b00SJon Loeliger  * 0xe000_0000	0xe00f_ffff	CCSR			1M non-cacheable
131*0cde4b00SJon Loeliger  * 0xe100_0000	0xe3ff_ffff	PCI IO range		4M non-cacheable
132*0cde4b00SJon Loeliger  *
133*0cde4b00SJon Loeliger  * Localbus cacheable
134*0cde4b00SJon Loeliger  *
135*0cde4b00SJon Loeliger  * 0xf000_0000	0xf3ff_ffff	SDRAM			64M Cacheable
136*0cde4b00SJon Loeliger  * 0xf401_0000	0xf401_3fff	L1 for stack		4K Cacheable TLB0
137*0cde4b00SJon Loeliger  *
138*0cde4b00SJon Loeliger  * Localbus non-cacheable
139*0cde4b00SJon Loeliger  *
140*0cde4b00SJon Loeliger  * 0xf800_0000	0xf80f_ffff	NVRAM/CADMUS (*)	1M non-cacheable
141*0cde4b00SJon Loeliger  * 0xff00_0000	0xff7f_ffff	FLASH (2nd bank)	8M non-cacheable
142*0cde4b00SJon Loeliger  * 0xff80_0000	0xffff_ffff	FLASH (boot bank)	8M non-cacheable
143*0cde4b00SJon Loeliger  *
144*0cde4b00SJon Loeliger  */
145*0cde4b00SJon Loeliger 
146*0cde4b00SJon Loeliger /*
147*0cde4b00SJon Loeliger  * Local Bus Definitions
148*0cde4b00SJon Loeliger  */
149*0cde4b00SJon Loeliger #define CFG_BOOT_BLOCK		0xfc000000	/* boot TLB */
150*0cde4b00SJon Loeliger 
151*0cde4b00SJon Loeliger #define CFG_LBC_CACHE_BASE	0xf0000000	/* Localbus cacheable */
152*0cde4b00SJon Loeliger 
153*0cde4b00SJon Loeliger #define CFG_FLASH_BASE		0xff800000	/* start of FLASH 8M */
154*0cde4b00SJon Loeliger 
155*0cde4b00SJon Loeliger #define CFG_BR0_PRELIM		0xff801001
156*0cde4b00SJon Loeliger #define CFG_BR1_PRELIM		0xfe801001
157*0cde4b00SJon Loeliger 
158*0cde4b00SJon Loeliger #define CFG_OR0_PRELIM		0xff806e65
159*0cde4b00SJon Loeliger #define CFG_OR1_PRELIM		0xff806e65
160*0cde4b00SJon Loeliger 
161*0cde4b00SJon Loeliger #define CFG_FLASH_BANKS_LIST	{0xfe800000,CFG_FLASH_BASE}
162*0cde4b00SJon Loeliger 
163*0cde4b00SJon Loeliger #define CFG_MAX_FLASH_BANKS	2		/* number of banks */
164*0cde4b00SJon Loeliger #define CFG_MAX_FLASH_SECT	128		/* sectors per device */
165*0cde4b00SJon Loeliger #undef	CFG_FLASH_CHECKSUM
166*0cde4b00SJon Loeliger #define CFG_FLASH_ERASE_TOUT	60000		/* Flash Erase Timeout (ms) */
167*0cde4b00SJon Loeliger #define CFG_FLASH_WRITE_TOUT	500		/* Flash Write Timeout (ms) */
168*0cde4b00SJon Loeliger 
169*0cde4b00SJon Loeliger #define CFG_MONITOR_BASE	TEXT_BASE	/* start of monitor */
170*0cde4b00SJon Loeliger 
171*0cde4b00SJon Loeliger #define CFG_FLASH_CFI_DRIVER
172*0cde4b00SJon Loeliger #define CFG_FLASH_CFI
173*0cde4b00SJon Loeliger #define CFG_FLASH_EMPTY_INFO
174*0cde4b00SJon Loeliger 
175*0cde4b00SJon Loeliger #define CFG_LBC_NONCACHE_BASE	0xf8000000
176*0cde4b00SJon Loeliger 
177*0cde4b00SJon Loeliger #define CFG_BR2_PRELIM		0xf8201001	/* port size 16bit */
178*0cde4b00SJon Loeliger #define CFG_OR2_PRELIM		0xfff06ff7	/* 1MB Compact Flash area*/
179*0cde4b00SJon Loeliger 
180*0cde4b00SJon Loeliger #define CFG_BR3_PRELIM		0xf8100801	/* port size 8bit */
181*0cde4b00SJon Loeliger #define CFG_OR3_PRELIM		0xfff06ff7	/* 1MB PIXIS area*/
182*0cde4b00SJon Loeliger 
183*0cde4b00SJon Loeliger #define PIXIS_BASE	0xf8100000	/* PIXIS registers */
184*0cde4b00SJon Loeliger #define PIXIS_ID		0x0	/* Board ID at offset 0 */
185*0cde4b00SJon Loeliger #define PIXIS_VER		0x1	/* Board version at offset 1 */
186*0cde4b00SJon Loeliger #define PIXIS_PVER		0x2	/* PIXIS FPGA version at offset 2 */
187*0cde4b00SJon Loeliger #define PIXIS_RST		0x4	/* PIXIS Reset Control register */
188*0cde4b00SJon Loeliger #define PIXIS_AUX		0x6	/* PIXIS Auxiliary register; Scratch
189*0cde4b00SJon Loeliger 					 * register */
190*0cde4b00SJon Loeliger #define PIXIS_SPD		0x7	/* Register for SYSCLK speed */
191*0cde4b00SJon Loeliger #define PIXIS_VCTL		0x10	/* VELA Control Register */
192*0cde4b00SJon Loeliger #define PIXIS_VCFGEN0		0x12	/* VELA Config Enable 0 */
193*0cde4b00SJon Loeliger #define PIXIS_VCFGEN1		0x13	/* VELA Config Enable 1 */
194*0cde4b00SJon Loeliger #define PIXIS_VBOOT		0x16	/* VELA VBOOT Register */
195*0cde4b00SJon Loeliger #define PIXIS_VSPEED0		0x17	/* VELA VSpeed 0 */
196*0cde4b00SJon Loeliger #define PIXIS_VSPEED1		0x18	/* VELA VSpeed 1 */
197*0cde4b00SJon Loeliger #define PIXIS_VCLKH		0x19	/* VELA VCLKH register */
198*0cde4b00SJon Loeliger #define PIXIS_VCLKL		0x1A	/* VELA VCLKL register */
199*0cde4b00SJon Loeliger 
200*0cde4b00SJon Loeliger 
201*0cde4b00SJon Loeliger /* define to use L1 as initial stack */
202*0cde4b00SJon Loeliger #define CONFIG_L1_INIT_RAM	1
203*0cde4b00SJon Loeliger #define CFG_INIT_L1_LOCK	1
204*0cde4b00SJon Loeliger #define CFG_INIT_L1_ADDR	0xf4010000	/* Initial L1 address */
205*0cde4b00SJon Loeliger #define CFG_INIT_L1_END		0x00004000	/* End of used area in RAM */
206*0cde4b00SJon Loeliger 
207*0cde4b00SJon Loeliger /* define to use L2SRAM as initial stack */
208*0cde4b00SJon Loeliger #undef CONFIG_L2_INIT_RAM
209*0cde4b00SJon Loeliger #define CFG_INIT_L2_ADDR	0xf8fc0000
210*0cde4b00SJon Loeliger #define CFG_INIT_L2_END		0x00040000	/* End of used area in RAM */
211*0cde4b00SJon Loeliger 
212*0cde4b00SJon Loeliger #ifdef CONFIG_L1_INIT_RAM
213*0cde4b00SJon Loeliger #define CFG_INIT_RAM_ADDR	CFG_INIT_L1_ADDR
214*0cde4b00SJon Loeliger #define CFG_INIT_RAM_END	CFG_INIT_L1_END
215*0cde4b00SJon Loeliger #else
216*0cde4b00SJon Loeliger #define CFG_INIT_RAM_ADDR	CFG_INIT_L2_ADDR
217*0cde4b00SJon Loeliger #define CFG_INIT_RAM_END	CFG_INIT_L2_END
218*0cde4b00SJon Loeliger #endif
219*0cde4b00SJon Loeliger 
220*0cde4b00SJon Loeliger #define CFG_GBL_DATA_SIZE	128	/* num bytes initial data */
221*0cde4b00SJon Loeliger #define CFG_GBL_DATA_OFFSET	(CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
222*0cde4b00SJon Loeliger #define CFG_INIT_SP_OFFSET	CFG_GBL_DATA_OFFSET
223*0cde4b00SJon Loeliger 
224*0cde4b00SJon Loeliger #define CFG_MONITOR_LEN		(256 * 1024) /* Reserve 256 kB for Mon */
225*0cde4b00SJon Loeliger #define CFG_MALLOC_LEN		(128 * 1024)	/* Reserved for malloc */
226*0cde4b00SJon Loeliger 
227*0cde4b00SJon Loeliger /* Serial Port - controlled on board with jumper J8
228*0cde4b00SJon Loeliger  * open - index 2
229*0cde4b00SJon Loeliger  * shorted - index 1
230*0cde4b00SJon Loeliger  */
231*0cde4b00SJon Loeliger #define CONFIG_CONS_INDEX	1
232*0cde4b00SJon Loeliger #undef	CONFIG_SERIAL_SOFTWARE_FIFO
233*0cde4b00SJon Loeliger #define CFG_NS16550
234*0cde4b00SJon Loeliger #define CFG_NS16550_SERIAL
235*0cde4b00SJon Loeliger #define CFG_NS16550_REG_SIZE	1
236*0cde4b00SJon Loeliger #define CFG_NS16550_CLK		get_bus_freq(0)
237*0cde4b00SJon Loeliger 
238*0cde4b00SJon Loeliger #define CFG_BAUDRATE_TABLE	\
239*0cde4b00SJon Loeliger 	{300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
240*0cde4b00SJon Loeliger 
241*0cde4b00SJon Loeliger #define CFG_NS16550_COM1	(CFG_CCSRBAR+0x4500)
242*0cde4b00SJon Loeliger #define CFG_NS16550_COM2	(CFG_CCSRBAR+0x4600)
243*0cde4b00SJon Loeliger 
244*0cde4b00SJon Loeliger /* Use the HUSH parser */
245*0cde4b00SJon Loeliger #define CFG_HUSH_PARSER
246*0cde4b00SJon Loeliger #ifdef	CFG_HUSH_PARSER
247*0cde4b00SJon Loeliger #define CFG_PROMPT_HUSH_PS2 "> "
248*0cde4b00SJon Loeliger #endif
249*0cde4b00SJon Loeliger 
250*0cde4b00SJon Loeliger /* pass open firmware flat tree */
251*0cde4b00SJon Loeliger #define CONFIG_OF_FLAT_TREE	1
252*0cde4b00SJon Loeliger #define CONFIG_OF_BOARD_SETUP	1
253*0cde4b00SJon Loeliger 
254*0cde4b00SJon Loeliger /* maximum size of the flat tree (8K) */
255*0cde4b00SJon Loeliger #define OF_FLAT_TREE_MAX_SIZE	8192
256*0cde4b00SJon Loeliger 
257*0cde4b00SJon Loeliger #define OF_CPU			"PowerPC,8544@0"
258*0cde4b00SJon Loeliger #define OF_SOC			"soc8544@e0000000"
259*0cde4b00SJon Loeliger #define OF_TBCLK		(bd->bi_busfreq / 8)
260*0cde4b00SJon Loeliger #define OF_STDOUT_PATH		"/soc8544@e0000000/serial@4500"
261*0cde4b00SJon Loeliger 
262*0cde4b00SJon Loeliger /* I2C */
263*0cde4b00SJon Loeliger #define CONFIG_FSL_I2C		/* Use FSL common I2C driver */
264*0cde4b00SJon Loeliger #define CONFIG_HARD_I2C		/* I2C with hardware support */
265*0cde4b00SJon Loeliger #undef	CONFIG_SOFT_I2C		/* I2C bit-banged */
266*0cde4b00SJon Loeliger #define CFG_I2C_SPEED		400000	/* I2C speed and slave address */
267*0cde4b00SJon Loeliger #define CFG_I2C_EEPROM_ADDR	0x57
268*0cde4b00SJon Loeliger #define CFG_I2C_SLAVE		0x7F
269*0cde4b00SJon Loeliger #define CFG_I2C_NOPROBES	{0x69}	/* Don't probe these addrs */
270*0cde4b00SJon Loeliger #define CFG_I2C_OFFSET		0x3100
271*0cde4b00SJon Loeliger 
272*0cde4b00SJon Loeliger /*
273*0cde4b00SJon Loeliger  * General PCI
274*0cde4b00SJon Loeliger  * Memory space is mapped 1-1, but I/O space must start from 0.
275*0cde4b00SJon Loeliger  */
276*0cde4b00SJon Loeliger #define CFG_PCIE_PHYS		0x80000000	/* 1G PCIE TLB */
277*0cde4b00SJon Loeliger #define CFG_PCI_PHYS		0xc0000000	/* 512M PCI TLB */
278*0cde4b00SJon Loeliger 
279*0cde4b00SJon Loeliger #define CFG_PCI1_MEM_BASE	0xc0000000
280*0cde4b00SJon Loeliger #define CFG_PCI1_MEM_PHYS	CFG_PCI1_MEM_BASE
281*0cde4b00SJon Loeliger #define CFG_PCI1_MEM_SIZE	0x20000000	/* 512M */
282*0cde4b00SJon Loeliger #define CFG_PCI1_IO_BASE	0x00000000
283*0cde4b00SJon Loeliger #define CFG_PCI1_IO_PHYS	0xe1000000
284*0cde4b00SJon Loeliger #define CFG_PCI1_IO_SIZE	0x00100000	/* 1M */
285*0cde4b00SJon Loeliger 
286*0cde4b00SJon Loeliger /* PCI view of System Memory */
287*0cde4b00SJon Loeliger #define CFG_PCI_MEMORY_BUS	0x00000000
288*0cde4b00SJon Loeliger #define CFG_PCI_MEMORY_PHYS	0x00000000
289*0cde4b00SJon Loeliger #define CFG_PCI_MEMORY_SIZE	0x80000000
290*0cde4b00SJon Loeliger 
291*0cde4b00SJon Loeliger /* controller 2, Slot 1, tgtid 1, Base address 9000 */
292*0cde4b00SJon Loeliger #define CFG_PCIE2_MEM_BASE	0x80000000
293*0cde4b00SJon Loeliger #define CFG_PCIE2_MEM_PHYS	CFG_PCIE2_MEM_BASE
294*0cde4b00SJon Loeliger #define CFG_PCIE2_MEM_SIZE	0x20000000	/* 512M */
295*0cde4b00SJon Loeliger #define CFG_PCIE2_IO_BASE	0x00000000
296*0cde4b00SJon Loeliger #define CFG_PCIE2_IO_PHYS	0xe2000000
297*0cde4b00SJon Loeliger #define CFG_PCIE2_IO_SIZE	0x00100000	/* 1M */
298*0cde4b00SJon Loeliger 
299*0cde4b00SJon Loeliger /* controller 1, Slot 2,tgtid 2, Base address a000 */
300*0cde4b00SJon Loeliger #define CFG_PCIE1_MEM_BASE	0xa0000000
301*0cde4b00SJon Loeliger #define CFG_PCIE1_MEM_PHYS	CFG_PCIE1_MEM_BASE
302*0cde4b00SJon Loeliger #define CFG_PCIE1_MEM_SIZE	0x08000000	/* 128M */
303*0cde4b00SJon Loeliger #define CFG_PCIE1_MEM_BASE2	0xa8000000
304*0cde4b00SJon Loeliger #define CFG_PCIE1_MEM_PHYS2	CFG_PCIE1_MEM_BASE2
305*0cde4b00SJon Loeliger #define CFG_PCIE1_MEM_SIZE2	0x04000000	/* 64M */
306*0cde4b00SJon Loeliger #define CFG_PCIE1_IO_BASE	0x00000000	/* reuse mem LAW */
307*0cde4b00SJon Loeliger #define CFG_PCIE1_IO_PHYS	0xaf000000
308*0cde4b00SJon Loeliger #define CFG_PCIE1_IO_SIZE	0x00100000	/* 1M */
309*0cde4b00SJon Loeliger 
310*0cde4b00SJon Loeliger /* controller 3, direct to uli, tgtid 3, Base address b000 */
311*0cde4b00SJon Loeliger #define CFG_PCIE3_MEM_BASE	0xb0000000
312*0cde4b00SJon Loeliger #define CFG_PCIE3_MEM_PHYS	CFG_PCIE3_MEM_BASE
313*0cde4b00SJon Loeliger #define CFG_PCIE3_MEM_SIZE	0x10000000	/* 256M */
314*0cde4b00SJon Loeliger #define CFG_PCIE3_IO_BASE	0x00000000
315*0cde4b00SJon Loeliger #define CFG_PCIE3_IO_PHYS	0xe3000000
316*0cde4b00SJon Loeliger #define CFG_PCIE3_IO_SIZE	0x00100000	/* 1M */
317*0cde4b00SJon Loeliger 
318*0cde4b00SJon Loeliger #if defined(CONFIG_PCI)
319*0cde4b00SJon Loeliger 
320*0cde4b00SJon Loeliger #define CONFIG_NET_MULTI
321*0cde4b00SJon Loeliger #define CONFIG_PCI_PNP			/* do pci plug-and-play */
322*0cde4b00SJon Loeliger 
323*0cde4b00SJon Loeliger #undef CONFIG_EEPRO100
324*0cde4b00SJon Loeliger #undef CONFIG_TULIP
325*0cde4b00SJon Loeliger #define CONFIG_RTL8139
326*0cde4b00SJon Loeliger 
327*0cde4b00SJon Loeliger #ifdef CONFIG_RTL8139
328*0cde4b00SJon Loeliger /* This macro is used by RTL8139 but not defined in PPC architecture */
329*0cde4b00SJon Loeliger #define KSEG1ADDR(x)		(x)
330*0cde4b00SJon Loeliger #define _IO_BASE	0x00000000
331*0cde4b00SJon Loeliger #endif
332*0cde4b00SJon Loeliger 
333*0cde4b00SJon Loeliger #ifndef CONFIG_PCI_PNP
334*0cde4b00SJon Loeliger 	#define PCI_ENET0_IOADDR	CFG_PCI1_IO_BASE
335*0cde4b00SJon Loeliger 	#define PCI_ENET0_MEMADDR	CFG_PCI1_IO_BASE
336*0cde4b00SJon Loeliger 	#define PCI_IDSEL_NUMBER	0x11	/* IDSEL = AD11 */
337*0cde4b00SJon Loeliger #endif
338*0cde4b00SJon Loeliger 
339*0cde4b00SJon Loeliger #define CONFIG_PCI_SCAN_SHOW		/* show pci devices on startup */
340*0cde4b00SJon Loeliger #define CONFIG_DOS_PARTITION
341*0cde4b00SJon Loeliger #define CONFIG_SCSI_AHCI
342*0cde4b00SJon Loeliger 
343*0cde4b00SJon Loeliger #ifdef CONFIG_SCSI_AHCI
344*0cde4b00SJon Loeliger #define CONFIG_SATA_ULI5288
345*0cde4b00SJon Loeliger #define CFG_SCSI_MAX_SCSI_ID	4
346*0cde4b00SJon Loeliger #define CFG_SCSI_MAX_LUN	1
347*0cde4b00SJon Loeliger #define CFG_SCSI_MAX_DEVICE 	(CFG_SCSI_MAX_SCSI_ID * CFG_SCSI_MAX_LUN)
348*0cde4b00SJon Loeliger #define CFG_SCSI_MAXDEVICE	CFG_SCSI_MAX_DEVICE
349*0cde4b00SJon Loeliger #endif /* SCSCI */
350*0cde4b00SJon Loeliger 
351*0cde4b00SJon Loeliger #endif	/* CONFIG_PCI */
352*0cde4b00SJon Loeliger 
353*0cde4b00SJon Loeliger 
354*0cde4b00SJon Loeliger #if defined(CONFIG_TSEC_ENET)
355*0cde4b00SJon Loeliger 
356*0cde4b00SJon Loeliger #ifndef CONFIG_NET_MULTI
357*0cde4b00SJon Loeliger #define CONFIG_NET_MULTI 	1
358*0cde4b00SJon Loeliger #endif
359*0cde4b00SJon Loeliger 
360*0cde4b00SJon Loeliger #define CONFIG_MII		1	/* MII PHY management */
361*0cde4b00SJon Loeliger #define CONFIG_MII_DEFAULT_TSEC	1	/* Allow unregistered phys */
362*0cde4b00SJon Loeliger #define CONFIG_MPC85XX_TSEC1	1
363*0cde4b00SJon Loeliger #define CONFIG_MPC85XX_TSEC1_NAME	"eTSEC1"
364*0cde4b00SJon Loeliger #define CONFIG_MPC85XX_TSEC3	1
365*0cde4b00SJon Loeliger #define CONFIG_MPC85XX_TSEC3_NAME	"eTSEC3"
366*0cde4b00SJon Loeliger #undef CONFIG_MPC85XX_FEC
367*0cde4b00SJon Loeliger 
368*0cde4b00SJon Loeliger #define TSEC1_PHY_ADDR		0
369*0cde4b00SJon Loeliger #define TSEC3_PHY_ADDR		1
370*0cde4b00SJon Loeliger 
371*0cde4b00SJon Loeliger #define TSEC1_PHYIDX		0
372*0cde4b00SJon Loeliger #define TSEC3_PHYIDX		0
373*0cde4b00SJon Loeliger 
374*0cde4b00SJon Loeliger #define CONFIG_ETHPRIME		"eTSEC1"
375*0cde4b00SJon Loeliger 
376*0cde4b00SJon Loeliger #define CONFIG_PHY_GIGE		1	/* Include GbE speed/duplex detection */
377*0cde4b00SJon Loeliger 
378*0cde4b00SJon Loeliger #endif	/* CONFIG_TSEC_ENET */
379*0cde4b00SJon Loeliger 
380*0cde4b00SJon Loeliger /*
381*0cde4b00SJon Loeliger  * Environment
382*0cde4b00SJon Loeliger  */
383*0cde4b00SJon Loeliger #define CFG_ENV_IS_IN_FLASH	1
384*0cde4b00SJon Loeliger #if CFG_MONITOR_BASE > 0xfff80000
385*0cde4b00SJon Loeliger #define CFG_ENV_ADDR		0xfff80000
386*0cde4b00SJon Loeliger #else
387*0cde4b00SJon Loeliger #define CFG_ENV_ADDR		(CFG_MONITOR_BASE + 0x40000)
388*0cde4b00SJon Loeliger #endif
389*0cde4b00SJon Loeliger #define CFG_ENV_SIZE		0x2000
390*0cde4b00SJon Loeliger #define CFG_ENV_SECT_SIZE	0x10000 /* 64K (one sector) */
391*0cde4b00SJon Loeliger 
392*0cde4b00SJon Loeliger #define CONFIG_LOADS_ECHO	1	/* echo on for serial download */
393*0cde4b00SJon Loeliger #define CFG_LOADS_BAUD_CHANGE	1	/* allow baudrate change */
394*0cde4b00SJon Loeliger 
395*0cde4b00SJon Loeliger #if defined(CONFIG_PCI)
396*0cde4b00SJon Loeliger #define	CONFIG_COMMANDS	(CONFIG_CMD_DFL \
397*0cde4b00SJon Loeliger 				| CFG_CMD_PCI \
398*0cde4b00SJon Loeliger 				| CFG_CMD_PING \
399*0cde4b00SJon Loeliger 				| CFG_CMD_I2C \
400*0cde4b00SJon Loeliger 				| CFG_CMD_MII \
401*0cde4b00SJon Loeliger 				| CFG_CMD_BEDBUG \
402*0cde4b00SJon Loeliger 				| CFG_CMD_NET)
403*0cde4b00SJon Loeliger #else
404*0cde4b00SJon Loeliger #define	CONFIG_COMMANDS	(CONFIG_CMD_DFL \
405*0cde4b00SJon Loeliger 				| CFG_CMD_PING \
406*0cde4b00SJon Loeliger 				| CFG_CMD_I2C \
407*0cde4b00SJon Loeliger 				| CFG_CMD_MII)
408*0cde4b00SJon Loeliger #endif
409*0cde4b00SJon Loeliger #include <cmd_confdefs.h>
410*0cde4b00SJon Loeliger 
411*0cde4b00SJon Loeliger #undef CONFIG_WATCHDOG			/* watchdog disabled */
412*0cde4b00SJon Loeliger 
413*0cde4b00SJon Loeliger /*
414*0cde4b00SJon Loeliger  * Miscellaneous configurable options
415*0cde4b00SJon Loeliger  */
416*0cde4b00SJon Loeliger #define CFG_LONGHELP			/* undef to save memory	*/
417*0cde4b00SJon Loeliger #define CFG_LOAD_ADDR	0x2000000	/* default load address */
418*0cde4b00SJon Loeliger #define CFG_PROMPT	"=> "		/* Monitor Command Prompt */
419*0cde4b00SJon Loeliger #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
420*0cde4b00SJon Loeliger #define CFG_CBSIZE	1024		/* Console I/O Buffer Size */
421*0cde4b00SJon Loeliger #else
422*0cde4b00SJon Loeliger #define CFG_CBSIZE	256		/* Console I/O Buffer Size */
423*0cde4b00SJon Loeliger #endif
424*0cde4b00SJon Loeliger #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
425*0cde4b00SJon Loeliger #define CFG_MAXARGS	16		/* max number of command args */
426*0cde4b00SJon Loeliger #define CFG_BARGSIZE	CFG_CBSIZE	/* Boot Argument Buffer Size */
427*0cde4b00SJon Loeliger #define CFG_HZ		1000		/* decrementer freq: 1ms ticks */
428*0cde4b00SJon Loeliger 
429*0cde4b00SJon Loeliger /*
430*0cde4b00SJon Loeliger  * For booting Linux, the board info and command line data
431*0cde4b00SJon Loeliger  * have to be in the first 8 MB of memory, since this is
432*0cde4b00SJon Loeliger  * the maximum mapped by the Linux kernel during initialization.
433*0cde4b00SJon Loeliger  */
434*0cde4b00SJon Loeliger #define CFG_BOOTMAPSZ	(8 << 20) 	/* Initial Memory map for Linux*/
435*0cde4b00SJon Loeliger 
436*0cde4b00SJon Loeliger /* Cache Configuration */
437*0cde4b00SJon Loeliger #define CFG_DCACHE_SIZE	32768
438*0cde4b00SJon Loeliger #define CFG_CACHELINE_SIZE	32
439*0cde4b00SJon Loeliger #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
440*0cde4b00SJon Loeliger #define CFG_CACHELINE_SHIFT	5	/*log base 2 of the above value*/
441*0cde4b00SJon Loeliger #endif
442*0cde4b00SJon Loeliger 
443*0cde4b00SJon Loeliger /*
444*0cde4b00SJon Loeliger  * Internal Definitions
445*0cde4b00SJon Loeliger  *
446*0cde4b00SJon Loeliger  * Boot Flags
447*0cde4b00SJon Loeliger  */
448*0cde4b00SJon Loeliger #define BOOTFLAG_COLD	0x01		/* Normal Power-On: Boot from FLASH */
449*0cde4b00SJon Loeliger #define BOOTFLAG_WARM	0x02		/* Software reboot */
450*0cde4b00SJon Loeliger 
451*0cde4b00SJon Loeliger #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
452*0cde4b00SJon Loeliger #define CONFIG_KGDB_BAUDRATE	230400	/* speed to run kgdb serial port */
453*0cde4b00SJon Loeliger #define CONFIG_KGDB_SER_INDEX	2	/* which serial port to use */
454*0cde4b00SJon Loeliger #endif
455*0cde4b00SJon Loeliger 
456*0cde4b00SJon Loeliger /*
457*0cde4b00SJon Loeliger  * Environment Configuration
458*0cde4b00SJon Loeliger  */
459*0cde4b00SJon Loeliger 
460*0cde4b00SJon Loeliger /* The mac addresses for all ethernet interface */
461*0cde4b00SJon Loeliger #if defined(CONFIG_TSEC_ENET)
462*0cde4b00SJon Loeliger #define CONFIG_ETHADDR	00:E0:0C:02:00:FD
463*0cde4b00SJon Loeliger #define CONFIG_HAS_ETH1
464*0cde4b00SJon Loeliger #define CONFIG_ETH1ADDR	00:E0:0C:02:01:FD
465*0cde4b00SJon Loeliger #define CONFIG_HAS_ETH2
466*0cde4b00SJon Loeliger #define CONFIG_ETH2ADDR	00:E0:0C:02:02:FD
467*0cde4b00SJon Loeliger #define CONFIG_HAS_ETH3
468*0cde4b00SJon Loeliger #define CONFIG_ETH3ADDR	00:E0:0C:02:03:FD
469*0cde4b00SJon Loeliger #endif
470*0cde4b00SJon Loeliger 
471*0cde4b00SJon Loeliger #define CONFIG_IPADDR	192.168.1.251
472*0cde4b00SJon Loeliger 
473*0cde4b00SJon Loeliger #define CONFIG_HOSTNAME	8544ds_unknown
474*0cde4b00SJon Loeliger #define CONFIG_ROOTPATH	/nfs/mpc85xx
475*0cde4b00SJon Loeliger #define CONFIG_BOOTFILE	8544ds_tmt/uImage.uboot
476*0cde4b00SJon Loeliger 
477*0cde4b00SJon Loeliger #define CONFIG_SERVERIP	192.168.0.1
478*0cde4b00SJon Loeliger #define CONFIG_GATEWAYIP 192.168.0.1
479*0cde4b00SJon Loeliger #define CONFIG_NETMASK	255.255.0.0
480*0cde4b00SJon Loeliger 
481*0cde4b00SJon Loeliger #define CONFIG_LOADADDR	1000000	/*default location for tftp and bootm*/
482*0cde4b00SJon Loeliger 
483*0cde4b00SJon Loeliger #define CONFIG_BOOTDELAY 10	/* -1 disables auto-boot */
484*0cde4b00SJon Loeliger #undef	CONFIG_BOOTARGS	/* the boot command will set bootargs*/
485*0cde4b00SJon Loeliger 
486*0cde4b00SJon Loeliger #define CONFIG_BAUDRATE	115200
487*0cde4b00SJon Loeliger 
488*0cde4b00SJon Loeliger #if defined(CONFIG_PCIE1) || defined(CONFIG_PCIE2) || defined(CONFIG_PCIE3)
489*0cde4b00SJon Loeliger #define PCIE_ENV \
490*0cde4b00SJon Loeliger  "pciereg=md ${a}000 6; md ${a}020 4; md ${a}bf8 2; echo o;md ${a}c00 25;" \
491*0cde4b00SJon Loeliger 	"echo i; md ${a}da0 15; echo e;md ${a}e00 e; echo d; md ${a}f00 c\0" \
492*0cde4b00SJon Loeliger  "pcie1regs=setenv a e000a; run pciereg\0"	\
493*0cde4b00SJon Loeliger  "pcie2regs=setenv a e0009; run pciereg\0"	\
494*0cde4b00SJon Loeliger  "pcie3regs=setenv a e000b; run pciereg\0"	\
495*0cde4b00SJon Loeliger  "pcieerr=md ${a}020 1; md ${a}e00;"		\
496*0cde4b00SJon Loeliger 	"pci d.b $b.0 7 1; pci d.w $b.0 1e 1;"	\
497*0cde4b00SJon Loeliger 	"pci d.w $b.0 56 1;"			\
498*0cde4b00SJon Loeliger 	"pci d $b.0 104 1;pci d $b.0 110 1;pci d $b.0 130 1\0" \
499*0cde4b00SJon Loeliger  "pcieerrc=mw ${a}020 ffffffff; mw ${a}e00 ffffffff;"	\
500*0cde4b00SJon Loeliger 	"pci w.b $b.0 7 ff; pci w.w $b.0 1e ffff; pci w.w $b.0 56 ffff;" \
501*0cde4b00SJon Loeliger 	"pci w $b.0 104 ffffffff; pci w $b.0 110 ffffffff;" \
502*0cde4b00SJon Loeliger 	"pci w $b.0 130 ffffffff\0" \
503*0cde4b00SJon Loeliger  "pciecfg=pci d $b.0 0 20; pci d $b.0 100 e; pci d $b.0 400 69\0"	\
504*0cde4b00SJon Loeliger  "pcie1err=setenv a e000a; run pcieerr\0"	\
505*0cde4b00SJon Loeliger  "pcie2err=setenv a e0009; run pcieerr\0"	\
506*0cde4b00SJon Loeliger  "pcie3err=setenv a e000b; run pcieerr\0"	\
507*0cde4b00SJon Loeliger  "pcie1errc=setenv a e000a; run pcieerrc\0"	\
508*0cde4b00SJon Loeliger  "pcie2errc=setenv a e0009; run pcieerrc\0"	\
509*0cde4b00SJon Loeliger  "pcie3errc=setenv a e000b; run pcieerrc\0"
510*0cde4b00SJon Loeliger #else
511*0cde4b00SJon Loeliger #define	PCIE_ENV ""
512*0cde4b00SJon Loeliger #endif
513*0cde4b00SJon Loeliger 
514*0cde4b00SJon Loeliger #if defined(CONFIG_PCI1)
515*0cde4b00SJon Loeliger #define PCI_ENV \
516*0cde4b00SJon Loeliger  "pcireg=md ${a}000 3; echo o;md ${a}c00 25; echo i; md ${a}da0 15;" \
517*0cde4b00SJon Loeliger 	"echo e;md ${a}e00 9\0" 		\
518*0cde4b00SJon Loeliger  "pci1regs=setenv a e0008; run pcireg\0"	\
519*0cde4b00SJon Loeliger  "pcierr=md ${a}e00 8; pci d.b $b.0 7 1; pci d.w $b.0 1e 1;" \
520*0cde4b00SJon Loeliger 	"pci d.w $b.0 56 1\0"			\
521*0cde4b00SJon Loeliger  "pcierrc=mw ${a}e00 ffffffff; pci w.b $b.0 7 ff; pci w.w $b.0 1e ffff;" \
522*0cde4b00SJon Loeliger 	"pci w.w $b.0 56 ffff\0"		\
523*0cde4b00SJon Loeliger  "pci1err=setenv a e0008; run pcierr\0"		\
524*0cde4b00SJon Loeliger  "pci1errc=setenv a e0008; run pcierrc\0"
525*0cde4b00SJon Loeliger #else
526*0cde4b00SJon Loeliger #define	PCI_ENV ""
527*0cde4b00SJon Loeliger #endif
528*0cde4b00SJon Loeliger 
529*0cde4b00SJon Loeliger #if defined(CONFIG_TSEC_ENET)
530*0cde4b00SJon Loeliger #define ENET_ENV \
531*0cde4b00SJon Loeliger  "enetreg1=md ${a}000 2; md ${a}010 9; md ${a}050 4; md ${a}08c 1;" \
532*0cde4b00SJon Loeliger 	"md ${a}098 2\0" \
533*0cde4b00SJon Loeliger  "enetregt=echo t;md ${a}100 6; md ${a}140 2; md ${a}180 10; md ${a}200 10\0" \
534*0cde4b00SJon Loeliger  "enetregr=echo r;md ${a}300 6; md ${a}330 5; md ${a}380 10; md ${a}400 10\0" \
535*0cde4b00SJon Loeliger  "enetregm=echo mac;md ${a}500 5; md ${a}520 28;echo fifo;md ${a}a00 1;" \
536*0cde4b00SJon Loeliger 	"echo mib;md ${a}680 31\0" \
537*0cde4b00SJon Loeliger  "enetreg=run enetreg1; run enetregm; run enetregt; run enetregr\0" \
538*0cde4b00SJon Loeliger  "enet1regs=setenv a e0024; run enetreg\0" \
539*0cde4b00SJon Loeliger  "enet3regs=setenv a e0026; run enetreg\0"
540*0cde4b00SJon Loeliger #else
541*0cde4b00SJon Loeliger #define ENET_ENV ""
542*0cde4b00SJon Loeliger #endif
543*0cde4b00SJon Loeliger 
544*0cde4b00SJon Loeliger #define	CONFIG_EXTRA_ENV_SETTINGS		\
545*0cde4b00SJon Loeliger  "netdev=eth0\0"				\
546*0cde4b00SJon Loeliger  "consoledev=ttyS0\0"				\
547*0cde4b00SJon Loeliger  "ramdiskaddr=2000000\0"			\
548*0cde4b00SJon Loeliger  "ramdiskfile=8544ds_tmt/ramdisk.uboot\0"	\
549*0cde4b00SJon Loeliger  "fdtaddr=400000\0"				\
550*0cde4b00SJon Loeliger  "fdtfile=8544ds_tmt/mpc8544ds.dtb\0"		\
551*0cde4b00SJon Loeliger  "eoi=mw e00400b0 0\0" 				\
552*0cde4b00SJon Loeliger  "iack=md e00400a0 1\0" 			\
553*0cde4b00SJon Loeliger  "ddrreg=md ${a}000 8; md ${a}080 8;md ${a}100 d; md ${a}140 4; md ${a}bf0 4;" \
554*0cde4b00SJon Loeliger 	"md ${a}e00 3; md ${a}e20 3; md ${a}e40 7; md ${a}f00 5\0" \
555*0cde4b00SJon Loeliger  "ddrregs=setenv a e0002; run ddrreg\0" 	\
556*0cde4b00SJon Loeliger  "gureg=md ${a}000 2c; md ${a}0b0 1; md ${a}0c0 1; md ${a}b20 3;" \
557*0cde4b00SJon Loeliger 	"md ${a}e00 1; md ${a}e60 1; md ${a}ef0 15\0" 	\
558*0cde4b00SJon Loeliger  "guregs=setenv a e00e0; run gureg\0" 		\
559*0cde4b00SJon Loeliger  "ecmreg=md ${a}000 1; md ${a}010 1; md ${a}bf8 2; md ${a}e00 6\0" \
560*0cde4b00SJon Loeliger  "ecmregs=setenv a e0001; run ecmreg\0" 	\
561*0cde4b00SJon Loeliger  PCIE_ENV 	\
562*0cde4b00SJon Loeliger  PCI_ENV 	\
563*0cde4b00SJon Loeliger  ENET_ENV
564*0cde4b00SJon Loeliger 
565*0cde4b00SJon Loeliger 
566*0cde4b00SJon Loeliger #define CONFIG_NFSBOOTCOMMAND		\
567*0cde4b00SJon Loeliger  "setenv bootargs root=/dev/nfs rw "	\
568*0cde4b00SJon Loeliger  "nfsroot=$serverip:$rootpath "		\
569*0cde4b00SJon Loeliger  "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
570*0cde4b00SJon Loeliger  "console=$consoledev,$baudrate $othbootargs;"	\
571*0cde4b00SJon Loeliger  "tftp $loadaddr $bootfile;"		\
572*0cde4b00SJon Loeliger  "tftp $fdtaddr $fdtfile;"		\
573*0cde4b00SJon Loeliger  "bootm $loadaddr - $fdtaddr"
574*0cde4b00SJon Loeliger 
575*0cde4b00SJon Loeliger 
576*0cde4b00SJon Loeliger #define CONFIG_RAMBOOTCOMMAND 		\
577*0cde4b00SJon Loeliger  "setenv bootargs root=/dev/ram rw "	\
578*0cde4b00SJon Loeliger  "console=$consoledev,$baudrate $othbootargs;"	\
579*0cde4b00SJon Loeliger  "tftp $ramdiskaddr $ramdiskfile;"	\
580*0cde4b00SJon Loeliger  "tftp $loadaddr $bootfile;"		\
581*0cde4b00SJon Loeliger  "tftp $fdtaddr $fdtfile;"		\
582*0cde4b00SJon Loeliger  "bootm $loadaddr $ramdiskaddr $fdtaddr"
583*0cde4b00SJon Loeliger 
584*0cde4b00SJon Loeliger #define CONFIG_BOOTCOMMAND 		\
585*0cde4b00SJon Loeliger  "setenv bootargs root=/dev/sda3 rw "	\
586*0cde4b00SJon Loeliger  "console=$consoledev,$baudrate $othbootargs;"	\
587*0cde4b00SJon Loeliger  "tftp $loadaddr $bootfile;"		\
588*0cde4b00SJon Loeliger  "tftp $fdtaddr $fdtfile;"		\
589*0cde4b00SJon Loeliger  "bootm $loadaddr - $fdtaddr"
590*0cde4b00SJon Loeliger 
591*0cde4b00SJon Loeliger #endif	/* __CONFIG_H */
592