172fa4679SSven Schnelle /* 272fa4679SSven Schnelle * Copyright (C) 2005-2006 Atmel Corporation 372fa4679SSven Schnelle * 4*1a459660SWolfgang Denk * SPDX-License-Identifier: GPL-2.0+ 572fa4679SSven Schnelle */ 672fa4679SSven Schnelle #ifndef __ATMEL_MCI_H__ 772fa4679SSven Schnelle #define __ATMEL_MCI_H__ 872fa4679SSven Schnelle 972fa4679SSven Schnelle int atmel_mci_init(void *regs); 1072fa4679SSven Schnelle 1172fa4679SSven Schnelle #ifndef __ASSEMBLY__ 1272fa4679SSven Schnelle 1372fa4679SSven Schnelle /* 1472fa4679SSven Schnelle * Structure for struct SoC access. 1572fa4679SSven Schnelle * Names starting with '_' are fillers. 1672fa4679SSven Schnelle */ 1772fa4679SSven Schnelle typedef struct atmel_mci { 1872fa4679SSven Schnelle /* reg Offset */ 1972fa4679SSven Schnelle u32 cr; /* 0x00 */ 2072fa4679SSven Schnelle u32 mr; /* 0x04 */ 2172fa4679SSven Schnelle u32 dtor; /* 0x08 */ 2272fa4679SSven Schnelle u32 sdcr; /* 0x0c */ 2372fa4679SSven Schnelle u32 argr; /* 0x10 */ 2472fa4679SSven Schnelle u32 cmdr; /* 0x14 */ 251db7377aSWu, Josh u32 blkr; /* 0x18 */ 2672fa4679SSven Schnelle u32 _1c; /* 0x1c */ 2772fa4679SSven Schnelle u32 rspr; /* 0x20 */ 2872fa4679SSven Schnelle u32 rspr1; /* 0x24 */ 2972fa4679SSven Schnelle u32 rspr2; /* 0x28 */ 3072fa4679SSven Schnelle u32 rspr3; /* 0x2c */ 3172fa4679SSven Schnelle u32 rdr; /* 0x30 */ 3272fa4679SSven Schnelle u32 tdr; /* 0x34 */ 3372fa4679SSven Schnelle u32 _38; /* 0x38 */ 3472fa4679SSven Schnelle u32 _3c; /* 0x3c */ 3572fa4679SSven Schnelle u32 sr; /* 0x40 */ 3672fa4679SSven Schnelle u32 ier; /* 0x44 */ 3772fa4679SSven Schnelle u32 idr; /* 0x48 */ 3872fa4679SSven Schnelle u32 imr; /* 0x4c */ 39aac4b69bSBo Shen u32 reserved[43]; 40aac4b69bSBo Shen u32 version; 4172fa4679SSven Schnelle } atmel_mci_t; 4272fa4679SSven Schnelle 4372fa4679SSven Schnelle #endif /* __ASSEMBLY__ */ 4472fa4679SSven Schnelle 4572fa4679SSven Schnelle /* Bitfields in CR */ 4672fa4679SSven Schnelle #define MMCI_MCIEN_OFFSET 0 4772fa4679SSven Schnelle #define MMCI_MCIEN_SIZE 1 4872fa4679SSven Schnelle #define MMCI_MCIDIS_OFFSET 1 4972fa4679SSven Schnelle #define MMCI_MCIDIS_SIZE 1 5072fa4679SSven Schnelle #define MMCI_PWSEN_OFFSET 2 5172fa4679SSven Schnelle #define MMCI_PWSEN_SIZE 1 5272fa4679SSven Schnelle #define MMCI_PWSDIS_OFFSET 3 5372fa4679SSven Schnelle #define MMCI_PWSDIS_SIZE 1 5472fa4679SSven Schnelle #define MMCI_SWRST_OFFSET 7 5572fa4679SSven Schnelle #define MMCI_SWRST_SIZE 1 5672fa4679SSven Schnelle 5772fa4679SSven Schnelle /* Bitfields in MR */ 5872fa4679SSven Schnelle #define MMCI_CLKDIV_OFFSET 0 5972fa4679SSven Schnelle #define MMCI_CLKDIV_SIZE 8 6072fa4679SSven Schnelle #define MMCI_PWSDIV_OFFSET 8 6172fa4679SSven Schnelle #define MMCI_PWSDIV_SIZE 3 6272fa4679SSven Schnelle #define MMCI_RDPROOF_OFFSET 11 6372fa4679SSven Schnelle #define MMCI_RDPROOF_SIZE 1 6472fa4679SSven Schnelle #define MMCI_WRPROOF_OFFSET 12 6572fa4679SSven Schnelle #define MMCI_WRPROOF_SIZE 1 6672fa4679SSven Schnelle #define MMCI_PDCPADV_OFFSET 14 6772fa4679SSven Schnelle #define MMCI_PDCPADV_SIZE 1 6872fa4679SSven Schnelle #define MMCI_PDCMODE_OFFSET 15 6972fa4679SSven Schnelle #define MMCI_PDCMODE_SIZE 1 7072fa4679SSven Schnelle #define MMCI_BLKLEN_OFFSET 16 7172fa4679SSven Schnelle #define MMCI_BLKLEN_SIZE 16 7272fa4679SSven Schnelle 7372fa4679SSven Schnelle /* Bitfields in DTOR */ 7472fa4679SSven Schnelle #define MMCI_DTOCYC_OFFSET 0 7572fa4679SSven Schnelle #define MMCI_DTOCYC_SIZE 4 7672fa4679SSven Schnelle #define MMCI_DTOMUL_OFFSET 4 7772fa4679SSven Schnelle #define MMCI_DTOMUL_SIZE 3 7872fa4679SSven Schnelle 7972fa4679SSven Schnelle /* Bitfields in SDCR */ 8072fa4679SSven Schnelle #define MMCI_SCDSEL_OFFSET 0 8172fa4679SSven Schnelle #define MMCI_SCDSEL_SIZE 4 8272fa4679SSven Schnelle #define MMCI_SCDBUS_OFFSET 7 8372fa4679SSven Schnelle #define MMCI_SCDBUS_SIZE 1 8472fa4679SSven Schnelle 8572fa4679SSven Schnelle /* Bitfields in ARGR */ 8672fa4679SSven Schnelle #define MMCI_ARG_OFFSET 0 8772fa4679SSven Schnelle #define MMCI_ARG_SIZE 32 8872fa4679SSven Schnelle 8972fa4679SSven Schnelle /* Bitfields in CMDR */ 9072fa4679SSven Schnelle #define MMCI_CMDNB_OFFSET 0 9172fa4679SSven Schnelle #define MMCI_CMDNB_SIZE 6 9272fa4679SSven Schnelle #define MMCI_RSPTYP_OFFSET 6 9372fa4679SSven Schnelle #define MMCI_RSPTYP_SIZE 2 9472fa4679SSven Schnelle #define MMCI_SPCMD_OFFSET 8 9572fa4679SSven Schnelle #define MMCI_SPCMD_SIZE 3 9672fa4679SSven Schnelle #define MMCI_OPDCMD_OFFSET 11 9772fa4679SSven Schnelle #define MMCI_OPDCMD_SIZE 1 9872fa4679SSven Schnelle #define MMCI_MAXLAT_OFFSET 12 9972fa4679SSven Schnelle #define MMCI_MAXLAT_SIZE 1 10072fa4679SSven Schnelle #define MMCI_TRCMD_OFFSET 16 10172fa4679SSven Schnelle #define MMCI_TRCMD_SIZE 2 10272fa4679SSven Schnelle #define MMCI_TRDIR_OFFSET 18 10372fa4679SSven Schnelle #define MMCI_TRDIR_SIZE 1 10472fa4679SSven Schnelle #define MMCI_TRTYP_OFFSET 19 10572fa4679SSven Schnelle #define MMCI_TRTYP_SIZE 2 10672fa4679SSven Schnelle 1071db7377aSWu, Josh /* Bitfields in BLKR */ 1081db7377aSWu, Josh /* MMCI_BLKLEN_OFFSET/SIZE already defined in MR */ 1091db7377aSWu, Josh #define MMCI_BCNT_OFFSET 0 1101db7377aSWu, Josh #define MMCI_BCNT_SIZE 16 1111db7377aSWu, Josh 11272fa4679SSven Schnelle /* Bitfields in RSPRx */ 11372fa4679SSven Schnelle #define MMCI_RSP_OFFSET 0 11472fa4679SSven Schnelle #define MMCI_RSP_SIZE 32 11572fa4679SSven Schnelle 11672fa4679SSven Schnelle /* Bitfields in SR/IER/IDR/IMR */ 11772fa4679SSven Schnelle #define MMCI_CMDRDY_OFFSET 0 11872fa4679SSven Schnelle #define MMCI_CMDRDY_SIZE 1 11972fa4679SSven Schnelle #define MMCI_RXRDY_OFFSET 1 12072fa4679SSven Schnelle #define MMCI_RXRDY_SIZE 1 12172fa4679SSven Schnelle #define MMCI_TXRDY_OFFSET 2 12272fa4679SSven Schnelle #define MMCI_TXRDY_SIZE 1 12372fa4679SSven Schnelle #define MMCI_BLKE_OFFSET 3 12472fa4679SSven Schnelle #define MMCI_BLKE_SIZE 1 12572fa4679SSven Schnelle #define MMCI_DTIP_OFFSET 4 12672fa4679SSven Schnelle #define MMCI_DTIP_SIZE 1 12772fa4679SSven Schnelle #define MMCI_NOTBUSY_OFFSET 5 12872fa4679SSven Schnelle #define MMCI_NOTBUSY_SIZE 1 12972fa4679SSven Schnelle #define MMCI_ENDRX_OFFSET 6 13072fa4679SSven Schnelle #define MMCI_ENDRX_SIZE 1 13172fa4679SSven Schnelle #define MMCI_ENDTX_OFFSET 7 13272fa4679SSven Schnelle #define MMCI_ENDTX_SIZE 1 13372fa4679SSven Schnelle #define MMCI_RXBUFF_OFFSET 14 13472fa4679SSven Schnelle #define MMCI_RXBUFF_SIZE 1 13572fa4679SSven Schnelle #define MMCI_TXBUFE_OFFSET 15 13672fa4679SSven Schnelle #define MMCI_TXBUFE_SIZE 1 13772fa4679SSven Schnelle #define MMCI_RINDE_OFFSET 16 13872fa4679SSven Schnelle #define MMCI_RINDE_SIZE 1 13972fa4679SSven Schnelle #define MMCI_RDIRE_OFFSET 17 14072fa4679SSven Schnelle #define MMCI_RDIRE_SIZE 1 14172fa4679SSven Schnelle #define MMCI_RCRCE_OFFSET 18 14272fa4679SSven Schnelle #define MMCI_RCRCE_SIZE 1 14372fa4679SSven Schnelle #define MMCI_RENDE_OFFSET 19 14472fa4679SSven Schnelle #define MMCI_RENDE_SIZE 1 14572fa4679SSven Schnelle #define MMCI_RTOE_OFFSET 20 14672fa4679SSven Schnelle #define MMCI_RTOE_SIZE 1 14772fa4679SSven Schnelle #define MMCI_DCRCE_OFFSET 21 14872fa4679SSven Schnelle #define MMCI_DCRCE_SIZE 1 14972fa4679SSven Schnelle #define MMCI_DTOE_OFFSET 22 15072fa4679SSven Schnelle #define MMCI_DTOE_SIZE 1 15172fa4679SSven Schnelle #define MMCI_OVRE_OFFSET 30 15272fa4679SSven Schnelle #define MMCI_OVRE_SIZE 1 15372fa4679SSven Schnelle #define MMCI_UNRE_OFFSET 31 15472fa4679SSven Schnelle #define MMCI_UNRE_SIZE 1 15572fa4679SSven Schnelle 15672fa4679SSven Schnelle /* Constants for DTOMUL */ 15772fa4679SSven Schnelle #define MMCI_DTOMUL_1_CYCLE 0 15872fa4679SSven Schnelle #define MMCI_DTOMUL_16_CYCLES 1 15972fa4679SSven Schnelle #define MMCI_DTOMUL_128_CYCLES 2 16072fa4679SSven Schnelle #define MMCI_DTOMUL_256_CYCLES 3 16172fa4679SSven Schnelle #define MMCI_DTOMUL_1024_CYCLES 4 16272fa4679SSven Schnelle #define MMCI_DTOMUL_4096_CYCLES 5 16372fa4679SSven Schnelle #define MMCI_DTOMUL_65536_CYCLES 6 16472fa4679SSven Schnelle #define MMCI_DTOMUL_1048576_CYCLES 7 16572fa4679SSven Schnelle 16672fa4679SSven Schnelle /* Constants for RSPTYP */ 16772fa4679SSven Schnelle #define MMCI_RSPTYP_NO_RESP 0 16872fa4679SSven Schnelle #define MMCI_RSPTYP_48_BIT_RESP 1 16972fa4679SSven Schnelle #define MMCI_RSPTYP_136_BIT_RESP 2 17072fa4679SSven Schnelle 17172fa4679SSven Schnelle /* Constants for SPCMD */ 17272fa4679SSven Schnelle #define MMCI_SPCMD_NO_SPEC_CMD 0 17372fa4679SSven Schnelle #define MMCI_SPCMD_INIT_CMD 1 17472fa4679SSven Schnelle #define MMCI_SPCMD_SYNC_CMD 2 17572fa4679SSven Schnelle #define MMCI_SPCMD_INT_CMD 4 17672fa4679SSven Schnelle #define MMCI_SPCMD_INT_RESP 5 17772fa4679SSven Schnelle 17872fa4679SSven Schnelle /* Constants for TRCMD */ 17972fa4679SSven Schnelle #define MMCI_TRCMD_NO_TRANS 0 18072fa4679SSven Schnelle #define MMCI_TRCMD_START_TRANS 1 18172fa4679SSven Schnelle #define MMCI_TRCMD_STOP_TRANS 2 18272fa4679SSven Schnelle 18372fa4679SSven Schnelle /* Constants for TRTYP */ 18472fa4679SSven Schnelle #define MMCI_TRTYP_BLOCK 0 18572fa4679SSven Schnelle #define MMCI_TRTYP_MULTI_BLOCK 1 18672fa4679SSven Schnelle #define MMCI_TRTYP_STREAM 2 18772fa4679SSven Schnelle 18872fa4679SSven Schnelle /* Bit manipulation macros */ 18972fa4679SSven Schnelle #define MMCI_BIT(name) \ 19072fa4679SSven Schnelle (1 << MMCI_##name##_OFFSET) 19172fa4679SSven Schnelle #define MMCI_BF(name,value) \ 19272fa4679SSven Schnelle (((value) & ((1 << MMCI_##name##_SIZE) - 1)) \ 19372fa4679SSven Schnelle << MMCI_##name##_OFFSET) 19472fa4679SSven Schnelle #define MMCI_BFEXT(name,value) \ 19572fa4679SSven Schnelle (((value) >> MMCI_##name##_OFFSET)\ 19672fa4679SSven Schnelle & ((1 << MMCI_##name##_SIZE) - 1)) 19772fa4679SSven Schnelle #define MMCI_BFINS(name,value,old) \ 19872fa4679SSven Schnelle (((old) & ~(((1 << MMCI_##name##_SIZE) - 1) \ 19972fa4679SSven Schnelle << MMCI_##name##_OFFSET)) \ 20072fa4679SSven Schnelle | MMCI_BF(name,value)) 20172fa4679SSven Schnelle 20272fa4679SSven Schnelle #endif /* __ATMEL_MCI_H__ */ 203