1*56009451SJernej Skrabec /*
2*56009451SJernej Skrabec * Allwinner DW HDMI bridge
3*56009451SJernej Skrabec *
4*56009451SJernej Skrabec * (C) Copyright 2017 Jernej Skrabec <jernej.skrabec@siol.net>
5*56009451SJernej Skrabec *
6*56009451SJernej Skrabec * SPDX-License-Identifier: GPL-2.0+
7*56009451SJernej Skrabec */
8*56009451SJernej Skrabec
9*56009451SJernej Skrabec #include <common.h>
10*56009451SJernej Skrabec #include <display.h>
11*56009451SJernej Skrabec #include <dm.h>
12*56009451SJernej Skrabec #include <dw_hdmi.h>
13*56009451SJernej Skrabec #include <edid.h>
14*56009451SJernej Skrabec #include <asm/io.h>
15*56009451SJernej Skrabec #include <asm/arch/clock.h>
16*56009451SJernej Skrabec #include <asm/arch/lcdc.h>
17*56009451SJernej Skrabec
18*56009451SJernej Skrabec struct sunxi_dw_hdmi_priv {
19*56009451SJernej Skrabec struct dw_hdmi hdmi;
20*56009451SJernej Skrabec int mux;
21*56009451SJernej Skrabec };
22*56009451SJernej Skrabec
23*56009451SJernej Skrabec struct sunxi_hdmi_phy {
24*56009451SJernej Skrabec u32 pol;
25*56009451SJernej Skrabec u32 res1[3];
26*56009451SJernej Skrabec u32 read_en;
27*56009451SJernej Skrabec u32 unscramble;
28*56009451SJernej Skrabec u32 res2[2];
29*56009451SJernej Skrabec u32 ctrl;
30*56009451SJernej Skrabec u32 unk1;
31*56009451SJernej Skrabec u32 unk2;
32*56009451SJernej Skrabec u32 pll;
33*56009451SJernej Skrabec u32 clk;
34*56009451SJernej Skrabec u32 unk3;
35*56009451SJernej Skrabec u32 status;
36*56009451SJernej Skrabec };
37*56009451SJernej Skrabec
38*56009451SJernej Skrabec #define HDMI_PHY_OFFS 0x10000
39*56009451SJernej Skrabec
sunxi_dw_hdmi_get_divider(uint clock)40*56009451SJernej Skrabec static int sunxi_dw_hdmi_get_divider(uint clock)
41*56009451SJernej Skrabec {
42*56009451SJernej Skrabec /*
43*56009451SJernej Skrabec * Due to missing documentaion of HDMI PHY, we know correct
44*56009451SJernej Skrabec * settings only for following four PHY dividers. Select one
45*56009451SJernej Skrabec * based on clock speed.
46*56009451SJernej Skrabec */
47*56009451SJernej Skrabec if (clock <= 27000000)
48*56009451SJernej Skrabec return 11;
49*56009451SJernej Skrabec else if (clock <= 74250000)
50*56009451SJernej Skrabec return 4;
51*56009451SJernej Skrabec else if (clock <= 148500000)
52*56009451SJernej Skrabec return 2;
53*56009451SJernej Skrabec else
54*56009451SJernej Skrabec return 1;
55*56009451SJernej Skrabec }
56*56009451SJernej Skrabec
sunxi_dw_hdmi_phy_init(void)57*56009451SJernej Skrabec static void sunxi_dw_hdmi_phy_init(void)
58*56009451SJernej Skrabec {
59*56009451SJernej Skrabec struct sunxi_hdmi_phy * const phy =
60*56009451SJernej Skrabec (struct sunxi_hdmi_phy *)(SUNXI_HDMI_BASE + HDMI_PHY_OFFS);
61*56009451SJernej Skrabec unsigned long tmo;
62*56009451SJernej Skrabec u32 tmp;
63*56009451SJernej Skrabec
64*56009451SJernej Skrabec /*
65*56009451SJernej Skrabec * HDMI PHY settings are taken as-is from Allwinner BSP code.
66*56009451SJernej Skrabec * There is no documentation.
67*56009451SJernej Skrabec */
68*56009451SJernej Skrabec writel(0, &phy->ctrl);
69*56009451SJernej Skrabec setbits_le32(&phy->ctrl, BIT(0));
70*56009451SJernej Skrabec udelay(5);
71*56009451SJernej Skrabec setbits_le32(&phy->ctrl, BIT(16));
72*56009451SJernej Skrabec setbits_le32(&phy->ctrl, BIT(1));
73*56009451SJernej Skrabec udelay(10);
74*56009451SJernej Skrabec setbits_le32(&phy->ctrl, BIT(2));
75*56009451SJernej Skrabec udelay(5);
76*56009451SJernej Skrabec setbits_le32(&phy->ctrl, BIT(3));
77*56009451SJernej Skrabec udelay(40);
78*56009451SJernej Skrabec setbits_le32(&phy->ctrl, BIT(19));
79*56009451SJernej Skrabec udelay(100);
80*56009451SJernej Skrabec setbits_le32(&phy->ctrl, BIT(18));
81*56009451SJernej Skrabec setbits_le32(&phy->ctrl, 7 << 4);
82*56009451SJernej Skrabec
83*56009451SJernej Skrabec /* Note that Allwinner code doesn't fail in case of timeout */
84*56009451SJernej Skrabec tmo = timer_get_us() + 2000;
85*56009451SJernej Skrabec while ((readl(&phy->status) & 0x80) == 0) {
86*56009451SJernej Skrabec if (timer_get_us() > tmo) {
87*56009451SJernej Skrabec printf("Warning: HDMI PHY init timeout!\n");
88*56009451SJernej Skrabec break;
89*56009451SJernej Skrabec }
90*56009451SJernej Skrabec }
91*56009451SJernej Skrabec
92*56009451SJernej Skrabec setbits_le32(&phy->ctrl, 0xf << 8);
93*56009451SJernej Skrabec setbits_le32(&phy->ctrl, BIT(7));
94*56009451SJernej Skrabec
95*56009451SJernej Skrabec writel(0x39dc5040, &phy->pll);
96*56009451SJernej Skrabec writel(0x80084343, &phy->clk);
97*56009451SJernej Skrabec udelay(10000);
98*56009451SJernej Skrabec writel(1, &phy->unk3);
99*56009451SJernej Skrabec setbits_le32(&phy->pll, BIT(25));
100*56009451SJernej Skrabec udelay(100000);
101*56009451SJernej Skrabec tmp = (readl(&phy->status) & 0x1f800) >> 11;
102*56009451SJernej Skrabec setbits_le32(&phy->pll, BIT(31) | BIT(30));
103*56009451SJernej Skrabec setbits_le32(&phy->pll, tmp);
104*56009451SJernej Skrabec writel(0x01FF0F7F, &phy->ctrl);
105*56009451SJernej Skrabec writel(0x80639000, &phy->unk1);
106*56009451SJernej Skrabec writel(0x0F81C405, &phy->unk2);
107*56009451SJernej Skrabec
108*56009451SJernej Skrabec /* enable read access to HDMI controller */
109*56009451SJernej Skrabec writel(0x54524545, &phy->read_en);
110*56009451SJernej Skrabec /* descramble register offsets */
111*56009451SJernej Skrabec writel(0x42494E47, &phy->unscramble);
112*56009451SJernej Skrabec }
113*56009451SJernej Skrabec
sunxi_dw_hdmi_get_plug_in_status(void)114*56009451SJernej Skrabec static int sunxi_dw_hdmi_get_plug_in_status(void)
115*56009451SJernej Skrabec {
116*56009451SJernej Skrabec struct sunxi_hdmi_phy * const phy =
117*56009451SJernej Skrabec (struct sunxi_hdmi_phy *)(SUNXI_HDMI_BASE + HDMI_PHY_OFFS);
118*56009451SJernej Skrabec
119*56009451SJernej Skrabec return !!(readl(&phy->status) & (1 << 19));
120*56009451SJernej Skrabec }
121*56009451SJernej Skrabec
sunxi_dw_hdmi_wait_for_hpd(void)122*56009451SJernej Skrabec static int sunxi_dw_hdmi_wait_for_hpd(void)
123*56009451SJernej Skrabec {
124*56009451SJernej Skrabec ulong start;
125*56009451SJernej Skrabec
126*56009451SJernej Skrabec start = get_timer(0);
127*56009451SJernej Skrabec do {
128*56009451SJernej Skrabec if (sunxi_dw_hdmi_get_plug_in_status())
129*56009451SJernej Skrabec return 0;
130*56009451SJernej Skrabec udelay(100);
131*56009451SJernej Skrabec } while (get_timer(start) < 300);
132*56009451SJernej Skrabec
133*56009451SJernej Skrabec return -1;
134*56009451SJernej Skrabec }
135*56009451SJernej Skrabec
sunxi_dw_hdmi_phy_set(uint clock)136*56009451SJernej Skrabec static void sunxi_dw_hdmi_phy_set(uint clock)
137*56009451SJernej Skrabec {
138*56009451SJernej Skrabec struct sunxi_hdmi_phy * const phy =
139*56009451SJernej Skrabec (struct sunxi_hdmi_phy *)(SUNXI_HDMI_BASE + HDMI_PHY_OFFS);
140*56009451SJernej Skrabec int div = sunxi_dw_hdmi_get_divider(clock);
141*56009451SJernej Skrabec u32 tmp;
142*56009451SJernej Skrabec
143*56009451SJernej Skrabec /*
144*56009451SJernej Skrabec * Unfortunately, we don't know much about those magic
145*56009451SJernej Skrabec * numbers. They are taken from Allwinner BSP driver.
146*56009451SJernej Skrabec */
147*56009451SJernej Skrabec switch (div) {
148*56009451SJernej Skrabec case 1:
149*56009451SJernej Skrabec writel(0x30dc5fc0, &phy->pll);
150*56009451SJernej Skrabec writel(0x800863C0, &phy->clk);
151*56009451SJernej Skrabec mdelay(10);
152*56009451SJernej Skrabec writel(0x00000001, &phy->unk3);
153*56009451SJernej Skrabec setbits_le32(&phy->pll, BIT(25));
154*56009451SJernej Skrabec mdelay(200);
155*56009451SJernej Skrabec tmp = (readl(&phy->status) & 0x1f800) >> 11;
156*56009451SJernej Skrabec setbits_le32(&phy->pll, BIT(31) | BIT(30));
157*56009451SJernej Skrabec if (tmp < 0x3d)
158*56009451SJernej Skrabec setbits_le32(&phy->pll, tmp + 2);
159*56009451SJernej Skrabec else
160*56009451SJernej Skrabec setbits_le32(&phy->pll, 0x3f);
161*56009451SJernej Skrabec mdelay(100);
162*56009451SJernej Skrabec writel(0x01FFFF7F, &phy->ctrl);
163*56009451SJernej Skrabec writel(0x8063b000, &phy->unk1);
164*56009451SJernej Skrabec writel(0x0F8246B5, &phy->unk2);
165*56009451SJernej Skrabec break;
166*56009451SJernej Skrabec case 2:
167*56009451SJernej Skrabec writel(0x39dc5040, &phy->pll);
168*56009451SJernej Skrabec writel(0x80084381, &phy->clk);
169*56009451SJernej Skrabec mdelay(10);
170*56009451SJernej Skrabec writel(0x00000001, &phy->unk3);
171*56009451SJernej Skrabec setbits_le32(&phy->pll, BIT(25));
172*56009451SJernej Skrabec mdelay(100);
173*56009451SJernej Skrabec tmp = (readl(&phy->status) & 0x1f800) >> 11;
174*56009451SJernej Skrabec setbits_le32(&phy->pll, BIT(31) | BIT(30));
175*56009451SJernej Skrabec setbits_le32(&phy->pll, tmp);
176*56009451SJernej Skrabec writel(0x01FFFF7F, &phy->ctrl);
177*56009451SJernej Skrabec writel(0x8063a800, &phy->unk1);
178*56009451SJernej Skrabec writel(0x0F81C485, &phy->unk2);
179*56009451SJernej Skrabec break;
180*56009451SJernej Skrabec case 4:
181*56009451SJernej Skrabec writel(0x39dc5040, &phy->pll);
182*56009451SJernej Skrabec writel(0x80084343, &phy->clk);
183*56009451SJernej Skrabec mdelay(10);
184*56009451SJernej Skrabec writel(0x00000001, &phy->unk3);
185*56009451SJernej Skrabec setbits_le32(&phy->pll, BIT(25));
186*56009451SJernej Skrabec mdelay(100);
187*56009451SJernej Skrabec tmp = (readl(&phy->status) & 0x1f800) >> 11;
188*56009451SJernej Skrabec setbits_le32(&phy->pll, BIT(31) | BIT(30));
189*56009451SJernej Skrabec setbits_le32(&phy->pll, tmp);
190*56009451SJernej Skrabec writel(0x01FFFF7F, &phy->ctrl);
191*56009451SJernej Skrabec writel(0x8063b000, &phy->unk1);
192*56009451SJernej Skrabec writel(0x0F81C405, &phy->unk2);
193*56009451SJernej Skrabec break;
194*56009451SJernej Skrabec case 11:
195*56009451SJernej Skrabec writel(0x39dc5040, &phy->pll);
196*56009451SJernej Skrabec writel(0x8008430a, &phy->clk);
197*56009451SJernej Skrabec mdelay(10);
198*56009451SJernej Skrabec writel(0x00000001, &phy->unk3);
199*56009451SJernej Skrabec setbits_le32(&phy->pll, BIT(25));
200*56009451SJernej Skrabec mdelay(100);
201*56009451SJernej Skrabec tmp = (readl(&phy->status) & 0x1f800) >> 11;
202*56009451SJernej Skrabec setbits_le32(&phy->pll, BIT(31) | BIT(30));
203*56009451SJernej Skrabec setbits_le32(&phy->pll, tmp);
204*56009451SJernej Skrabec writel(0x01FFFF7F, &phy->ctrl);
205*56009451SJernej Skrabec writel(0x8063b000, &phy->unk1);
206*56009451SJernej Skrabec writel(0x0F81C405, &phy->unk2);
207*56009451SJernej Skrabec break;
208*56009451SJernej Skrabec }
209*56009451SJernej Skrabec }
210*56009451SJernej Skrabec
sunxi_dw_hdmi_pll_set(uint clk_khz)211*56009451SJernej Skrabec static void sunxi_dw_hdmi_pll_set(uint clk_khz)
212*56009451SJernej Skrabec {
213*56009451SJernej Skrabec int value, n, m, div = 0, diff;
214*56009451SJernej Skrabec int best_n = 0, best_m = 0, best_diff = 0x0FFFFFFF;
215*56009451SJernej Skrabec
216*56009451SJernej Skrabec div = sunxi_dw_hdmi_get_divider(clk_khz * 1000);
217*56009451SJernej Skrabec
218*56009451SJernej Skrabec /*
219*56009451SJernej Skrabec * Find the lowest divider resulting in a matching clock. If there
220*56009451SJernej Skrabec * is no match, pick the closest lower clock, as monitors tend to
221*56009451SJernej Skrabec * not sync to higher frequencies.
222*56009451SJernej Skrabec */
223*56009451SJernej Skrabec for (m = 1; m <= 16; m++) {
224*56009451SJernej Skrabec n = (m * div * clk_khz) / 24000;
225*56009451SJernej Skrabec
226*56009451SJernej Skrabec if ((n >= 1) && (n <= 128)) {
227*56009451SJernej Skrabec value = (24000 * n) / m / div;
228*56009451SJernej Skrabec diff = clk_khz - value;
229*56009451SJernej Skrabec if (diff < best_diff) {
230*56009451SJernej Skrabec best_diff = diff;
231*56009451SJernej Skrabec best_m = m;
232*56009451SJernej Skrabec best_n = n;
233*56009451SJernej Skrabec }
234*56009451SJernej Skrabec }
235*56009451SJernej Skrabec }
236*56009451SJernej Skrabec
237*56009451SJernej Skrabec clock_set_pll3_factors(best_m, best_n);
238*56009451SJernej Skrabec debug("dotclock: %dkHz = %dkHz: (24MHz * %d) / %d / %d\n",
239*56009451SJernej Skrabec clk_khz, (clock_get_pll3() / 1000) / div,
240*56009451SJernej Skrabec best_n, best_m, div);
241*56009451SJernej Skrabec }
242*56009451SJernej Skrabec
sunxi_dw_hdmi_lcdc_init(int mux,const struct display_timing * edid,int bpp)243*56009451SJernej Skrabec static void sunxi_dw_hdmi_lcdc_init(int mux, const struct display_timing *edid,
244*56009451SJernej Skrabec int bpp)
245*56009451SJernej Skrabec {
246*56009451SJernej Skrabec struct sunxi_ccm_reg * const ccm =
247*56009451SJernej Skrabec (struct sunxi_ccm_reg *)SUNXI_CCM_BASE;
248*56009451SJernej Skrabec int div = sunxi_dw_hdmi_get_divider(edid->pixelclock.typ);
249*56009451SJernej Skrabec struct sunxi_lcdc_reg *lcdc;
250*56009451SJernej Skrabec
251*56009451SJernej Skrabec if (mux == 0) {
252*56009451SJernej Skrabec lcdc = (struct sunxi_lcdc_reg *)SUNXI_LCD0_BASE;
253*56009451SJernej Skrabec
254*56009451SJernej Skrabec /* Reset off */
255*56009451SJernej Skrabec setbits_le32(&ccm->ahb_reset1_cfg, 1 << AHB_RESET_OFFSET_LCD0);
256*56009451SJernej Skrabec
257*56009451SJernej Skrabec /* Clock on */
258*56009451SJernej Skrabec setbits_le32(&ccm->ahb_gate1, 1 << AHB_GATE_OFFSET_LCD0);
259*56009451SJernej Skrabec writel(CCM_LCD0_CTRL_GATE | CCM_LCD0_CTRL_M(div),
260*56009451SJernej Skrabec &ccm->lcd0_clk_cfg);
261*56009451SJernej Skrabec } else {
262*56009451SJernej Skrabec lcdc = (struct sunxi_lcdc_reg *)SUNXI_LCD1_BASE;
263*56009451SJernej Skrabec
264*56009451SJernej Skrabec /* Reset off */
265*56009451SJernej Skrabec setbits_le32(&ccm->ahb_reset1_cfg, 1 << AHB_RESET_OFFSET_LCD1);
266*56009451SJernej Skrabec
267*56009451SJernej Skrabec /* Clock on */
268*56009451SJernej Skrabec setbits_le32(&ccm->ahb_gate1, 1 << AHB_GATE_OFFSET_LCD1);
269*56009451SJernej Skrabec writel(CCM_LCD1_CTRL_GATE | CCM_LCD1_CTRL_M(div),
270*56009451SJernej Skrabec &ccm->lcd1_clk_cfg);
271*56009451SJernej Skrabec }
272*56009451SJernej Skrabec
273*56009451SJernej Skrabec lcdc_init(lcdc);
274*56009451SJernej Skrabec lcdc_tcon1_mode_set(lcdc, edid, false, false);
275*56009451SJernej Skrabec lcdc_enable(lcdc, bpp);
276*56009451SJernej Skrabec }
277*56009451SJernej Skrabec
sunxi_dw_hdmi_phy_cfg(struct dw_hdmi * hdmi,uint mpixelclock)278*56009451SJernej Skrabec static int sunxi_dw_hdmi_phy_cfg(struct dw_hdmi *hdmi, uint mpixelclock)
279*56009451SJernej Skrabec {
280*56009451SJernej Skrabec sunxi_dw_hdmi_pll_set(mpixelclock/1000);
281*56009451SJernej Skrabec sunxi_dw_hdmi_phy_set(mpixelclock);
282*56009451SJernej Skrabec
283*56009451SJernej Skrabec return 0;
284*56009451SJernej Skrabec }
285*56009451SJernej Skrabec
sunxi_dw_hdmi_read_edid(struct udevice * dev,u8 * buf,int buf_size)286*56009451SJernej Skrabec static int sunxi_dw_hdmi_read_edid(struct udevice *dev, u8 *buf, int buf_size)
287*56009451SJernej Skrabec {
288*56009451SJernej Skrabec struct sunxi_dw_hdmi_priv *priv = dev_get_priv(dev);
289*56009451SJernej Skrabec
290*56009451SJernej Skrabec return dw_hdmi_read_edid(&priv->hdmi, buf, buf_size);
291*56009451SJernej Skrabec }
292*56009451SJernej Skrabec
sunxi_dw_hdmi_enable(struct udevice * dev,int panel_bpp,const struct display_timing * edid)293*56009451SJernej Skrabec static int sunxi_dw_hdmi_enable(struct udevice *dev, int panel_bpp,
294*56009451SJernej Skrabec const struct display_timing *edid)
295*56009451SJernej Skrabec {
296*56009451SJernej Skrabec struct sunxi_hdmi_phy * const phy =
297*56009451SJernej Skrabec (struct sunxi_hdmi_phy *)(SUNXI_HDMI_BASE + HDMI_PHY_OFFS);
298*56009451SJernej Skrabec struct sunxi_dw_hdmi_priv *priv = dev_get_priv(dev);
299*56009451SJernej Skrabec int ret;
300*56009451SJernej Skrabec
301*56009451SJernej Skrabec ret = dw_hdmi_enable(&priv->hdmi, edid);
302*56009451SJernej Skrabec if (ret)
303*56009451SJernej Skrabec return ret;
304*56009451SJernej Skrabec
305*56009451SJernej Skrabec sunxi_dw_hdmi_lcdc_init(priv->mux, edid, panel_bpp);
306*56009451SJernej Skrabec
307*56009451SJernej Skrabec /*
308*56009451SJernej Skrabec * Condition in original code is a bit weird. This is attempt
309*56009451SJernej Skrabec * to make it more reasonable and it works. It could be that
310*56009451SJernej Skrabec * bits and conditions are related and should be separated.
311*56009451SJernej Skrabec */
312*56009451SJernej Skrabec if (!((edid->flags & DISPLAY_FLAGS_HSYNC_HIGH) &&
313*56009451SJernej Skrabec (edid->flags & DISPLAY_FLAGS_VSYNC_HIGH))) {
314*56009451SJernej Skrabec setbits_le32(&phy->pol, 0x300);
315*56009451SJernej Skrabec }
316*56009451SJernej Skrabec
317*56009451SJernej Skrabec setbits_le32(&phy->ctrl, 0xf << 12);
318*56009451SJernej Skrabec
319*56009451SJernej Skrabec /*
320*56009451SJernej Skrabec * This is last hdmi access before boot, so scramble addresses
321*56009451SJernej Skrabec * again or othwerwise BSP driver won't work. Dummy read is
322*56009451SJernej Skrabec * needed or otherwise last write doesn't get written correctly.
323*56009451SJernej Skrabec */
324*56009451SJernej Skrabec (void)readb(SUNXI_HDMI_BASE);
325*56009451SJernej Skrabec writel(0, &phy->unscramble);
326*56009451SJernej Skrabec
327*56009451SJernej Skrabec return 0;
328*56009451SJernej Skrabec }
329*56009451SJernej Skrabec
sunxi_dw_hdmi_probe(struct udevice * dev)330*56009451SJernej Skrabec static int sunxi_dw_hdmi_probe(struct udevice *dev)
331*56009451SJernej Skrabec {
332*56009451SJernej Skrabec struct display_plat *uc_plat = dev_get_uclass_platdata(dev);
333*56009451SJernej Skrabec struct sunxi_dw_hdmi_priv *priv = dev_get_priv(dev);
334*56009451SJernej Skrabec struct sunxi_ccm_reg * const ccm =
335*56009451SJernej Skrabec (struct sunxi_ccm_reg *)SUNXI_CCM_BASE;
336*56009451SJernej Skrabec int ret;
337*56009451SJernej Skrabec
338*56009451SJernej Skrabec /* Set pll3 to 297 MHz */
339*56009451SJernej Skrabec clock_set_pll3(297000000);
340*56009451SJernej Skrabec
341*56009451SJernej Skrabec /* Set hdmi parent to pll3 */
342*56009451SJernej Skrabec clrsetbits_le32(&ccm->hdmi_clk_cfg, CCM_HDMI_CTRL_PLL_MASK,
343*56009451SJernej Skrabec CCM_HDMI_CTRL_PLL3);
344*56009451SJernej Skrabec
345*56009451SJernej Skrabec /* Set ahb gating to pass */
346*56009451SJernej Skrabec setbits_le32(&ccm->ahb_reset1_cfg, 1 << AHB_RESET_OFFSET_HDMI);
347*56009451SJernej Skrabec setbits_le32(&ccm->ahb_reset1_cfg, 1 << AHB_RESET_OFFSET_HDMI2);
348*56009451SJernej Skrabec setbits_le32(&ccm->ahb_gate1, 1 << AHB_GATE_OFFSET_HDMI);
349*56009451SJernej Skrabec setbits_le32(&ccm->hdmi_slow_clk_cfg, CCM_HDMI_SLOW_CTRL_DDC_GATE);
350*56009451SJernej Skrabec
351*56009451SJernej Skrabec /* Clock on */
352*56009451SJernej Skrabec setbits_le32(&ccm->hdmi_clk_cfg, CCM_HDMI_CTRL_GATE);
353*56009451SJernej Skrabec
354*56009451SJernej Skrabec sunxi_dw_hdmi_phy_init();
355*56009451SJernej Skrabec
356*56009451SJernej Skrabec ret = sunxi_dw_hdmi_wait_for_hpd();
357*56009451SJernej Skrabec if (ret < 0) {
358*56009451SJernej Skrabec debug("hdmi can not get hpd signal\n");
359*56009451SJernej Skrabec return -1;
360*56009451SJernej Skrabec }
361*56009451SJernej Skrabec
362*56009451SJernej Skrabec priv->hdmi.ioaddr = SUNXI_HDMI_BASE;
363*56009451SJernej Skrabec priv->hdmi.i2c_clk_high = 0xd8;
364*56009451SJernej Skrabec priv->hdmi.i2c_clk_low = 0xfe;
365*56009451SJernej Skrabec priv->hdmi.reg_io_width = 1;
366*56009451SJernej Skrabec priv->hdmi.phy_set = sunxi_dw_hdmi_phy_cfg;
367*56009451SJernej Skrabec priv->mux = uc_plat->source_id;
368*56009451SJernej Skrabec
369*56009451SJernej Skrabec dw_hdmi_init(&priv->hdmi);
370*56009451SJernej Skrabec
371*56009451SJernej Skrabec return 0;
372*56009451SJernej Skrabec }
373*56009451SJernej Skrabec
374*56009451SJernej Skrabec static const struct dm_display_ops sunxi_dw_hdmi_ops = {
375*56009451SJernej Skrabec .read_edid = sunxi_dw_hdmi_read_edid,
376*56009451SJernej Skrabec .enable = sunxi_dw_hdmi_enable,
377*56009451SJernej Skrabec };
378*56009451SJernej Skrabec
379*56009451SJernej Skrabec U_BOOT_DRIVER(sunxi_dw_hdmi) = {
380*56009451SJernej Skrabec .name = "sunxi_dw_hdmi",
381*56009451SJernej Skrabec .id = UCLASS_DISPLAY,
382*56009451SJernej Skrabec .ops = &sunxi_dw_hdmi_ops,
383*56009451SJernej Skrabec .probe = sunxi_dw_hdmi_probe,
384*56009451SJernej Skrabec .priv_auto_alloc_size = sizeof(struct sunxi_dw_hdmi_priv),
385*56009451SJernej Skrabec };
386*56009451SJernej Skrabec
387*56009451SJernej Skrabec U_BOOT_DEVICE(sunxi_dw_hdmi) = {
388*56009451SJernej Skrabec .name = "sunxi_dw_hdmi"
389*56009451SJernej Skrabec };
390