xref: /rk3399_rockchip-uboot/drivers/video/anx9804.h (revision 66525bb73235464e02bac99d8f01c88a5bf97d14)
1*66525bb7SHans de Goede /*
2*66525bb7SHans de Goede  * (C) 2015 Hans de Goede <hdegoede@redhat.com>
3*66525bb7SHans de Goede  *
4*66525bb7SHans de Goede  * SPDX-License-Identifier:	GPL-2.0+
5*66525bb7SHans de Goede  */
6*66525bb7SHans de Goede 
7*66525bb7SHans de Goede /*
8*66525bb7SHans de Goede  * Support for the ANX9804 bridge chip, which can take pixel data coming
9*66525bb7SHans de Goede  * from a parallel LCD interface and translate it on the flight into a DP
10*66525bb7SHans de Goede  * interface for driving eDP TFT displays.
11*66525bb7SHans de Goede  */
12*66525bb7SHans de Goede 
13*66525bb7SHans de Goede #ifndef _ANX9804_H
14*66525bb7SHans de Goede #define _ANX9804_H
15*66525bb7SHans de Goede 
16*66525bb7SHans de Goede #define ANX9804_DATA_RATE_1620M				0x06
17*66525bb7SHans de Goede #define ANX9804_DATA_RATE_2700M				0x0a
18*66525bb7SHans de Goede 
19*66525bb7SHans de Goede #ifdef CONFIG_VIDEO_LCD_PANEL_EDP_4_LANE_1620M_VIA_ANX9804
20*66525bb7SHans de Goede void anx9804_init(unsigned int i2c_bus, u8 lanes, u8 data_rate, int bpp);
21*66525bb7SHans de Goede #else
anx9804_init(unsigned int i2c_bus,u8 lanes,u8 data_rate,int bpp)22*66525bb7SHans de Goede static inline void anx9804_init(unsigned int i2c_bus, u8 lanes, u8 data_rate,
23*66525bb7SHans de Goede 				int bpp) {}
24*66525bb7SHans de Goede #endif
25*66525bb7SHans de Goede #endif
26