xref: /rk3399_rockchip-uboot/drivers/video/anx9804.c (revision caedb0c4c82e049e1456e6779284bb9044e2b3d8)
166525bb7SHans de Goede /*
266525bb7SHans de Goede  * (C) 2015 Hans de Goede <hdegoede@redhat.com>
366525bb7SHans de Goede  *
466525bb7SHans de Goede  * SPDX-License-Identifier:	GPL-2.0+
566525bb7SHans de Goede  */
666525bb7SHans de Goede 
766525bb7SHans de Goede /*
866525bb7SHans de Goede  * Support for the ANX9804 bridge chip, which can take pixel data coming
966525bb7SHans de Goede  * from a parallel LCD interface and translate it on the flight into a DP
1066525bb7SHans de Goede  * interface for driving eDP TFT displays.
1166525bb7SHans de Goede  */
1266525bb7SHans de Goede 
1366525bb7SHans de Goede #include <common.h>
1466525bb7SHans de Goede #include <i2c.h>
15*791f74cfSVasily Khoruzhick #include "anx98xx-edp.h"
1666525bb7SHans de Goede #include "anx9804.h"
1766525bb7SHans de Goede 
1866525bb7SHans de Goede /**
1966525bb7SHans de Goede  * anx9804_init() - Init anx9804 parallel lcd to edp bridge chip
2066525bb7SHans de Goede  *
2166525bb7SHans de Goede  * This function will init an anx9804 parallel lcd to dp bridge chip
2266525bb7SHans de Goede  * using the passed in parameters.
2366525bb7SHans de Goede  *
2466525bb7SHans de Goede  * @i2c_bus:	Number of the i2c bus to which the anx9804 is connected.
2566525bb7SHans de Goede  * @lanes:	Number of displayport lanes to use
2666525bb7SHans de Goede  * @data_rate:	Register value for the bandwidth reg 0x06: 1.62G, 0x0a: 2.7G
2766525bb7SHans de Goede  * @bpp:	Bits per pixel, must be 18 or 24
2866525bb7SHans de Goede  */
anx9804_init(unsigned int i2c_bus,u8 lanes,u8 data_rate,int bpp)2966525bb7SHans de Goede void anx9804_init(unsigned int i2c_bus, u8 lanes, u8 data_rate, int bpp)
3066525bb7SHans de Goede {
3166525bb7SHans de Goede 	unsigned int orig_i2c_bus = i2c_get_bus_num();
3266525bb7SHans de Goede 	u8 c, colordepth;
3366525bb7SHans de Goede 	int i;
3466525bb7SHans de Goede 
3566525bb7SHans de Goede 	i2c_set_bus_num(i2c_bus);
3666525bb7SHans de Goede 
3766525bb7SHans de Goede 	if (bpp == 18)
3866525bb7SHans de Goede 		colordepth = 0x00; /* 6 bit */
3966525bb7SHans de Goede 	else
4066525bb7SHans de Goede 		colordepth = 0x10; /* 8 bit */
4166525bb7SHans de Goede 
4266525bb7SHans de Goede 	/* Reset */
4366525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_RST_CTRL_REG, 1);
4466525bb7SHans de Goede 	mdelay(100);
4566525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_RST_CTRL_REG, 0);
4666525bb7SHans de Goede 
4766525bb7SHans de Goede 	/* Write 0 to the powerdown reg (powerup everything) */
4866525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_POWERD_CTRL_REG, 0);
4966525bb7SHans de Goede 
5066525bb7SHans de Goede 	c = i2c_reg_read(0x39, ANX9804_DEV_IDH_REG);
5166525bb7SHans de Goede 	if (c != 0x98) {
5266525bb7SHans de Goede 		printf("Error anx9804 chipid mismatch\n");
5366525bb7SHans de Goede 		i2c_set_bus_num(orig_i2c_bus);
5466525bb7SHans de Goede 		return;
5566525bb7SHans de Goede 	}
5666525bb7SHans de Goede 
5766525bb7SHans de Goede 	for (i = 0; i < 100; i++) {
5866525bb7SHans de Goede 		c = i2c_reg_read(0x38, ANX9804_SYS_CTRL2_REG);
5966525bb7SHans de Goede 		i2c_reg_write(0x38, ANX9804_SYS_CTRL2_REG, c);
6066525bb7SHans de Goede 		c = i2c_reg_read(0x38, ANX9804_SYS_CTRL2_REG);
6166525bb7SHans de Goede 		if ((c & ANX9804_SYS_CTRL2_CHA_STA) == 0)
6266525bb7SHans de Goede 			break;
6366525bb7SHans de Goede 
6466525bb7SHans de Goede 		mdelay(5);
6566525bb7SHans de Goede 	}
6666525bb7SHans de Goede 	if (i == 100)
6766525bb7SHans de Goede 		printf("Error anx9804 clock is not stable\n");
6866525bb7SHans de Goede 
6966525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_VID_CTRL2_REG, colordepth);
7066525bb7SHans de Goede 
7166525bb7SHans de Goede 	/* Set a bunch of analog related register values */
7266525bb7SHans de Goede 	i2c_reg_write(0x38, ANX9804_PLL_CTRL_REG, 0x07);
7366525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_PLL_FILTER_CTRL3, 0x19);
7466525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_PLL_CTRL3, 0xd9);
7566525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_RST_CTRL2_REG, ANX9804_RST_CTRL2_AC_MODE);
7666525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_ANALOG_DEBUG_REG1, 0xf0);
7766525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_ANALOG_DEBUG_REG3, 0x99);
7866525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_PLL_FILTER_CTRL1, 0x7b);
7966525bb7SHans de Goede 	i2c_reg_write(0x38, ANX9804_LINK_DEBUG_REG, 0x30);
8066525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_PLL_FILTER_CTRL, 0x06);
8166525bb7SHans de Goede 
8266525bb7SHans de Goede 	/* Force HPD */
8366525bb7SHans de Goede 	i2c_reg_write(0x38, ANX9804_SYS_CTRL3_REG,
8466525bb7SHans de Goede 		      ANX9804_SYS_CTRL3_F_HPD | ANX9804_SYS_CTRL3_HPD_CTRL);
8566525bb7SHans de Goede 
8666525bb7SHans de Goede 	/* Power up and configure lanes */
8766525bb7SHans de Goede 	i2c_reg_write(0x38, ANX9804_ANALOG_POWER_DOWN_REG, 0x00);
8866525bb7SHans de Goede 	i2c_reg_write(0x38, ANX9804_TRAINING_LANE0_SET_REG, 0x00);
8966525bb7SHans de Goede 	i2c_reg_write(0x38, ANX9804_TRAINING_LANE1_SET_REG, 0x00);
9066525bb7SHans de Goede 	i2c_reg_write(0x38, ANX9804_TRAINING_LANE2_SET_REG, 0x00);
9166525bb7SHans de Goede 	i2c_reg_write(0x38, ANX9804_TRAINING_LANE3_SET_REG, 0x00);
9266525bb7SHans de Goede 
9366525bb7SHans de Goede 	/* Reset AUX CH */
9466525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_RST_CTRL2_REG,
9566525bb7SHans de Goede 		      ANX9804_RST_CTRL2_AC_MODE | ANX9804_RST_CTRL2_AUX);
9666525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_RST_CTRL2_REG,
9766525bb7SHans de Goede 		      ANX9804_RST_CTRL2_AC_MODE);
9866525bb7SHans de Goede 
9966525bb7SHans de Goede 	/* Powerdown audio and some other unused bits */
10066525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_POWERD_CTRL_REG, ANX9804_POWERD_AUDIO);
10166525bb7SHans de Goede 	i2c_reg_write(0x38, ANX9804_HDCP_CONTROL_0_REG, 0x00);
10266525bb7SHans de Goede 	i2c_reg_write(0x38, 0xa7, 0x00);
10366525bb7SHans de Goede 
10466525bb7SHans de Goede 	/* Set data-rate / lanes */
10566525bb7SHans de Goede 	i2c_reg_write(0x38, ANX9804_LINK_BW_SET_REG, data_rate);
10666525bb7SHans de Goede 	i2c_reg_write(0x38, ANX9804_LANE_COUNT_SET_REG, lanes);
10766525bb7SHans de Goede 
10866525bb7SHans de Goede 	/* Link training */
10966525bb7SHans de Goede 	i2c_reg_write(0x38, ANX9804_LINK_TRAINING_CTRL_REG,
11066525bb7SHans de Goede 		      ANX9804_LINK_TRAINING_CTRL_EN);
11166525bb7SHans de Goede 	mdelay(5);
11266525bb7SHans de Goede 	for (i = 0; i < 100; i++) {
11366525bb7SHans de Goede 		c = i2c_reg_read(0x38, ANX9804_LINK_TRAINING_CTRL_REG);
11466525bb7SHans de Goede 		if ((c & 0x01) == 0)
11566525bb7SHans de Goede 			break;
11666525bb7SHans de Goede 
11766525bb7SHans de Goede 		mdelay(5);
11866525bb7SHans de Goede 	}
11966525bb7SHans de Goede 	if(i == 100) {
12066525bb7SHans de Goede 		printf("Error anx9804 link training timeout\n");
12166525bb7SHans de Goede 		i2c_set_bus_num(orig_i2c_bus);
12266525bb7SHans de Goede 		return;
12366525bb7SHans de Goede 	}
12466525bb7SHans de Goede 
12566525bb7SHans de Goede 	/* Enable */
12666525bb7SHans de Goede 	i2c_reg_write(0x39, ANX9804_VID_CTRL1_REG,
12766525bb7SHans de Goede 		      ANX9804_VID_CTRL1_VID_EN | ANX9804_VID_CTRL1_EDGE);
12866525bb7SHans de Goede 	/* Force stream valid */
12966525bb7SHans de Goede 	i2c_reg_write(0x38, ANX9804_SYS_CTRL3_REG,
13066525bb7SHans de Goede 		      ANX9804_SYS_CTRL3_F_HPD | ANX9804_SYS_CTRL3_HPD_CTRL |
13166525bb7SHans de Goede 		      ANX9804_SYS_CTRL3_F_VALID | ANX9804_SYS_CTRL3_VALID_CTRL);
13266525bb7SHans de Goede 
13366525bb7SHans de Goede 	i2c_set_bus_num(orig_i2c_bus);
13466525bb7SHans de Goede }
135