12731b9a8SJean-Christophe PLAGNIOL-VILLARD /* 22731b9a8SJean-Christophe PLAGNIOL-VILLARD * R8A66597 HCD (Host Controller Driver) for u-boot 32731b9a8SJean-Christophe PLAGNIOL-VILLARD * 42731b9a8SJean-Christophe PLAGNIOL-VILLARD * Copyright (C) 2008 Yoshihiro Shimoda <shimoda.yoshihiro@renesas.com> 52731b9a8SJean-Christophe PLAGNIOL-VILLARD * 6e62b5266SSimon Glass * SPDX-License-Identifier: GPL-2.0 72731b9a8SJean-Christophe PLAGNIOL-VILLARD */ 82731b9a8SJean-Christophe PLAGNIOL-VILLARD 92731b9a8SJean-Christophe PLAGNIOL-VILLARD #ifndef __R8A66597_H__ 102731b9a8SJean-Christophe PLAGNIOL-VILLARD #define __R8A66597_H__ 112731b9a8SJean-Christophe PLAGNIOL-VILLARD 122731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SYSCFG0 0x00 132731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SYSCFG1 0x02 142731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SYSSTS0 0x04 152731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SYSSTS1 0x06 162731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DVSTCTR0 0x08 172731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DVSTCTR1 0x0A 182731b9a8SJean-Christophe PLAGNIOL-VILLARD #define TESTMODE 0x0C 192731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PINCFG 0x0E 202731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DMA0CFG 0x10 212731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DMA1CFG 0x12 222731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CFIFO 0x14 232731b9a8SJean-Christophe PLAGNIOL-VILLARD #define D0FIFO 0x18 242731b9a8SJean-Christophe PLAGNIOL-VILLARD #define D1FIFO 0x1C 252731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CFIFOSEL 0x20 262731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CFIFOCTR 0x22 272731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CFIFOSIE 0x24 282731b9a8SJean-Christophe PLAGNIOL-VILLARD #define D0FIFOSEL 0x28 292731b9a8SJean-Christophe PLAGNIOL-VILLARD #define D0FIFOCTR 0x2A 302731b9a8SJean-Christophe PLAGNIOL-VILLARD #define D1FIFOSEL 0x2C 312731b9a8SJean-Christophe PLAGNIOL-VILLARD #define D1FIFOCTR 0x2E 322731b9a8SJean-Christophe PLAGNIOL-VILLARD #define INTENB0 0x30 332731b9a8SJean-Christophe PLAGNIOL-VILLARD #define INTENB1 0x32 342731b9a8SJean-Christophe PLAGNIOL-VILLARD #define INTENB2 0x34 352731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDYENB 0x36 362731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDYENB 0x38 372731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMPENB 0x3A 382731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SOFCFG 0x3C 392731b9a8SJean-Christophe PLAGNIOL-VILLARD #define INTSTS0 0x40 402731b9a8SJean-Christophe PLAGNIOL-VILLARD #define INTSTS1 0x42 412731b9a8SJean-Christophe PLAGNIOL-VILLARD #define INTSTS2 0x44 422731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDYSTS 0x46 432731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDYSTS 0x48 442731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMPSTS 0x4A 452731b9a8SJean-Christophe PLAGNIOL-VILLARD #define FRMNUM 0x4C 462731b9a8SJean-Christophe PLAGNIOL-VILLARD #define UFRMNUM 0x4E 472731b9a8SJean-Christophe PLAGNIOL-VILLARD #define USBADDR 0x50 482731b9a8SJean-Christophe PLAGNIOL-VILLARD #define USBREQ 0x54 492731b9a8SJean-Christophe PLAGNIOL-VILLARD #define USBVAL 0x56 502731b9a8SJean-Christophe PLAGNIOL-VILLARD #define USBINDX 0x58 512731b9a8SJean-Christophe PLAGNIOL-VILLARD #define USBLENG 0x5A 522731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DCPCFG 0x5C 532731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DCPMAXP 0x5E 542731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DCPCTR 0x60 552731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPESEL 0x64 562731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPECFG 0x68 572731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPEBUF 0x6A 582731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPEMAXP 0x6C 592731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPEPERI 0x6E 602731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE1CTR 0x70 612731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE2CTR 0x72 622731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE3CTR 0x74 632731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE4CTR 0x76 642731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE5CTR 0x78 652731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE6CTR 0x7A 662731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE7CTR 0x7C 672731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE8CTR 0x7E 682731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE9CTR 0x80 692731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE1TRE 0x90 702731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE1TRN 0x92 712731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE2TRE 0x94 722731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE2TRN 0x96 732731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE3TRE 0x98 742731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE3TRN 0x9A 752731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE4TRE 0x9C 762731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE4TRN 0x9E 772731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE5TRE 0xA0 782731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE5TRN 0xA2 792731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DEVADD0 0xD0 802731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DEVADD1 0xD2 812731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DEVADD2 0xD4 822731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DEVADD3 0xD6 832731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DEVADD4 0xD8 842731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DEVADD5 0xDA 852731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DEVADD6 0xDC 862731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DEVADD7 0xDE 872731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DEVADD8 0xE0 882731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DEVADD9 0xE2 892731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DEVADDA 0xE4 909b0c1da9SChris Brandt #define SUSPMODE0 0x102 /* RZ/A only */ 912731b9a8SJean-Christophe PLAGNIOL-VILLARD 922731b9a8SJean-Christophe PLAGNIOL-VILLARD /* System Configuration Control Register */ 932731b9a8SJean-Christophe PLAGNIOL-VILLARD #define HSE 0x0080 /* b7: Hi-speed enable */ 942731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DCFM 0x0040 /* b6: Controller function select */ 952731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DRPD 0x0020 /* b5: D+/- pull down control */ 962731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DPRPU 0x0010 /* b4: D+ pull up control */ 979b0c1da9SChris Brandt #define XTAL 0x0004 /* b2: Crystal selection */ 989b0c1da9SChris Brandt #define XTAL12 0x0004 /* 12MHz */ 999b0c1da9SChris Brandt #define XTAL48 0x0000 /* 48MHz */ 1009b0c1da9SChris Brandt #define UPLLE 0x0002 /* b1: internal PLL control */ 1012731b9a8SJean-Christophe PLAGNIOL-VILLARD #define USBE 0x0001 /* b0: USB module operation enable */ 1022731b9a8SJean-Christophe PLAGNIOL-VILLARD 1032731b9a8SJean-Christophe PLAGNIOL-VILLARD /* System Configuration Status Register */ 1042731b9a8SJean-Christophe PLAGNIOL-VILLARD #define OVCBIT 0x8000 /* b15-14: Over-current bit */ 1052731b9a8SJean-Christophe PLAGNIOL-VILLARD #define OVCMON 0xC000 /* b15-14: Over-current monitor */ 1062731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SOFEA 0x0020 /* b5: SOF monitor */ 1072731b9a8SJean-Christophe PLAGNIOL-VILLARD #define IDMON 0x0004 /* b3: ID-pin monitor */ 1082731b9a8SJean-Christophe PLAGNIOL-VILLARD #define LNST 0x0003 /* b1-0: D+, D- line status */ 1092731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SE1 0x0003 /* SE1 */ 1102731b9a8SJean-Christophe PLAGNIOL-VILLARD #define FS_KSTS 0x0002 /* Full-Speed K State */ 1112731b9a8SJean-Christophe PLAGNIOL-VILLARD #define FS_JSTS 0x0001 /* Full-Speed J State */ 1122731b9a8SJean-Christophe PLAGNIOL-VILLARD #define LS_JSTS 0x0002 /* Low-Speed J State */ 1132731b9a8SJean-Christophe PLAGNIOL-VILLARD #define LS_KSTS 0x0001 /* Low-Speed K State */ 1142731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SE0 0x0000 /* SE0 */ 1152731b9a8SJean-Christophe PLAGNIOL-VILLARD 1162731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Device State Control Register */ 1172731b9a8SJean-Christophe PLAGNIOL-VILLARD #define EXTLP0 0x0400 /* b10: External port */ 1182731b9a8SJean-Christophe PLAGNIOL-VILLARD #define VBOUT 0x0200 /* b9: VBUS output */ 1192731b9a8SJean-Christophe PLAGNIOL-VILLARD #define WKUP 0x0100 /* b8: Remote wakeup */ 1202731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RWUPE 0x0080 /* b7: Remote wakeup sense */ 1212731b9a8SJean-Christophe PLAGNIOL-VILLARD #define USBRST 0x0040 /* b6: USB reset enable */ 1222731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RESUME 0x0020 /* b5: Resume enable */ 1232731b9a8SJean-Christophe PLAGNIOL-VILLARD #define UACT 0x0010 /* b4: USB bus enable */ 1242731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RHST 0x0007 /* b1-0: Reset handshake status */ 1252731b9a8SJean-Christophe PLAGNIOL-VILLARD #define HSPROC 0x0004 /* HS handshake is processing */ 1262731b9a8SJean-Christophe PLAGNIOL-VILLARD #define HSMODE 0x0003 /* Hi-Speed mode */ 1272731b9a8SJean-Christophe PLAGNIOL-VILLARD #define FSMODE 0x0002 /* Full-Speed mode */ 1282731b9a8SJean-Christophe PLAGNIOL-VILLARD #define LSMODE 0x0001 /* Low-Speed mode */ 1292731b9a8SJean-Christophe PLAGNIOL-VILLARD #define UNDECID 0x0000 /* Undecided */ 1302731b9a8SJean-Christophe PLAGNIOL-VILLARD 1312731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Test Mode Register */ 1322731b9a8SJean-Christophe PLAGNIOL-VILLARD #define UTST 0x000F /* b3-0: Test select */ 1332731b9a8SJean-Christophe PLAGNIOL-VILLARD #define H_TST_PACKET 0x000C /* HOST TEST Packet */ 1342731b9a8SJean-Christophe PLAGNIOL-VILLARD #define H_TST_SE0_NAK 0x000B /* HOST TEST SE0 NAK */ 1352731b9a8SJean-Christophe PLAGNIOL-VILLARD #define H_TST_K 0x000A /* HOST TEST K */ 1362731b9a8SJean-Christophe PLAGNIOL-VILLARD #define H_TST_J 0x0009 /* HOST TEST J */ 1372731b9a8SJean-Christophe PLAGNIOL-VILLARD #define H_TST_NORMAL 0x0000 /* HOST Normal Mode */ 1382731b9a8SJean-Christophe PLAGNIOL-VILLARD #define P_TST_PACKET 0x0004 /* PERI TEST Packet */ 1392731b9a8SJean-Christophe PLAGNIOL-VILLARD #define P_TST_SE0_NAK 0x0003 /* PERI TEST SE0 NAK */ 1402731b9a8SJean-Christophe PLAGNIOL-VILLARD #define P_TST_K 0x0002 /* PERI TEST K */ 1412731b9a8SJean-Christophe PLAGNIOL-VILLARD #define P_TST_J 0x0001 /* PERI TEST J */ 1422731b9a8SJean-Christophe PLAGNIOL-VILLARD #define P_TST_NORMAL 0x0000 /* PERI Normal Mode */ 1432731b9a8SJean-Christophe PLAGNIOL-VILLARD 1442731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Data Pin Configuration Register */ 1452731b9a8SJean-Christophe PLAGNIOL-VILLARD #define LDRV 0x8000 /* b15: Drive Current Adjust */ 1462731b9a8SJean-Christophe PLAGNIOL-VILLARD #define VIF1 0x0000 /* VIF = 1.8V */ 1472731b9a8SJean-Christophe PLAGNIOL-VILLARD #define VIF3 0x8000 /* VIF = 3.3V */ 1482731b9a8SJean-Christophe PLAGNIOL-VILLARD #define INTA 0x0001 /* b1: USB INT-pin active */ 1492731b9a8SJean-Christophe PLAGNIOL-VILLARD 1502731b9a8SJean-Christophe PLAGNIOL-VILLARD /* DMAx Pin Configuration Register */ 1512731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DREQA 0x4000 /* b14: Dreq active select */ 1522731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BURST 0x2000 /* b13: Burst mode */ 1532731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DACKA 0x0400 /* b10: Dack active select */ 1542731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DFORM 0x0380 /* b9-7: DMA mode select */ 1552731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CPU_ADR_RD_WR 0x0000 /* Address + RD/WR mode (CPU bus) */ 1562731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CPU_DACK_RD_WR 0x0100 /* DACK + RD/WR mode (CPU bus) */ 1572731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CPU_DACK_ONLY 0x0180 /* DACK only mode (CPU bus) */ 1582731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SPLIT_DACK_ONLY 0x0200 /* DACK only mode (SPLIT bus) */ 1592731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DENDA 0x0040 /* b6: Dend active select */ 1602731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PKTM 0x0020 /* b5: Packet mode */ 1612731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DENDE 0x0010 /* b4: Dend enable */ 1622731b9a8SJean-Christophe PLAGNIOL-VILLARD #define OBUS 0x0004 /* b2: OUTbus mode */ 1632731b9a8SJean-Christophe PLAGNIOL-VILLARD 1642731b9a8SJean-Christophe PLAGNIOL-VILLARD /* CFIFO/DxFIFO Port Select Register */ 1652731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RCNT 0x8000 /* b15: Read count mode */ 1662731b9a8SJean-Christophe PLAGNIOL-VILLARD #define REW 0x4000 /* b14: Buffer rewind */ 1672731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DCLRM 0x2000 /* b13: DMA buffer clear mode */ 1682731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DREQE 0x1000 /* b12: DREQ output enable */ 1699b0c1da9SChris Brandt #define MBW 0x0800 /* b10: Maximum bit width for FIFO access */ 1702731b9a8SJean-Christophe PLAGNIOL-VILLARD #define MBW_8 0x0000 /* 8bit */ 1712731b9a8SJean-Christophe PLAGNIOL-VILLARD #define MBW_16 0x0400 /* 16bit */ 1729b0c1da9SChris Brandt #define MBW_32 0x0800 /* 32bit */ 1732731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BIGEND 0x0100 /* b8: Big endian mode */ 1742731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BYTE_LITTLE 0x0000 /* little dendian */ 1752731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BYTE_BIG 0x0100 /* big endifan */ 1762731b9a8SJean-Christophe PLAGNIOL-VILLARD #define ISEL 0x0020 /* b5: DCP FIFO port direction select */ 1772731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CURPIPE 0x000F /* b2-0: PIPE select */ 1782731b9a8SJean-Christophe PLAGNIOL-VILLARD 1792731b9a8SJean-Christophe PLAGNIOL-VILLARD /* CFIFO/DxFIFO Port Control Register */ 1802731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BVAL 0x8000 /* b15: Buffer valid flag */ 1812731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BCLR 0x4000 /* b14: Buffer clear */ 1822731b9a8SJean-Christophe PLAGNIOL-VILLARD #define FRDY 0x2000 /* b13: FIFO ready */ 1832731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DTLN 0x0FFF /* b11-0: FIFO received data length */ 1842731b9a8SJean-Christophe PLAGNIOL-VILLARD 1852731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Interrupt Enable Register 0 */ 1862731b9a8SJean-Christophe PLAGNIOL-VILLARD #define VBSE 0x8000 /* b15: VBUS interrupt */ 1872731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RSME 0x4000 /* b14: Resume interrupt */ 1882731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SOFE 0x2000 /* b13: Frame update interrupt */ 1892731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DVSE 0x1000 /* b12: Device state transition interrupt */ 1902731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CTRE 0x0800 /* b11: Control transfer stage transition interrupt */ 1912731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMPE 0x0400 /* b10: Buffer empty interrupt */ 1922731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDYE 0x0200 /* b9: Buffer not ready interrupt */ 1932731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDYE 0x0100 /* b8: Buffer ready interrupt */ 1942731b9a8SJean-Christophe PLAGNIOL-VILLARD 1952731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Interrupt Enable Register 1 */ 1962731b9a8SJean-Christophe PLAGNIOL-VILLARD #define OVRCRE 0x8000 /* b15: Over-current interrupt */ 1972731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BCHGE 0x4000 /* b14: USB us chenge interrupt */ 1982731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DTCHE 0x1000 /* b12: Detach sense interrupt */ 1992731b9a8SJean-Christophe PLAGNIOL-VILLARD #define ATTCHE 0x0800 /* b11: Attach sense interrupt */ 2002731b9a8SJean-Christophe PLAGNIOL-VILLARD #define EOFERRE 0x0040 /* b6: EOF error interrupt */ 2012731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SIGNE 0x0020 /* b5: SETUP IGNORE interrupt */ 2022731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SACKE 0x0010 /* b4: SETUP ACK interrupt */ 2032731b9a8SJean-Christophe PLAGNIOL-VILLARD 2042731b9a8SJean-Christophe PLAGNIOL-VILLARD /* BRDY Interrupt Enable/Status Register */ 2052731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDY9 0x0200 /* b9: PIPE9 */ 2062731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDY8 0x0100 /* b8: PIPE8 */ 2072731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDY7 0x0080 /* b7: PIPE7 */ 2082731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDY6 0x0040 /* b6: PIPE6 */ 2092731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDY5 0x0020 /* b5: PIPE5 */ 2102731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDY4 0x0010 /* b4: PIPE4 */ 2112731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDY3 0x0008 /* b3: PIPE3 */ 2122731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDY2 0x0004 /* b2: PIPE2 */ 2132731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDY1 0x0002 /* b1: PIPE1 */ 2142731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDY0 0x0001 /* b1: PIPE0 */ 2152731b9a8SJean-Christophe PLAGNIOL-VILLARD 2162731b9a8SJean-Christophe PLAGNIOL-VILLARD /* NRDY Interrupt Enable/Status Register */ 2172731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDY9 0x0200 /* b9: PIPE9 */ 2182731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDY8 0x0100 /* b8: PIPE8 */ 2192731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDY7 0x0080 /* b7: PIPE7 */ 2202731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDY6 0x0040 /* b6: PIPE6 */ 2212731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDY5 0x0020 /* b5: PIPE5 */ 2222731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDY4 0x0010 /* b4: PIPE4 */ 2232731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDY3 0x0008 /* b3: PIPE3 */ 2242731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDY2 0x0004 /* b2: PIPE2 */ 2252731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDY1 0x0002 /* b1: PIPE1 */ 2262731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDY0 0x0001 /* b1: PIPE0 */ 2272731b9a8SJean-Christophe PLAGNIOL-VILLARD 2282731b9a8SJean-Christophe PLAGNIOL-VILLARD /* BEMP Interrupt Enable/Status Register */ 2292731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMP9 0x0200 /* b9: PIPE9 */ 2302731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMP8 0x0100 /* b8: PIPE8 */ 2312731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMP7 0x0080 /* b7: PIPE7 */ 2322731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMP6 0x0040 /* b6: PIPE6 */ 2332731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMP5 0x0020 /* b5: PIPE5 */ 2342731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMP4 0x0010 /* b4: PIPE4 */ 2352731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMP3 0x0008 /* b3: PIPE3 */ 2362731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMP2 0x0004 /* b2: PIPE2 */ 2372731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMP1 0x0002 /* b1: PIPE1 */ 2382731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMP0 0x0001 /* b0: PIPE0 */ 2392731b9a8SJean-Christophe PLAGNIOL-VILLARD 2402731b9a8SJean-Christophe PLAGNIOL-VILLARD /* SOF Pin Configuration Register */ 2412731b9a8SJean-Christophe PLAGNIOL-VILLARD #define TRNENSEL 0x0100 /* b8: Select transaction enable period */ 2422731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDYM 0x0040 /* b6: BRDY clear timing */ 2432731b9a8SJean-Christophe PLAGNIOL-VILLARD #define INTL 0x0020 /* b5: Interrupt sense select */ 2442731b9a8SJean-Christophe PLAGNIOL-VILLARD #define EDGESTS 0x0010 /* b4: */ 2452731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SOFMODE 0x000C /* b3-2: SOF pin select */ 2462731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SOF_125US 0x0008 /* SOF OUT 125us Frame Signal */ 2472731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SOF_1MS 0x0004 /* SOF OUT 1ms Frame Signal */ 2482731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SOF_DISABLE 0x0000 /* SOF OUT Disable */ 2492731b9a8SJean-Christophe PLAGNIOL-VILLARD 2502731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Interrupt Status Register 0 */ 2512731b9a8SJean-Christophe PLAGNIOL-VILLARD #define VBINT 0x8000 /* b15: VBUS interrupt */ 2522731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RESM 0x4000 /* b14: Resume interrupt */ 2532731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SOFR 0x2000 /* b13: SOF frame update interrupt */ 2542731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DVST 0x1000 /* b12: Device state transition interrupt */ 2552731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CTRT 0x0800 /* b11: Control transfer stage transition interrupt */ 2562731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BEMP 0x0400 /* b10: Buffer empty interrupt */ 2572731b9a8SJean-Christophe PLAGNIOL-VILLARD #define NRDY 0x0200 /* b9: Buffer not ready interrupt */ 2582731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BRDY 0x0100 /* b8: Buffer ready interrupt */ 2592731b9a8SJean-Christophe PLAGNIOL-VILLARD #define VBSTS 0x0080 /* b7: VBUS input port */ 2602731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DVSQ 0x0070 /* b6-4: Device state */ 2612731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DS_SPD_CNFG 0x0070 /* Suspend Configured */ 2622731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DS_SPD_ADDR 0x0060 /* Suspend Address */ 2632731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DS_SPD_DFLT 0x0050 /* Suspend Default */ 2642731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DS_SPD_POWR 0x0040 /* Suspend Powered */ 2652731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DS_SUSP 0x0040 /* Suspend */ 2662731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DS_CNFG 0x0030 /* Configured */ 2672731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DS_ADDS 0x0020 /* Address */ 2682731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DS_DFLT 0x0010 /* Default */ 2692731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DS_POWR 0x0000 /* Powered */ 2702731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DVSQS 0x0030 /* b5-4: Device state */ 2712731b9a8SJean-Christophe PLAGNIOL-VILLARD #define VALID 0x0008 /* b3: Setup packet detected flag */ 2722731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CTSQ 0x0007 /* b2-0: Control transfer stage */ 2732731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CS_SQER 0x0006 /* Sequence error */ 2742731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CS_WRND 0x0005 /* Control write nodata status stage */ 2752731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CS_WRSS 0x0004 /* Control write status stage */ 2762731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CS_WRDS 0x0003 /* Control write data stage */ 2772731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CS_RDSS 0x0002 /* Control read status stage */ 2782731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CS_RDDS 0x0001 /* Control read data stage */ 2792731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CS_IDST 0x0000 /* Idle or setup stage */ 2802731b9a8SJean-Christophe PLAGNIOL-VILLARD 2812731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Interrupt Status Register 1 */ 2822731b9a8SJean-Christophe PLAGNIOL-VILLARD #define OVRCR 0x8000 /* b15: Over-current interrupt */ 2832731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BCHG 0x4000 /* b14: USB bus chenge interrupt */ 2842731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DTCH 0x1000 /* b12: Detach sense interrupt */ 2852731b9a8SJean-Christophe PLAGNIOL-VILLARD #define ATTCH 0x0800 /* b11: Attach sense interrupt */ 2862731b9a8SJean-Christophe PLAGNIOL-VILLARD #define EOFERR 0x0040 /* b6: EOF-error interrupt */ 2872731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SIGN 0x0020 /* b5: Setup ignore interrupt */ 2882731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SACK 0x0010 /* b4: Setup acknowledge interrupt */ 2892731b9a8SJean-Christophe PLAGNIOL-VILLARD 2902731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Frame Number Register */ 2912731b9a8SJean-Christophe PLAGNIOL-VILLARD #define OVRN 0x8000 /* b15: Overrun error */ 2922731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CRCE 0x4000 /* b14: Received data error */ 2932731b9a8SJean-Christophe PLAGNIOL-VILLARD #define FRNM 0x07FF /* b10-0: Frame number */ 2942731b9a8SJean-Christophe PLAGNIOL-VILLARD 2952731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Micro Frame Number Register */ 2962731b9a8SJean-Christophe PLAGNIOL-VILLARD #define UFRNM 0x0007 /* b2-0: Micro frame number */ 2972731b9a8SJean-Christophe PLAGNIOL-VILLARD 2982731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Default Control Pipe Maxpacket Size Register */ 2992731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Pipe Maxpacket Size Register */ 3002731b9a8SJean-Christophe PLAGNIOL-VILLARD #define DEVSEL 0xF000 /* b15-14: Device address select */ 3012731b9a8SJean-Christophe PLAGNIOL-VILLARD #define MAXP 0x007F /* b6-0: Maxpacket size of default control pipe */ 3022731b9a8SJean-Christophe PLAGNIOL-VILLARD 3032731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Default Control Pipe Control Register */ 3042731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BSTS 0x8000 /* b15: Buffer status */ 3052731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SUREQ 0x4000 /* b14: Send USB request */ 3062731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CSCLR 0x2000 /* b13: complete-split status clear */ 3072731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CSSTS 0x1000 /* b12: complete-split status */ 3082731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SUREQCLR 0x0800 /* b11: stop setup request */ 3092731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SQCLR 0x0100 /* b8: Sequence toggle bit clear */ 3102731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SQSET 0x0080 /* b7: Sequence toggle bit set */ 3112731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SQMON 0x0040 /* b6: Sequence toggle bit monitor */ 3122731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PBUSY 0x0020 /* b5: pipe busy */ 3132731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PINGE 0x0010 /* b4: ping enable */ 3142731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CCPL 0x0004 /* b2: Enable control transfer complete */ 3152731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PID 0x0003 /* b1-0: Response PID */ 3162731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PID_STALL11 0x0003 /* STALL */ 3172731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PID_STALL 0x0002 /* STALL */ 3182731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PID_BUF 0x0001 /* BUF */ 3192731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PID_NAK 0x0000 /* NAK */ 3202731b9a8SJean-Christophe PLAGNIOL-VILLARD 3212731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Pipe Window Select Register */ 3222731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPENM 0x0007 /* b2-0: Pipe select */ 3232731b9a8SJean-Christophe PLAGNIOL-VILLARD 3242731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Pipe Configuration Register */ 3252731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_TYP 0xC000 /* b15-14: Transfer type */ 3262731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_ISO 0xC000 /* Isochronous */ 3272731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_INT 0x8000 /* Interrupt */ 3282731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_BULK 0x4000 /* Bulk */ 3292731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_BFRE 0x0400 /* b10: Buffer ready interrupt mode select */ 3302731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_DBLB 0x0200 /* b9: Double buffer mode select */ 3312731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_CNTMD 0x0100 /* b8: Continuous transfer mode select */ 3322731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_SHTNAK 0x0080 /* b7: Transfer end NAK */ 3332731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_DIR 0x0010 /* b4: Transfer direction select */ 3342731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_EPNUM 0x000F /* b3-0: Eendpoint number select */ 3352731b9a8SJean-Christophe PLAGNIOL-VILLARD 3362731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Pipe Buffer Configuration Register */ 3372731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BUFSIZE 0x7C00 /* b14-10: Pipe buffer size */ 3382731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BUFNMB 0x007F /* b6-0: Pipe buffer number */ 3392731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPE0BUF 256 3402731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PIPExBUF 64 3412731b9a8SJean-Christophe PLAGNIOL-VILLARD 3422731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Pipe Maxpacket Size Register */ 3432731b9a8SJean-Christophe PLAGNIOL-VILLARD #define MXPS 0x07FF /* b10-0: Maxpacket size */ 3442731b9a8SJean-Christophe PLAGNIOL-VILLARD 3452731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Pipe Cycle Configuration Register */ 3462731b9a8SJean-Christophe PLAGNIOL-VILLARD #define IFIS 0x1000 /* b12: Isochronous in-buffer flush mode select */ 3472731b9a8SJean-Christophe PLAGNIOL-VILLARD #define IITV 0x0007 /* b2-0: Isochronous interval */ 3482731b9a8SJean-Christophe PLAGNIOL-VILLARD 3492731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Pipex Control Register */ 3502731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BSTS 0x8000 /* b15: Buffer status */ 3512731b9a8SJean-Christophe PLAGNIOL-VILLARD #define INBUFM 0x4000 /* b14: IN buffer monitor (Only for PIPE1 to 5) */ 3522731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CSCLR 0x2000 /* b13: complete-split status clear */ 3532731b9a8SJean-Christophe PLAGNIOL-VILLARD #define CSSTS 0x1000 /* b12: complete-split status */ 3542731b9a8SJean-Christophe PLAGNIOL-VILLARD #define ATREPM 0x0400 /* b10: Auto repeat mode */ 3552731b9a8SJean-Christophe PLAGNIOL-VILLARD #define ACLRM 0x0200 /* b9: Out buffer auto clear mode */ 3562731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SQCLR 0x0100 /* b8: Sequence toggle bit clear */ 3572731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SQSET 0x0080 /* b7: Sequence toggle bit set */ 3582731b9a8SJean-Christophe PLAGNIOL-VILLARD #define SQMON 0x0040 /* b6: Sequence toggle bit monitor */ 3592731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PBUSY 0x0020 /* b5: pipe busy */ 3602731b9a8SJean-Christophe PLAGNIOL-VILLARD #define PID 0x0003 /* b1-0: Response PID */ 3612731b9a8SJean-Christophe PLAGNIOL-VILLARD 3622731b9a8SJean-Christophe PLAGNIOL-VILLARD /* PIPExTRE */ 3632731b9a8SJean-Christophe PLAGNIOL-VILLARD #define TRENB 0x0200 /* b9: Transaction counter enable */ 3642731b9a8SJean-Christophe PLAGNIOL-VILLARD #define TRCLR 0x0100 /* b8: Transaction counter clear */ 3652731b9a8SJean-Christophe PLAGNIOL-VILLARD 3662731b9a8SJean-Christophe PLAGNIOL-VILLARD /* PIPExTRN */ 3672731b9a8SJean-Christophe PLAGNIOL-VILLARD #define TRNCNT 0xFFFF /* b15-0: Transaction counter */ 3682731b9a8SJean-Christophe PLAGNIOL-VILLARD 3692731b9a8SJean-Christophe PLAGNIOL-VILLARD /* DEVADDx */ 3702731b9a8SJean-Christophe PLAGNIOL-VILLARD #define UPPHUB 0x7800 3712731b9a8SJean-Christophe PLAGNIOL-VILLARD #define HUBPORT 0x0700 3722731b9a8SJean-Christophe PLAGNIOL-VILLARD #define USBSPD 0x00C0 3732731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RTPORT 0x0001 3742731b9a8SJean-Christophe PLAGNIOL-VILLARD 3759b0c1da9SChris Brandt /* Suspend Mode Register */ 3769b0c1da9SChris Brandt #define SUSPM 0x4000 /* b14: Suspend */ 3779b0c1da9SChris Brandt 3782731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_MAX_NUM_PIPE 10 3792731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_BUF_BSIZE 8 3802731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_MAX_DEVICE 10 3812731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_MAX_ROOT_HUB 2 3822731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_MAX_SAMPLING 5 3832731b9a8SJean-Christophe PLAGNIOL-VILLARD #define R8A66597_RH_POLL_TIME 10 3842731b9a8SJean-Christophe PLAGNIOL-VILLARD 3852731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BULK_IN_PIPENUM 3 3862731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BULK_IN_BUFNUM 8 3872731b9a8SJean-Christophe PLAGNIOL-VILLARD 3882731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BULK_OUT_PIPENUM 4 3892731b9a8SJean-Christophe PLAGNIOL-VILLARD #define BULK_OUT_BUFNUM 40 3902731b9a8SJean-Christophe PLAGNIOL-VILLARD 39122941b48SMarek Vasut #define make_devsel(addr) ((addr) << 12) 3922731b9a8SJean-Christophe PLAGNIOL-VILLARD 3932731b9a8SJean-Christophe PLAGNIOL-VILLARD struct r8a66597 { 3942731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long reg; 3952731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned short pipe_config; /* bit field */ 3962731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned short port_status; 3972731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned short port_change; 3982731b9a8SJean-Christophe PLAGNIOL-VILLARD u16 speed; /* HSMODE or FSMODE or LSMODE */ 3992731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned char rh_devnum; 400*d3b04da0SMarek Vasut struct udevice *vbus_supply; 4012731b9a8SJean-Christophe PLAGNIOL-VILLARD }; 4022731b9a8SJean-Christophe PLAGNIOL-VILLARD 4032731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline u16 r8a66597_read(struct r8a66597 *r8a66597, unsigned long offset) 4042731b9a8SJean-Christophe PLAGNIOL-VILLARD { 4051dc8df6aSMarek Vasut return readw(r8a66597->reg + offset); 4062731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4072731b9a8SJean-Christophe PLAGNIOL-VILLARD 4082731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline void r8a66597_read_fifo(struct r8a66597 *r8a66597, 4092731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long offset, void *buf, 4102731b9a8SJean-Christophe PLAGNIOL-VILLARD int len) 4112731b9a8SJean-Christophe PLAGNIOL-VILLARD { 4122731b9a8SJean-Christophe PLAGNIOL-VILLARD int i; 4132731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long fifoaddr = r8a66597->reg + offset; 4142731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long count; 4152731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long *p = buf; 4162731b9a8SJean-Christophe PLAGNIOL-VILLARD 4172731b9a8SJean-Christophe PLAGNIOL-VILLARD count = len / 4; 4182731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i < count; i++) 4191dc8df6aSMarek Vasut p[i] = readl(r8a66597->reg + offset); 4202731b9a8SJean-Christophe PLAGNIOL-VILLARD 4212731b9a8SJean-Christophe PLAGNIOL-VILLARD if (len & 0x00000003) { 4221dc8df6aSMarek Vasut unsigned long tmp = readl(fifoaddr); 42322941b48SMarek Vasut 4242731b9a8SJean-Christophe PLAGNIOL-VILLARD memcpy((unsigned char *)buf + count * 4, &tmp, len & 0x03); 4252731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4262731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4272731b9a8SJean-Christophe PLAGNIOL-VILLARD 4282731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline void r8a66597_write(struct r8a66597 *r8a66597, u16 val, 4292731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long offset) 4302731b9a8SJean-Christophe PLAGNIOL-VILLARD { 4311dc8df6aSMarek Vasut writew(val, r8a66597->reg + offset); 4322731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4332731b9a8SJean-Christophe PLAGNIOL-VILLARD 4342731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline void r8a66597_write_fifo(struct r8a66597 *r8a66597, 4352731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long offset, void *buf, 4362731b9a8SJean-Christophe PLAGNIOL-VILLARD int len) 4372731b9a8SJean-Christophe PLAGNIOL-VILLARD { 4382731b9a8SJean-Christophe PLAGNIOL-VILLARD int i; 4392731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long fifoaddr = r8a66597->reg + offset; 4402731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long count; 4412731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned char *pb; 4422731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long *p = buf; 4432731b9a8SJean-Christophe PLAGNIOL-VILLARD 4442731b9a8SJean-Christophe PLAGNIOL-VILLARD count = len / 4; 4452731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i < count; i++) 4461dc8df6aSMarek Vasut writel(p[i], fifoaddr); 4472731b9a8SJean-Christophe PLAGNIOL-VILLARD 4482731b9a8SJean-Christophe PLAGNIOL-VILLARD if (len & 0x00000003) { 4492731b9a8SJean-Christophe PLAGNIOL-VILLARD pb = (unsigned char *)buf + count * 4; 4502731b9a8SJean-Christophe PLAGNIOL-VILLARD for (i = 0; i < (len & 0x00000003); i++) { 4512731b9a8SJean-Christophe PLAGNIOL-VILLARD if (r8a66597_read(r8a66597, CFIFOSEL) & BIGEND) 4521dc8df6aSMarek Vasut writeb(pb[i], fifoaddr + i); 4532731b9a8SJean-Christophe PLAGNIOL-VILLARD else 4541dc8df6aSMarek Vasut writeb(pb[i], fifoaddr + 3 - i); 4552731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4562731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4572731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4582731b9a8SJean-Christophe PLAGNIOL-VILLARD 4592731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline void r8a66597_mdfy(struct r8a66597 *r8a66597, 4602731b9a8SJean-Christophe PLAGNIOL-VILLARD u16 val, u16 pat, unsigned long offset) 4612731b9a8SJean-Christophe PLAGNIOL-VILLARD { 4622731b9a8SJean-Christophe PLAGNIOL-VILLARD u16 tmp; 46322941b48SMarek Vasut 4642731b9a8SJean-Christophe PLAGNIOL-VILLARD tmp = r8a66597_read(r8a66597, offset); 4652731b9a8SJean-Christophe PLAGNIOL-VILLARD tmp = tmp & (~pat); 4662731b9a8SJean-Christophe PLAGNIOL-VILLARD tmp = tmp | val; 4672731b9a8SJean-Christophe PLAGNIOL-VILLARD r8a66597_write(r8a66597, tmp, offset); 4682731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4692731b9a8SJean-Christophe PLAGNIOL-VILLARD 4702731b9a8SJean-Christophe PLAGNIOL-VILLARD #define r8a66597_bclr(r8a66597, val, offset) \ 4712731b9a8SJean-Christophe PLAGNIOL-VILLARD r8a66597_mdfy(r8a66597, 0, val, offset) 4722731b9a8SJean-Christophe PLAGNIOL-VILLARD #define r8a66597_bset(r8a66597, val, offset) \ 4732731b9a8SJean-Christophe PLAGNIOL-VILLARD r8a66597_mdfy(r8a66597, val, 0, offset) 4742731b9a8SJean-Christophe PLAGNIOL-VILLARD 4752731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline unsigned long get_syscfg_reg(int port) 4762731b9a8SJean-Christophe PLAGNIOL-VILLARD { 4772731b9a8SJean-Christophe PLAGNIOL-VILLARD return port == 0 ? SYSCFG0 : SYSCFG1; 4782731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4792731b9a8SJean-Christophe PLAGNIOL-VILLARD 4802731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline unsigned long get_syssts_reg(int port) 4812731b9a8SJean-Christophe PLAGNIOL-VILLARD { 4822731b9a8SJean-Christophe PLAGNIOL-VILLARD return port == 0 ? SYSSTS0 : SYSSTS1; 4832731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4842731b9a8SJean-Christophe PLAGNIOL-VILLARD 4852731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline unsigned long get_dvstctr_reg(int port) 4862731b9a8SJean-Christophe PLAGNIOL-VILLARD { 4872731b9a8SJean-Christophe PLAGNIOL-VILLARD return port == 0 ? DVSTCTR0 : DVSTCTR1; 4882731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4892731b9a8SJean-Christophe PLAGNIOL-VILLARD 4902731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline unsigned long get_dmacfg_reg(int port) 4912731b9a8SJean-Christophe PLAGNIOL-VILLARD { 4922731b9a8SJean-Christophe PLAGNIOL-VILLARD return port == 0 ? DMA0CFG : DMA1CFG; 4932731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4942731b9a8SJean-Christophe PLAGNIOL-VILLARD 4952731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline unsigned long get_intenb_reg(int port) 4962731b9a8SJean-Christophe PLAGNIOL-VILLARD { 4972731b9a8SJean-Christophe PLAGNIOL-VILLARD return port == 0 ? INTENB1 : INTENB2; 4982731b9a8SJean-Christophe PLAGNIOL-VILLARD } 4992731b9a8SJean-Christophe PLAGNIOL-VILLARD 5002731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline unsigned long get_intsts_reg(int port) 5012731b9a8SJean-Christophe PLAGNIOL-VILLARD { 5022731b9a8SJean-Christophe PLAGNIOL-VILLARD return port == 0 ? INTSTS1 : INTSTS2; 5032731b9a8SJean-Christophe PLAGNIOL-VILLARD } 5042731b9a8SJean-Christophe PLAGNIOL-VILLARD 5052731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline u16 get_rh_usb_speed(struct r8a66597 *r8a66597, int port) 5062731b9a8SJean-Christophe PLAGNIOL-VILLARD { 5072731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long dvstctr_reg = get_dvstctr_reg(port); 5082731b9a8SJean-Christophe PLAGNIOL-VILLARD 5092731b9a8SJean-Christophe PLAGNIOL-VILLARD return r8a66597_read(r8a66597, dvstctr_reg) & RHST; 5102731b9a8SJean-Christophe PLAGNIOL-VILLARD } 5112731b9a8SJean-Christophe PLAGNIOL-VILLARD 5122731b9a8SJean-Christophe PLAGNIOL-VILLARD static inline void r8a66597_port_power(struct r8a66597 *r8a66597, int port, 5132731b9a8SJean-Christophe PLAGNIOL-VILLARD int power) 5142731b9a8SJean-Christophe PLAGNIOL-VILLARD { 5152731b9a8SJean-Christophe PLAGNIOL-VILLARD unsigned long dvstctr_reg = get_dvstctr_reg(port); 5162731b9a8SJean-Christophe PLAGNIOL-VILLARD 5172731b9a8SJean-Christophe PLAGNIOL-VILLARD if (power) 5182731b9a8SJean-Christophe PLAGNIOL-VILLARD r8a66597_bset(r8a66597, VBOUT, dvstctr_reg); 5192731b9a8SJean-Christophe PLAGNIOL-VILLARD else 5202731b9a8SJean-Christophe PLAGNIOL-VILLARD r8a66597_bclr(r8a66597, VBOUT, dvstctr_reg); 5212731b9a8SJean-Christophe PLAGNIOL-VILLARD } 5222731b9a8SJean-Christophe PLAGNIOL-VILLARD 5232731b9a8SJean-Christophe PLAGNIOL-VILLARD #define get_pipectr_addr(pipenum) (PIPE1CTR + (pipenum - 1) * 2) 5242731b9a8SJean-Christophe PLAGNIOL-VILLARD #define get_pipetre_addr(pipenum) (PIPE1TRE + (pipenum - 1) * 4) 5252731b9a8SJean-Christophe PLAGNIOL-VILLARD #define get_pipetrn_addr(pipenum) (PIPE1TRN + (pipenum - 1) * 4) 5262731b9a8SJean-Christophe PLAGNIOL-VILLARD #define get_devadd_addr(address) (DEVADD0 + address * 2) 5272731b9a8SJean-Christophe PLAGNIOL-VILLARD 5282731b9a8SJean-Christophe PLAGNIOL-VILLARD /* USB HUB CONSTANTS (not OHCI-specific; see hub.h, based on usb_ohci.h) */ 5292731b9a8SJean-Christophe PLAGNIOL-VILLARD 5302731b9a8SJean-Christophe PLAGNIOL-VILLARD /* destination of request */ 5312731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_INTERFACE 0x01 5322731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_ENDPOINT 0x02 5332731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_OTHER 0x03 5342731b9a8SJean-Christophe PLAGNIOL-VILLARD 5352731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_CLASS 0x20 5362731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_VENDOR 0x40 5372731b9a8SJean-Christophe PLAGNIOL-VILLARD 5382731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Requests: bRequest << 8 | bmRequestType */ 5392731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_GET_STATUS 0x0080 5402731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_CLEAR_FEATURE 0x0100 5412731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_SET_FEATURE 0x0300 5422731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_SET_ADDRESS 0x0500 5432731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_GET_DESCRIPTOR 0x0680 5442731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_SET_DESCRIPTOR 0x0700 5452731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_GET_CONFIGURATION 0x0880 5462731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_SET_CONFIGURATION 0x0900 5472731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_GET_STATE 0x0280 5482731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_GET_INTERFACE 0x0A80 5492731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_SET_INTERFACE 0x0B00 5502731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_SYNC_FRAME 0x0C80 5512731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Our Vendor Specific Request */ 5522731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_SET_EP 0x2000 5532731b9a8SJean-Christophe PLAGNIOL-VILLARD 5542731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Hub port features */ 5552731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PORT_CONNECTION 0x00 5562731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PORT_ENABLE 0x01 5572731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PORT_SUSPEND 0x02 5582731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PORT_OVER_CURRENT 0x03 5592731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PORT_RESET 0x04 5602731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PORT_POWER 0x08 5612731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PORT_LOW_SPEED 0x09 5622731b9a8SJean-Christophe PLAGNIOL-VILLARD 5632731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_C_PORT_CONNECTION 0x10 5642731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_C_PORT_ENABLE 0x11 5652731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_C_PORT_SUSPEND 0x12 5662731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_C_PORT_OVER_CURRENT 0x13 5672731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_C_PORT_RESET 0x14 5682731b9a8SJean-Christophe PLAGNIOL-VILLARD 5692731b9a8SJean-Christophe PLAGNIOL-VILLARD /* Hub features */ 5702731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_C_HUB_LOCAL_POWER 0x00 5712731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_C_HUB_OVER_CURRENT 0x01 5722731b9a8SJean-Christophe PLAGNIOL-VILLARD 5732731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_DEVICE_REMOTE_WAKEUP 0x00 5742731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_ENDPOINT_STALL 0x01 5752731b9a8SJean-Christophe PLAGNIOL-VILLARD 5762731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_ACK 0x01 5772731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_REQ_ERR -1 5782731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_NACK 0x00 5792731b9a8SJean-Christophe PLAGNIOL-VILLARD 5802731b9a8SJean-Christophe PLAGNIOL-VILLARD /* OHCI ROOT HUB REGISTER MASKS */ 5812731b9a8SJean-Christophe PLAGNIOL-VILLARD 5822731b9a8SJean-Christophe PLAGNIOL-VILLARD /* roothub.portstatus [i] bits */ 5832731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PS_CCS 0x00000001 /* current connect status */ 5842731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PS_PES 0x00000002 /* port enable status*/ 5852731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PS_PSS 0x00000004 /* port suspend status */ 5862731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PS_POCI 0x00000008 /* port over current indicator */ 5872731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PS_PRS 0x00000010 /* port reset status */ 5882731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PS_PPS 0x00000100 /* port power status */ 5892731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PS_LSDA 0x00000200 /* low speed device attached */ 5902731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PS_CSC 0x00010000 /* connect status change */ 5912731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PS_PESC 0x00020000 /* port enable status change */ 5922731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PS_PSSC 0x00040000 /* port suspend status change */ 5932731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PS_OCIC 0x00080000 /* over current indicator change */ 5942731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_PS_PRSC 0x00100000 /* port reset status change */ 5952731b9a8SJean-Christophe PLAGNIOL-VILLARD 5962731b9a8SJean-Christophe PLAGNIOL-VILLARD /* roothub.status bits */ 5972731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_HS_LPS 0x00000001 /* local power status */ 5982731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_HS_OCI 0x00000002 /* over current indicator */ 5992731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_HS_DRWE 0x00008000 /* device remote wakeup enable */ 6002731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_HS_LPSC 0x00010000 /* local power status change */ 6012731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_HS_OCIC 0x00020000 /* over current indicator change */ 6022731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_HS_CRWE 0x80000000 /* clear remote wakeup enable */ 6032731b9a8SJean-Christophe PLAGNIOL-VILLARD 6042731b9a8SJean-Christophe PLAGNIOL-VILLARD /* roothub.b masks */ 6052731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_B_DR 0x0000ffff /* device removable flags */ 6062731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_B_PPCM 0xffff0000 /* port power control mask */ 6072731b9a8SJean-Christophe PLAGNIOL-VILLARD 6082731b9a8SJean-Christophe PLAGNIOL-VILLARD /* roothub.a masks */ 6092731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_A_NDP (0xff << 0) /* number of downstream ports */ 61022941b48SMarek Vasut #define RH_A_PSM BIT(8) /* power switching mode */ 61122941b48SMarek Vasut #define RH_A_NPS BIT(9) /* no power switching */ 61222941b48SMarek Vasut #define RH_A_DT BIT(10) /* device type (mbz) */ 61322941b48SMarek Vasut #define RH_A_OCPM BIT(11) /* over current protection mode */ 61422941b48SMarek Vasut #define RH_A_NOCP BIT(12) /* no over current protection */ 6152731b9a8SJean-Christophe PLAGNIOL-VILLARD #define RH_A_POTPGT (0xff << 24) /* power on to power good time */ 6162731b9a8SJean-Christophe PLAGNIOL-VILLARD 6172731b9a8SJean-Christophe PLAGNIOL-VILLARD #endif /* __R8A66597_H__ */ 618