xref: /rk3399_rockchip-uboot/drivers/usb/host/ehci-rmobile.c (revision ed7ce836cd7631fcb2e30fde4adc53b024f11f46)
1ede4d5e3SNobuhiro Iwamatsu /*
2ede4d5e3SNobuhiro Iwamatsu  *  EHCI HCD (Host Controller Driver) for USB.
3ede4d5e3SNobuhiro Iwamatsu  *
4ede4d5e3SNobuhiro Iwamatsu  *  Copyright (C) 2013,2014 Renesas Electronics Corporation
5ede4d5e3SNobuhiro Iwamatsu  *  Copyright (C) 2014 Nobuhiro Iwamatsu <nobuhiro.iwamatsu.yj@renesas.com>
6ede4d5e3SNobuhiro Iwamatsu  *
7ede4d5e3SNobuhiro Iwamatsu  *  SPDX-License-Identifier:     GPL-2.0
8ede4d5e3SNobuhiro Iwamatsu  */
9ede4d5e3SNobuhiro Iwamatsu 
10ede4d5e3SNobuhiro Iwamatsu #include <common.h>
11ede4d5e3SNobuhiro Iwamatsu #include <asm/io.h>
12ede4d5e3SNobuhiro Iwamatsu #include <asm/arch/ehci-rmobile.h>
13ede4d5e3SNobuhiro Iwamatsu #include "ehci.h"
14ede4d5e3SNobuhiro Iwamatsu 
15ede4d5e3SNobuhiro Iwamatsu #if defined(CONFIG_R8A7740)
16ede4d5e3SNobuhiro Iwamatsu static u32 usb_base_address[CONFIG_USB_MAX_CONTROLLER_COUNT] = {
17ede4d5e3SNobuhiro Iwamatsu 	0xC6700000
18ede4d5e3SNobuhiro Iwamatsu };
19ede4d5e3SNobuhiro Iwamatsu #elif defined(CONFIG_R8A7790)
20ede4d5e3SNobuhiro Iwamatsu static u32 usb_base_address[CONFIG_USB_MAX_CONTROLLER_COUNT] = {
21ede4d5e3SNobuhiro Iwamatsu 	0xEE080000,	/* USB0 (EHCI) */
22ede4d5e3SNobuhiro Iwamatsu 	0xEE0A0000,	/* USB1 */
23ede4d5e3SNobuhiro Iwamatsu 	0xEE0C0000,	/* USB2 */
24ede4d5e3SNobuhiro Iwamatsu 	0xEE000000	/* USB3 (USB3.0 Host)*/
25ede4d5e3SNobuhiro Iwamatsu };
26ede4d5e3SNobuhiro Iwamatsu #elif defined(CONFIG_R8A7791)
27ede4d5e3SNobuhiro Iwamatsu static u32 usb_base_address[CONFIG_USB_MAX_CONTROLLER_COUNT] = {
28ede4d5e3SNobuhiro Iwamatsu 	0xEE080000,	/* USB0 (EHCI) */
29ede4d5e3SNobuhiro Iwamatsu 	0xEE0C0000,	/* USB1 */
30ede4d5e3SNobuhiro Iwamatsu 	0xEE000000	/* USB3 (USB3.0 Host)*/
31ede4d5e3SNobuhiro Iwamatsu };
32*ed7ce836SNobuhiro Iwamatsu #elif defined(CONFIG_R8A7794)
33*ed7ce836SNobuhiro Iwamatsu static u32 usb_base_address[CONFIG_USB_MAX_CONTROLLER_COUNT] = {
34*ed7ce836SNobuhiro Iwamatsu 	0xEE080000,	/* USB0 (EHCI) */
35*ed7ce836SNobuhiro Iwamatsu 	0xEE0C0000,	/* USB1 */
36*ed7ce836SNobuhiro Iwamatsu 	/* R8A7794 does not have USB 3.0. */
37*ed7ce836SNobuhiro Iwamatsu };
38ede4d5e3SNobuhiro Iwamatsu #else
39ede4d5e3SNobuhiro Iwamatsu #error rmobile EHCI USB driver not supported on this platform
40ede4d5e3SNobuhiro Iwamatsu #endif
41ede4d5e3SNobuhiro Iwamatsu 
42ede4d5e3SNobuhiro Iwamatsu int ehci_hcd_stop(int index)
43ede4d5e3SNobuhiro Iwamatsu {
44ede4d5e3SNobuhiro Iwamatsu 	int i;
45ede4d5e3SNobuhiro Iwamatsu 	u32 base;
46ede4d5e3SNobuhiro Iwamatsu 	struct ahbcom_pci_bridge *ahbcom_pci;
47ede4d5e3SNobuhiro Iwamatsu 
48ede4d5e3SNobuhiro Iwamatsu 	base = usb_base_address[index];
49ede4d5e3SNobuhiro Iwamatsu 	ahbcom_pci = (struct ahbcom_pci_bridge *)(base + AHBPCI_OFFSET);
50ede4d5e3SNobuhiro Iwamatsu 	writel(0, &ahbcom_pci->ahb_bus_ctr);
51ede4d5e3SNobuhiro Iwamatsu 
52ede4d5e3SNobuhiro Iwamatsu 	/* reset ehci */
53ede4d5e3SNobuhiro Iwamatsu 	setbits_le32(base + EHCI_USBCMD, CMD_RESET);
54ede4d5e3SNobuhiro Iwamatsu 	for (i = 100; i > 0; i--) {
55ede4d5e3SNobuhiro Iwamatsu 		if (!(readl(base + EHCI_USBCMD) & CMD_RESET))
56ede4d5e3SNobuhiro Iwamatsu 			break;
57ede4d5e3SNobuhiro Iwamatsu 		udelay(100);
58ede4d5e3SNobuhiro Iwamatsu 	}
59ede4d5e3SNobuhiro Iwamatsu 
60ede4d5e3SNobuhiro Iwamatsu 	if (!i)
61ede4d5e3SNobuhiro Iwamatsu 		printf("error : ehci(%d) reset failed.\n", index);
62ede4d5e3SNobuhiro Iwamatsu 
63ede4d5e3SNobuhiro Iwamatsu 	if (index == (CONFIG_USB_MAX_CONTROLLER_COUNT - 1))
64ede4d5e3SNobuhiro Iwamatsu 		setbits_le32(SMSTPCR7, SMSTPCR703);
65ede4d5e3SNobuhiro Iwamatsu 
66ede4d5e3SNobuhiro Iwamatsu 	return 0;
67ede4d5e3SNobuhiro Iwamatsu }
68ede4d5e3SNobuhiro Iwamatsu 
69ede4d5e3SNobuhiro Iwamatsu int ehci_hcd_init(int index, enum usb_init_type init,
70ede4d5e3SNobuhiro Iwamatsu 	struct ehci_hccr **hccr, struct ehci_hcor **hcor)
71ede4d5e3SNobuhiro Iwamatsu {
72ede4d5e3SNobuhiro Iwamatsu 	u32 base;
73ede4d5e3SNobuhiro Iwamatsu 	u32 phys_base;
74ede4d5e3SNobuhiro Iwamatsu 	struct rmobile_ehci_reg *rehci;
75ede4d5e3SNobuhiro Iwamatsu 	struct ahbcom_pci_bridge *ahbcom_pci;
76ede4d5e3SNobuhiro Iwamatsu 	struct ahbconf_pci_bridge *ahbconf_pci;
77ede4d5e3SNobuhiro Iwamatsu 	struct ahb_pciconf *ahb_pciconf_ohci;
78ede4d5e3SNobuhiro Iwamatsu 	struct ahb_pciconf *ahb_pciconf_ehci;
79ede4d5e3SNobuhiro Iwamatsu 	uint32_t cap_base;
80ede4d5e3SNobuhiro Iwamatsu 
81ede4d5e3SNobuhiro Iwamatsu 	base = usb_base_address[index];
82ede4d5e3SNobuhiro Iwamatsu 	phys_base = base;
83ede4d5e3SNobuhiro Iwamatsu 	if (index == 0)
84ede4d5e3SNobuhiro Iwamatsu 		clrbits_le32(SMSTPCR7, SMSTPCR703);
85ede4d5e3SNobuhiro Iwamatsu 
86ede4d5e3SNobuhiro Iwamatsu 	rehci = (struct rmobile_ehci_reg *)(base + EHCI_OFFSET);
87ede4d5e3SNobuhiro Iwamatsu 	ahbcom_pci = (struct ahbcom_pci_bridge *)(base + AHBPCI_OFFSET);
88ede4d5e3SNobuhiro Iwamatsu 	ahbconf_pci =
89ede4d5e3SNobuhiro Iwamatsu 		(struct ahbconf_pci_bridge *)(base + PCI_CONF_AHBPCI_OFFSET);
90ede4d5e3SNobuhiro Iwamatsu 	ahb_pciconf_ohci = (struct ahb_pciconf *)(base + PCI_CONF_OHCI_OFFSET);
91ede4d5e3SNobuhiro Iwamatsu 	ahb_pciconf_ehci = (struct ahb_pciconf *)(base + PCI_CONF_EHCI_OFFSET);
92ede4d5e3SNobuhiro Iwamatsu 
93ede4d5e3SNobuhiro Iwamatsu 	/* Clock & Reset & Direct Power Down */
94ede4d5e3SNobuhiro Iwamatsu 	clrsetbits_le32(&ahbcom_pci->usbctr,
95ede4d5e3SNobuhiro Iwamatsu 			(DIRPD | PCICLK_MASK | USBH_RST), USBCTR_WIN_SIZE_1GB);
96ede4d5e3SNobuhiro Iwamatsu 	clrbits_le32(&ahbcom_pci->usbctr, PLL_RST);
97ede4d5e3SNobuhiro Iwamatsu 
98ede4d5e3SNobuhiro Iwamatsu 	/* AHB-PCI Bridge Communication Registers */
99ede4d5e3SNobuhiro Iwamatsu 	writel(AHB_BUS_CTR_INIT, &ahbcom_pci->ahb_bus_ctr);
100ede4d5e3SNobuhiro Iwamatsu 	writel((CONFIG_SYS_SDRAM_BASE & 0xf0000000) | PCIAHB_WIN_PREFETCH,
101ede4d5e3SNobuhiro Iwamatsu 	       &ahbcom_pci->pciahb_win1_ctr);
102ede4d5e3SNobuhiro Iwamatsu 	writel(0xf0000000 | PCIAHB_WIN_PREFETCH,
103ede4d5e3SNobuhiro Iwamatsu 	       &ahbcom_pci->pciahb_win2_ctr);
104ede4d5e3SNobuhiro Iwamatsu 	writel(phys_base | PCIWIN2_PCICMD, &ahbcom_pci->ahbpci_win2_ctr);
105ede4d5e3SNobuhiro Iwamatsu 
106ede4d5e3SNobuhiro Iwamatsu 	setbits_le32(&ahbcom_pci->pci_arbiter_ctr,
107ede4d5e3SNobuhiro Iwamatsu 		     PCIBP_MODE | PCIREQ1 | PCIREQ0);
108ede4d5e3SNobuhiro Iwamatsu 
109ede4d5e3SNobuhiro Iwamatsu 	/* PCI Configuration Registers for AHBPCI */
110ede4d5e3SNobuhiro Iwamatsu 	writel(PCIWIN1_PCICMD | AHB_CFG_AHBPCI,
111ede4d5e3SNobuhiro Iwamatsu 	       &ahbcom_pci->ahbpci_win1_ctr);
112ede4d5e3SNobuhiro Iwamatsu 	writel(phys_base + AHBPCI_OFFSET, &ahbconf_pci->basead);
113ede4d5e3SNobuhiro Iwamatsu 	writel(CONFIG_SYS_SDRAM_BASE & 0xf0000000, &ahbconf_pci->win1_basead);
114ede4d5e3SNobuhiro Iwamatsu 	writel(0xf0000000, &ahbconf_pci->win2_basead);
115ede4d5e3SNobuhiro Iwamatsu 	writel(SERREN | PERREN | MASTEREN | MEMEN,
116ede4d5e3SNobuhiro Iwamatsu 	       &ahbconf_pci->cmnd_sts);
117ede4d5e3SNobuhiro Iwamatsu 
118ede4d5e3SNobuhiro Iwamatsu 	/* PCI Configuration Registers for EHCI */
119ede4d5e3SNobuhiro Iwamatsu 	writel(PCIWIN1_PCICMD | AHB_CFG_HOST, &ahbcom_pci->ahbpci_win1_ctr);
120ede4d5e3SNobuhiro Iwamatsu 	writel(phys_base + OHCI_OFFSET, &ahb_pciconf_ohci->basead);
121ede4d5e3SNobuhiro Iwamatsu 	writel(phys_base + EHCI_OFFSET, &ahb_pciconf_ehci->basead);
122ede4d5e3SNobuhiro Iwamatsu 	writel(SERREN | PERREN | MASTEREN | MEMEN,
123ede4d5e3SNobuhiro Iwamatsu 	       &ahb_pciconf_ohci->cmnd_sts);
124ede4d5e3SNobuhiro Iwamatsu 	writel(SERREN | PERREN | MASTEREN | MEMEN,
125ede4d5e3SNobuhiro Iwamatsu 	       &ahb_pciconf_ehci->cmnd_sts);
126ede4d5e3SNobuhiro Iwamatsu 
127ede4d5e3SNobuhiro Iwamatsu 	/* Enable PCI interrupt */
128ede4d5e3SNobuhiro Iwamatsu 	setbits_le32(&ahbcom_pci->pci_int_enable,
129ede4d5e3SNobuhiro Iwamatsu 		     USBH_PMEEN | USBH_INTBEN | USBH_INTAEN);
130ede4d5e3SNobuhiro Iwamatsu 
131ede4d5e3SNobuhiro Iwamatsu 	*hccr = (struct ehci_hccr *)((uint32_t)&rehci->hciversion);
132ede4d5e3SNobuhiro Iwamatsu 	cap_base = ehci_readl(&(*hccr)->cr_capbase);
133ede4d5e3SNobuhiro Iwamatsu 	*hcor = (struct ehci_hcor *)((uint32_t)*hccr + HC_LENGTH(cap_base));
134ede4d5e3SNobuhiro Iwamatsu 
135ede4d5e3SNobuhiro Iwamatsu 	return 0;
136ede4d5e3SNobuhiro Iwamatsu }
137