xref: /rk3399_rockchip-uboot/drivers/usb/host/ehci-rmobile.c (revision 6841deb6209ee420b7bcb6e320a8a06fd57658df)
1ede4d5e3SNobuhiro Iwamatsu /*
2ede4d5e3SNobuhiro Iwamatsu  *  EHCI HCD (Host Controller Driver) for USB.
3ede4d5e3SNobuhiro Iwamatsu  *
4ede4d5e3SNobuhiro Iwamatsu  *  Copyright (C) 2013,2014 Renesas Electronics Corporation
5ede4d5e3SNobuhiro Iwamatsu  *  Copyright (C) 2014 Nobuhiro Iwamatsu <nobuhiro.iwamatsu.yj@renesas.com>
6ede4d5e3SNobuhiro Iwamatsu  *
7ede4d5e3SNobuhiro Iwamatsu  *  SPDX-License-Identifier:     GPL-2.0
8ede4d5e3SNobuhiro Iwamatsu  */
9ede4d5e3SNobuhiro Iwamatsu 
10ede4d5e3SNobuhiro Iwamatsu #include <common.h>
11ede4d5e3SNobuhiro Iwamatsu #include <asm/io.h>
12ede4d5e3SNobuhiro Iwamatsu #include <asm/arch/ehci-rmobile.h>
13ede4d5e3SNobuhiro Iwamatsu #include "ehci.h"
14ede4d5e3SNobuhiro Iwamatsu 
15ede4d5e3SNobuhiro Iwamatsu #if defined(CONFIG_R8A7740)
16*865ed5eaSNobuhiro Iwamatsu static u32 usb_base_address[] = {
17ede4d5e3SNobuhiro Iwamatsu 	0xC6700000
18ede4d5e3SNobuhiro Iwamatsu };
19ede4d5e3SNobuhiro Iwamatsu #elif defined(CONFIG_R8A7790)
20*865ed5eaSNobuhiro Iwamatsu static u32 usb_base_address[] = {
21ede4d5e3SNobuhiro Iwamatsu 	0xEE080000,	/* USB0 (EHCI) */
22ede4d5e3SNobuhiro Iwamatsu 	0xEE0A0000,	/* USB1 */
23ede4d5e3SNobuhiro Iwamatsu 	0xEE0C0000,	/* USB2 */
24ede4d5e3SNobuhiro Iwamatsu };
254dc94926SNobuhiro Iwamatsu #elif defined(CONFIG_R8A7791) || defined(CONFIG_R8A7793) || \
264dc94926SNobuhiro Iwamatsu 	defined(CONFIG_R8A7794)
27*865ed5eaSNobuhiro Iwamatsu static u32 usb_base_address[] = {
28ed7ce836SNobuhiro Iwamatsu 	0xEE080000,	/* USB0 (EHCI) */
29ed7ce836SNobuhiro Iwamatsu 	0xEE0C0000,	/* USB1 */
30ed7ce836SNobuhiro Iwamatsu };
31ede4d5e3SNobuhiro Iwamatsu #else
32ede4d5e3SNobuhiro Iwamatsu #error rmobile EHCI USB driver not supported on this platform
33ede4d5e3SNobuhiro Iwamatsu #endif
34ede4d5e3SNobuhiro Iwamatsu 
ehci_hcd_stop(int index)35ede4d5e3SNobuhiro Iwamatsu int ehci_hcd_stop(int index)
36ede4d5e3SNobuhiro Iwamatsu {
37ede4d5e3SNobuhiro Iwamatsu 	int i;
38ede4d5e3SNobuhiro Iwamatsu 	u32 base;
39ede4d5e3SNobuhiro Iwamatsu 	struct ahbcom_pci_bridge *ahbcom_pci;
40ede4d5e3SNobuhiro Iwamatsu 
41ede4d5e3SNobuhiro Iwamatsu 	base = usb_base_address[index];
42ede4d5e3SNobuhiro Iwamatsu 	ahbcom_pci = (struct ahbcom_pci_bridge *)(base + AHBPCI_OFFSET);
43ede4d5e3SNobuhiro Iwamatsu 	writel(0, &ahbcom_pci->ahb_bus_ctr);
44ede4d5e3SNobuhiro Iwamatsu 
45ede4d5e3SNobuhiro Iwamatsu 	/* reset ehci */
46ede4d5e3SNobuhiro Iwamatsu 	setbits_le32(base + EHCI_USBCMD, CMD_RESET);
47ede4d5e3SNobuhiro Iwamatsu 	for (i = 100; i > 0; i--) {
48ede4d5e3SNobuhiro Iwamatsu 		if (!(readl(base + EHCI_USBCMD) & CMD_RESET))
49ede4d5e3SNobuhiro Iwamatsu 			break;
50ede4d5e3SNobuhiro Iwamatsu 		udelay(100);
51ede4d5e3SNobuhiro Iwamatsu 	}
52ede4d5e3SNobuhiro Iwamatsu 
53ede4d5e3SNobuhiro Iwamatsu 	if (!i)
54ede4d5e3SNobuhiro Iwamatsu 		printf("error : ehci(%d) reset failed.\n", index);
55ede4d5e3SNobuhiro Iwamatsu 
56*865ed5eaSNobuhiro Iwamatsu 	if (index == (ARRAY_SIZE(usb_base_address) - 1))
57ede4d5e3SNobuhiro Iwamatsu 		setbits_le32(SMSTPCR7, SMSTPCR703);
58ede4d5e3SNobuhiro Iwamatsu 
59ede4d5e3SNobuhiro Iwamatsu 	return 0;
60ede4d5e3SNobuhiro Iwamatsu }
61ede4d5e3SNobuhiro Iwamatsu 
ehci_hcd_init(int index,enum usb_init_type init,struct ehci_hccr ** hccr,struct ehci_hcor ** hcor)62ede4d5e3SNobuhiro Iwamatsu int ehci_hcd_init(int index, enum usb_init_type init,
63ede4d5e3SNobuhiro Iwamatsu 	struct ehci_hccr **hccr, struct ehci_hcor **hcor)
64ede4d5e3SNobuhiro Iwamatsu {
65ede4d5e3SNobuhiro Iwamatsu 	u32 base;
66ede4d5e3SNobuhiro Iwamatsu 	u32 phys_base;
67ede4d5e3SNobuhiro Iwamatsu 	struct rmobile_ehci_reg *rehci;
68ede4d5e3SNobuhiro Iwamatsu 	struct ahbcom_pci_bridge *ahbcom_pci;
69ede4d5e3SNobuhiro Iwamatsu 	struct ahbconf_pci_bridge *ahbconf_pci;
70ede4d5e3SNobuhiro Iwamatsu 	struct ahb_pciconf *ahb_pciconf_ohci;
71ede4d5e3SNobuhiro Iwamatsu 	struct ahb_pciconf *ahb_pciconf_ehci;
72ede4d5e3SNobuhiro Iwamatsu 	uint32_t cap_base;
73ede4d5e3SNobuhiro Iwamatsu 
74ede4d5e3SNobuhiro Iwamatsu 	base = usb_base_address[index];
75ede4d5e3SNobuhiro Iwamatsu 	phys_base = base;
76ede4d5e3SNobuhiro Iwamatsu 	if (index == 0)
77ede4d5e3SNobuhiro Iwamatsu 		clrbits_le32(SMSTPCR7, SMSTPCR703);
78ede4d5e3SNobuhiro Iwamatsu 
79ede4d5e3SNobuhiro Iwamatsu 	rehci = (struct rmobile_ehci_reg *)(base + EHCI_OFFSET);
80ede4d5e3SNobuhiro Iwamatsu 	ahbcom_pci = (struct ahbcom_pci_bridge *)(base + AHBPCI_OFFSET);
81ede4d5e3SNobuhiro Iwamatsu 	ahbconf_pci =
82ede4d5e3SNobuhiro Iwamatsu 		(struct ahbconf_pci_bridge *)(base + PCI_CONF_AHBPCI_OFFSET);
83ede4d5e3SNobuhiro Iwamatsu 	ahb_pciconf_ohci = (struct ahb_pciconf *)(base + PCI_CONF_OHCI_OFFSET);
84ede4d5e3SNobuhiro Iwamatsu 	ahb_pciconf_ehci = (struct ahb_pciconf *)(base + PCI_CONF_EHCI_OFFSET);
85ede4d5e3SNobuhiro Iwamatsu 
86ede4d5e3SNobuhiro Iwamatsu 	/* Clock & Reset & Direct Power Down */
87ede4d5e3SNobuhiro Iwamatsu 	clrsetbits_le32(&ahbcom_pci->usbctr,
88ede4d5e3SNobuhiro Iwamatsu 			(DIRPD | PCICLK_MASK | USBH_RST), USBCTR_WIN_SIZE_1GB);
89ede4d5e3SNobuhiro Iwamatsu 	clrbits_le32(&ahbcom_pci->usbctr, PLL_RST);
90ede4d5e3SNobuhiro Iwamatsu 
91ede4d5e3SNobuhiro Iwamatsu 	/* AHB-PCI Bridge Communication Registers */
92ede4d5e3SNobuhiro Iwamatsu 	writel(AHB_BUS_CTR_INIT, &ahbcom_pci->ahb_bus_ctr);
93ede4d5e3SNobuhiro Iwamatsu 	writel((CONFIG_SYS_SDRAM_BASE & 0xf0000000) | PCIAHB_WIN_PREFETCH,
94ede4d5e3SNobuhiro Iwamatsu 	       &ahbcom_pci->pciahb_win1_ctr);
95ede4d5e3SNobuhiro Iwamatsu 	writel(0xf0000000 | PCIAHB_WIN_PREFETCH,
96ede4d5e3SNobuhiro Iwamatsu 	       &ahbcom_pci->pciahb_win2_ctr);
97ede4d5e3SNobuhiro Iwamatsu 	writel(phys_base | PCIWIN2_PCICMD, &ahbcom_pci->ahbpci_win2_ctr);
98ede4d5e3SNobuhiro Iwamatsu 
99ede4d5e3SNobuhiro Iwamatsu 	setbits_le32(&ahbcom_pci->pci_arbiter_ctr,
100ede4d5e3SNobuhiro Iwamatsu 		     PCIBP_MODE | PCIREQ1 | PCIREQ0);
101ede4d5e3SNobuhiro Iwamatsu 
102ede4d5e3SNobuhiro Iwamatsu 	/* PCI Configuration Registers for AHBPCI */
103ede4d5e3SNobuhiro Iwamatsu 	writel(PCIWIN1_PCICMD | AHB_CFG_AHBPCI,
104ede4d5e3SNobuhiro Iwamatsu 	       &ahbcom_pci->ahbpci_win1_ctr);
105ede4d5e3SNobuhiro Iwamatsu 	writel(phys_base + AHBPCI_OFFSET, &ahbconf_pci->basead);
106ede4d5e3SNobuhiro Iwamatsu 	writel(CONFIG_SYS_SDRAM_BASE & 0xf0000000, &ahbconf_pci->win1_basead);
107ede4d5e3SNobuhiro Iwamatsu 	writel(0xf0000000, &ahbconf_pci->win2_basead);
108ede4d5e3SNobuhiro Iwamatsu 	writel(SERREN | PERREN | MASTEREN | MEMEN,
109ede4d5e3SNobuhiro Iwamatsu 	       &ahbconf_pci->cmnd_sts);
110ede4d5e3SNobuhiro Iwamatsu 
111ede4d5e3SNobuhiro Iwamatsu 	/* PCI Configuration Registers for EHCI */
112ede4d5e3SNobuhiro Iwamatsu 	writel(PCIWIN1_PCICMD | AHB_CFG_HOST, &ahbcom_pci->ahbpci_win1_ctr);
113ede4d5e3SNobuhiro Iwamatsu 	writel(phys_base + OHCI_OFFSET, &ahb_pciconf_ohci->basead);
114ede4d5e3SNobuhiro Iwamatsu 	writel(phys_base + EHCI_OFFSET, &ahb_pciconf_ehci->basead);
115ede4d5e3SNobuhiro Iwamatsu 	writel(SERREN | PERREN | MASTEREN | MEMEN,
116ede4d5e3SNobuhiro Iwamatsu 	       &ahb_pciconf_ohci->cmnd_sts);
117ede4d5e3SNobuhiro Iwamatsu 	writel(SERREN | PERREN | MASTEREN | MEMEN,
118ede4d5e3SNobuhiro Iwamatsu 	       &ahb_pciconf_ehci->cmnd_sts);
119ede4d5e3SNobuhiro Iwamatsu 
120ede4d5e3SNobuhiro Iwamatsu 	/* Enable PCI interrupt */
121ede4d5e3SNobuhiro Iwamatsu 	setbits_le32(&ahbcom_pci->pci_int_enable,
122ede4d5e3SNobuhiro Iwamatsu 		     USBH_PMEEN | USBH_INTBEN | USBH_INTAEN);
123ede4d5e3SNobuhiro Iwamatsu 
124ede4d5e3SNobuhiro Iwamatsu 	*hccr = (struct ehci_hccr *)((uint32_t)&rehci->hciversion);
125ede4d5e3SNobuhiro Iwamatsu 	cap_base = ehci_readl(&(*hccr)->cr_capbase);
126ede4d5e3SNobuhiro Iwamatsu 	*hcor = (struct ehci_hcor *)((uint32_t)*hccr + HC_LENGTH(cap_base));
127ede4d5e3SNobuhiro Iwamatsu 
128ede4d5e3SNobuhiro Iwamatsu 	return 0;
129ede4d5e3SNobuhiro Iwamatsu }
130