xref: /rk3399_rockchip-uboot/drivers/rtc/imxdi.c (revision 02ffb580e6ab7aaa7f6703ed35f489e97439cb65)
1ebd6ca9aSBenoît Thébaudeau /*
2ebd6ca9aSBenoît Thébaudeau  * (C) Copyright 2009-2012 ADVANSEE
3ebd6ca9aSBenoît Thébaudeau  * Benoît Thébaudeau <benoit.thebaudeau@advansee.com>
4ebd6ca9aSBenoît Thébaudeau  *
5ebd6ca9aSBenoît Thébaudeau  * Based on the Linux rtc-imxdi.c driver, which is:
6ebd6ca9aSBenoît Thébaudeau  * Copyright 2008-2009 Freescale Semiconductor, Inc. All Rights Reserved.
7ebd6ca9aSBenoît Thébaudeau  * Copyright 2010 Orex Computed Radiography
8ebd6ca9aSBenoît Thébaudeau  *
91a459660SWolfgang Denk  * SPDX-License-Identifier:	GPL-2.0+
10ebd6ca9aSBenoît Thébaudeau  */
11ebd6ca9aSBenoît Thébaudeau 
12ebd6ca9aSBenoît Thébaudeau /*
13ebd6ca9aSBenoît Thébaudeau  * Date & Time support for Freescale i.MX DryIce RTC
14ebd6ca9aSBenoît Thébaudeau  */
15ebd6ca9aSBenoît Thébaudeau 
16ebd6ca9aSBenoît Thébaudeau #include <common.h>
17ebd6ca9aSBenoît Thébaudeau #include <command.h>
18ebd6ca9aSBenoît Thébaudeau #include <linux/compat.h>
19ebd6ca9aSBenoît Thébaudeau #include <rtc.h>
20ebd6ca9aSBenoît Thébaudeau 
21ebd6ca9aSBenoît Thébaudeau #if defined(CONFIG_CMD_DATE)
22ebd6ca9aSBenoît Thébaudeau 
23ebd6ca9aSBenoît Thébaudeau #include <asm/io.h>
24ebd6ca9aSBenoît Thébaudeau #include <asm/arch/imx-regs.h>
25ebd6ca9aSBenoît Thébaudeau 
26ebd6ca9aSBenoît Thébaudeau /* DryIce Register Definitions */
27ebd6ca9aSBenoît Thébaudeau 
28ebd6ca9aSBenoît Thébaudeau struct imxdi_regs {
29ebd6ca9aSBenoît Thébaudeau 	u32 dtcmr;			/* Time Counter MSB Reg */
30ebd6ca9aSBenoît Thébaudeau 	u32 dtclr;			/* Time Counter LSB Reg */
31ebd6ca9aSBenoît Thébaudeau 	u32 dcamr;			/* Clock Alarm MSB Reg */
32ebd6ca9aSBenoît Thébaudeau 	u32 dcalr;			/* Clock Alarm LSB Reg */
33ebd6ca9aSBenoît Thébaudeau 	u32 dcr;			/* Control Reg */
34ebd6ca9aSBenoît Thébaudeau 	u32 dsr;			/* Status Reg */
35ebd6ca9aSBenoît Thébaudeau 	u32 dier;			/* Interrupt Enable Reg */
36ebd6ca9aSBenoît Thébaudeau };
37ebd6ca9aSBenoît Thébaudeau 
38ebd6ca9aSBenoît Thébaudeau #define DCAMR_UNSET	0xFFFFFFFF	/* doomsday - 1 sec */
39ebd6ca9aSBenoît Thébaudeau 
40ebd6ca9aSBenoît Thébaudeau #define DCR_TCE		(1 << 3)	/* Time Counter Enable */
41ebd6ca9aSBenoît Thébaudeau 
42ebd6ca9aSBenoît Thébaudeau #define DSR_WBF		(1 << 10)	/* Write Busy Flag */
43ebd6ca9aSBenoît Thébaudeau #define DSR_WNF		(1 << 9)	/* Write Next Flag */
44ebd6ca9aSBenoît Thébaudeau #define DSR_WCF		(1 << 8)	/* Write Complete Flag */
45ebd6ca9aSBenoît Thébaudeau #define DSR_WEF		(1 << 7)	/* Write Error Flag */
46ebd6ca9aSBenoît Thébaudeau #define DSR_CAF		(1 << 4)	/* Clock Alarm Flag */
47ebd6ca9aSBenoît Thébaudeau #define DSR_NVF		(1 << 1)	/* Non-Valid Flag */
48ebd6ca9aSBenoît Thébaudeau #define DSR_SVF		(1 << 0)	/* Security Violation Flag */
49ebd6ca9aSBenoît Thébaudeau 
50ebd6ca9aSBenoît Thébaudeau #define DIER_WNIE	(1 << 9)	/* Write Next Interrupt Enable */
51ebd6ca9aSBenoît Thébaudeau #define DIER_WCIE	(1 << 8)	/* Write Complete Interrupt Enable */
52ebd6ca9aSBenoît Thébaudeau #define DIER_WEIE	(1 << 7)	/* Write Error Interrupt Enable */
53ebd6ca9aSBenoît Thébaudeau #define DIER_CAIE	(1 << 4)	/* Clock Alarm Interrupt Enable */
54ebd6ca9aSBenoît Thébaudeau 
55ebd6ca9aSBenoît Thébaudeau /* Driver Private Data */
56ebd6ca9aSBenoît Thébaudeau 
57ebd6ca9aSBenoît Thébaudeau struct imxdi_data {
58ebd6ca9aSBenoît Thébaudeau 	struct imxdi_regs __iomem	*regs;
59ebd6ca9aSBenoît Thébaudeau 	int				init_done;
60ebd6ca9aSBenoît Thébaudeau };
61ebd6ca9aSBenoît Thébaudeau 
62ebd6ca9aSBenoît Thébaudeau static struct imxdi_data data;
63ebd6ca9aSBenoît Thébaudeau 
64ebd6ca9aSBenoît Thébaudeau /*
65ebd6ca9aSBenoît Thébaudeau  * This function attempts to clear the dryice write-error flag.
66ebd6ca9aSBenoît Thébaudeau  *
67ebd6ca9aSBenoît Thébaudeau  * A dryice write error is similar to a bus fault and should not occur in
68ebd6ca9aSBenoît Thébaudeau  * normal operation.  Clearing the flag requires another write, so the root
69ebd6ca9aSBenoît Thébaudeau  * cause of the problem may need to be fixed before the flag can be cleared.
70ebd6ca9aSBenoît Thébaudeau  */
clear_write_error(void)71ebd6ca9aSBenoît Thébaudeau static void clear_write_error(void)
72ebd6ca9aSBenoît Thébaudeau {
73ebd6ca9aSBenoît Thébaudeau 	int cnt;
74ebd6ca9aSBenoît Thébaudeau 
75ebd6ca9aSBenoît Thébaudeau 	puts("### Warning: RTC - Register write error!\n");
76ebd6ca9aSBenoît Thébaudeau 
77ebd6ca9aSBenoît Thébaudeau 	/* clear the write error flag */
78ebd6ca9aSBenoît Thébaudeau 	__raw_writel(DSR_WEF, &data.regs->dsr);
79ebd6ca9aSBenoît Thébaudeau 
80ebd6ca9aSBenoît Thébaudeau 	/* wait for it to take effect */
81ebd6ca9aSBenoît Thébaudeau 	for (cnt = 0; cnt < 1000; cnt++) {
82ebd6ca9aSBenoît Thébaudeau 		if ((__raw_readl(&data.regs->dsr) & DSR_WEF) == 0)
83ebd6ca9aSBenoît Thébaudeau 			return;
84ebd6ca9aSBenoît Thébaudeau 		udelay(10);
85ebd6ca9aSBenoît Thébaudeau 	}
86ebd6ca9aSBenoît Thébaudeau 	puts("### Error: RTC - Cannot clear write-error flag!\n");
87ebd6ca9aSBenoît Thébaudeau }
88ebd6ca9aSBenoît Thébaudeau 
89ebd6ca9aSBenoît Thébaudeau /*
90ebd6ca9aSBenoît Thébaudeau  * Write a dryice register and wait until it completes.
91ebd6ca9aSBenoît Thébaudeau  *
92ebd6ca9aSBenoît Thébaudeau  * Use interrupt flags to determine when the write has completed.
93ebd6ca9aSBenoît Thébaudeau  */
94ebd6ca9aSBenoît Thébaudeau #define DI_WRITE_WAIT(val, reg)						\
95ebd6ca9aSBenoît Thébaudeau (									\
96ebd6ca9aSBenoît Thébaudeau 	/* do the register write */					\
97ebd6ca9aSBenoît Thébaudeau 	__raw_writel((val), &data.regs->reg),				\
98ebd6ca9aSBenoît Thébaudeau 									\
99ebd6ca9aSBenoît Thébaudeau 	di_write_wait((val), #reg)					\
100ebd6ca9aSBenoît Thébaudeau )
di_write_wait(u32 val,const char * reg)101ebd6ca9aSBenoît Thébaudeau static int di_write_wait(u32 val, const char *reg)
102ebd6ca9aSBenoît Thébaudeau {
103ebd6ca9aSBenoît Thébaudeau 	int cnt;
104ebd6ca9aSBenoît Thébaudeau 	int ret = 0;
105ebd6ca9aSBenoît Thébaudeau 	int rc = 0;
106ebd6ca9aSBenoît Thébaudeau 
107ebd6ca9aSBenoît Thébaudeau 	/* wait for the write to finish */
108ebd6ca9aSBenoît Thébaudeau 	for (cnt = 0; cnt < 100; cnt++) {
109ebd6ca9aSBenoît Thébaudeau 		if ((__raw_readl(&data.regs->dsr) & (DSR_WCF | DSR_WEF)) != 0) {
110ebd6ca9aSBenoît Thébaudeau 			ret = 1;
111ebd6ca9aSBenoît Thébaudeau 			break;
112ebd6ca9aSBenoît Thébaudeau 		}
113ebd6ca9aSBenoît Thébaudeau 		udelay(10);
114ebd6ca9aSBenoît Thébaudeau 	}
115ebd6ca9aSBenoît Thébaudeau 	if (ret == 0)
116ebd6ca9aSBenoît Thébaudeau 		printf("### Warning: RTC - Write-wait timeout "
117ebd6ca9aSBenoît Thébaudeau 				"val = 0x%.8x reg = %s\n", val, reg);
118ebd6ca9aSBenoît Thébaudeau 
119ebd6ca9aSBenoît Thébaudeau 	/* check for write error */
120ebd6ca9aSBenoît Thébaudeau 	if (__raw_readl(&data.regs->dsr) & DSR_WEF) {
121ebd6ca9aSBenoît Thébaudeau 		clear_write_error();
122ebd6ca9aSBenoît Thébaudeau 		rc = -1;
123ebd6ca9aSBenoît Thébaudeau 	}
124ebd6ca9aSBenoît Thébaudeau 
125ebd6ca9aSBenoît Thébaudeau 	return rc;
126ebd6ca9aSBenoît Thébaudeau }
127ebd6ca9aSBenoît Thébaudeau 
128ebd6ca9aSBenoît Thébaudeau /*
129ebd6ca9aSBenoît Thébaudeau  * Initialize dryice hardware
130ebd6ca9aSBenoît Thébaudeau  */
di_init(void)131ebd6ca9aSBenoît Thébaudeau static int di_init(void)
132ebd6ca9aSBenoît Thébaudeau {
133ebd6ca9aSBenoît Thébaudeau 	int rc = 0;
134ebd6ca9aSBenoît Thébaudeau 
135ebd6ca9aSBenoît Thébaudeau 	data.regs = (struct imxdi_regs __iomem *)IMX_DRYICE_BASE;
136ebd6ca9aSBenoît Thébaudeau 
137ebd6ca9aSBenoît Thébaudeau 	/* mask all interrupts */
138ebd6ca9aSBenoît Thébaudeau 	__raw_writel(0, &data.regs->dier);
139ebd6ca9aSBenoît Thébaudeau 
140ebd6ca9aSBenoît Thébaudeau 	/* put dryice into valid state */
141ebd6ca9aSBenoît Thébaudeau 	if (__raw_readl(&data.regs->dsr) & DSR_NVF) {
142ebd6ca9aSBenoît Thébaudeau 		rc = DI_WRITE_WAIT(DSR_NVF | DSR_SVF, dsr);
143ebd6ca9aSBenoît Thébaudeau 		if (rc)
144ebd6ca9aSBenoît Thébaudeau 			goto err;
145ebd6ca9aSBenoît Thébaudeau 	}
146ebd6ca9aSBenoît Thébaudeau 
147ebd6ca9aSBenoît Thébaudeau 	/* initialize alarm */
148ebd6ca9aSBenoît Thébaudeau 	rc = DI_WRITE_WAIT(DCAMR_UNSET, dcamr);
149ebd6ca9aSBenoît Thébaudeau 	if (rc)
150ebd6ca9aSBenoît Thébaudeau 		goto err;
151ebd6ca9aSBenoît Thébaudeau 	rc = DI_WRITE_WAIT(0, dcalr);
152ebd6ca9aSBenoît Thébaudeau 	if (rc)
153ebd6ca9aSBenoît Thébaudeau 		goto err;
154ebd6ca9aSBenoît Thébaudeau 
155ebd6ca9aSBenoît Thébaudeau 	/* clear alarm flag */
156ebd6ca9aSBenoît Thébaudeau 	if (__raw_readl(&data.regs->dsr) & DSR_CAF) {
157ebd6ca9aSBenoît Thébaudeau 		rc = DI_WRITE_WAIT(DSR_CAF, dsr);
158ebd6ca9aSBenoît Thébaudeau 		if (rc)
159ebd6ca9aSBenoît Thébaudeau 			goto err;
160ebd6ca9aSBenoît Thébaudeau 	}
161ebd6ca9aSBenoît Thébaudeau 
162ebd6ca9aSBenoît Thébaudeau 	/* the timer won't count if it has never been written to */
163ebd6ca9aSBenoît Thébaudeau 	if (__raw_readl(&data.regs->dtcmr) == 0) {
164ebd6ca9aSBenoît Thébaudeau 		rc = DI_WRITE_WAIT(0, dtcmr);
165ebd6ca9aSBenoît Thébaudeau 		if (rc)
166ebd6ca9aSBenoît Thébaudeau 			goto err;
167ebd6ca9aSBenoît Thébaudeau 	}
168ebd6ca9aSBenoît Thébaudeau 
169ebd6ca9aSBenoît Thébaudeau 	/* start keeping time */
170ebd6ca9aSBenoît Thébaudeau 	if (!(__raw_readl(&data.regs->dcr) & DCR_TCE)) {
171ebd6ca9aSBenoît Thébaudeau 		rc = DI_WRITE_WAIT(__raw_readl(&data.regs->dcr) | DCR_TCE, dcr);
172ebd6ca9aSBenoît Thébaudeau 		if (rc)
173ebd6ca9aSBenoît Thébaudeau 			goto err;
174ebd6ca9aSBenoît Thébaudeau 	}
175ebd6ca9aSBenoît Thébaudeau 
176ebd6ca9aSBenoît Thébaudeau 	data.init_done = 1;
177ebd6ca9aSBenoît Thébaudeau 	return 0;
178ebd6ca9aSBenoît Thébaudeau 
179ebd6ca9aSBenoît Thébaudeau err:
180ebd6ca9aSBenoît Thébaudeau 	return rc;
181ebd6ca9aSBenoît Thébaudeau }
182ebd6ca9aSBenoît Thébaudeau 
rtc_get(struct rtc_time * tmp)183ebd6ca9aSBenoît Thébaudeau int rtc_get(struct rtc_time *tmp)
184ebd6ca9aSBenoît Thébaudeau {
185ebd6ca9aSBenoît Thébaudeau 	unsigned long now;
186ebd6ca9aSBenoît Thébaudeau 	int rc = 0;
187ebd6ca9aSBenoît Thébaudeau 
188ebd6ca9aSBenoît Thébaudeau 	if (!data.init_done) {
189ebd6ca9aSBenoît Thébaudeau 		rc = di_init();
190ebd6ca9aSBenoît Thébaudeau 		if (rc)
191ebd6ca9aSBenoît Thébaudeau 			goto err;
192ebd6ca9aSBenoît Thébaudeau 	}
193ebd6ca9aSBenoît Thébaudeau 
194ebd6ca9aSBenoît Thébaudeau 	now = __raw_readl(&data.regs->dtcmr);
1959f9276c3SSimon Glass 	rtc_to_tm(now, tmp);
196ebd6ca9aSBenoît Thébaudeau 
197ebd6ca9aSBenoît Thébaudeau err:
198ebd6ca9aSBenoît Thébaudeau 	return rc;
199ebd6ca9aSBenoît Thébaudeau }
200ebd6ca9aSBenoît Thébaudeau 
rtc_set(struct rtc_time * tmp)201ebd6ca9aSBenoît Thébaudeau int rtc_set(struct rtc_time *tmp)
202ebd6ca9aSBenoît Thébaudeau {
203ebd6ca9aSBenoît Thébaudeau 	unsigned long now;
204ebd6ca9aSBenoît Thébaudeau 	int rc;
205ebd6ca9aSBenoît Thébaudeau 
206ebd6ca9aSBenoît Thébaudeau 	if (!data.init_done) {
207ebd6ca9aSBenoît Thébaudeau 		rc = di_init();
208ebd6ca9aSBenoît Thébaudeau 		if (rc)
209ebd6ca9aSBenoît Thébaudeau 			goto err;
210ebd6ca9aSBenoît Thébaudeau 	}
211ebd6ca9aSBenoît Thébaudeau 
212*71420983SSimon Glass 	now = rtc_mktime(tmp);
213ebd6ca9aSBenoît Thébaudeau 	/* zero the fractional part first */
214ebd6ca9aSBenoît Thébaudeau 	rc = DI_WRITE_WAIT(0, dtclr);
215ebd6ca9aSBenoît Thébaudeau 	if (rc == 0)
216ebd6ca9aSBenoît Thébaudeau 		rc = DI_WRITE_WAIT(now, dtcmr);
217ebd6ca9aSBenoît Thébaudeau 
218ebd6ca9aSBenoît Thébaudeau err:
219ebd6ca9aSBenoît Thébaudeau 	return rc;
220ebd6ca9aSBenoît Thébaudeau }
221ebd6ca9aSBenoît Thébaudeau 
rtc_reset(void)222ebd6ca9aSBenoît Thébaudeau void rtc_reset(void)
223ebd6ca9aSBenoît Thébaudeau {
224ebd6ca9aSBenoît Thébaudeau 	di_init();
225ebd6ca9aSBenoît Thébaudeau }
226ebd6ca9aSBenoît Thébaudeau 
227ebd6ca9aSBenoît Thébaudeau #endif
228