144af9950SKever Yang /*
244af9950SKever Yang * (C) Copyright 2015 Google, Inc
344af9950SKever Yang * Copyright 2014 Rockchip Inc.
444af9950SKever Yang *
544af9950SKever Yang * SPDX-License-Identifier: GPL-2.0
644af9950SKever Yang *
744af9950SKever Yang * Adapted from the very similar rk3288 ddr init.
844af9950SKever Yang */
944af9950SKever Yang
1044af9950SKever Yang #include <common.h>
1144af9950SKever Yang #include <clk.h>
1244af9950SKever Yang #include <dm.h>
1344af9950SKever Yang #include <dt-structs.h>
1444af9950SKever Yang #include <errno.h>
1544af9950SKever Yang #include <ram.h>
1644af9950SKever Yang #include <regmap.h>
1744af9950SKever Yang #include <syscon.h>
1844af9950SKever Yang #include <asm/io.h>
1944af9950SKever Yang #include <asm/arch/clock.h>
2044af9950SKever Yang #include <asm/arch/cru_rk3188.h>
2144af9950SKever Yang #include <asm/arch/ddr_rk3188.h>
2244af9950SKever Yang #include <asm/arch/grf_rk3188.h>
2344af9950SKever Yang #include <asm/arch/pmu_rk3188.h>
24451da917SYouMin Chen #include <asm/arch/sdram_rk3288.h>
25e1f97ec3SYouMin Chen #include <asm/arch/sdram.h>
2644af9950SKever Yang #include <linux/err.h>
2744af9950SKever Yang
2844af9950SKever Yang DECLARE_GLOBAL_DATA_PTR;
2944af9950SKever Yang
3044af9950SKever Yang struct chan_info {
3144af9950SKever Yang struct rk3288_ddr_pctl *pctl;
3244af9950SKever Yang struct rk3288_ddr_publ *publ;
3344af9950SKever Yang struct rk3188_msch *msch;
3444af9950SKever Yang };
3544af9950SKever Yang
3644af9950SKever Yang struct dram_info {
3744af9950SKever Yang struct chan_info chan[1];
3844af9950SKever Yang struct ram_info info;
3944af9950SKever Yang struct clk ddr_clk;
4044af9950SKever Yang struct rk3188_cru *cru;
4144af9950SKever Yang struct rk3188_grf *grf;
4244af9950SKever Yang struct rk3188_sgrf *sgrf;
4344af9950SKever Yang struct rk3188_pmu *pmu;
4444af9950SKever Yang };
4544af9950SKever Yang
4644af9950SKever Yang struct rk3188_sdram_params {
4744af9950SKever Yang #if CONFIG_IS_ENABLED(OF_PLATDATA)
4844af9950SKever Yang struct dtd_rockchip_rk3188_dmc of_plat;
4944af9950SKever Yang #endif
5044af9950SKever Yang struct rk3288_sdram_channel ch[2];
5144af9950SKever Yang struct rk3288_sdram_pctl_timing pctl_timing;
5244af9950SKever Yang struct rk3288_sdram_phy_timing phy_timing;
5344af9950SKever Yang struct rk3288_base_params base;
5444af9950SKever Yang int num_channels;
5544af9950SKever Yang struct regmap *map;
5644af9950SKever Yang };
5744af9950SKever Yang
5844af9950SKever Yang const int ddrconf_table[] = {
5944af9950SKever Yang /*
6044af9950SKever Yang * [5:4] row(13+n)
6144af9950SKever Yang * [1:0] col(9+n), assume bw=2
6244af9950SKever Yang * row col,bw
6344af9950SKever Yang */
6444af9950SKever Yang 0,
6544af9950SKever Yang ((2 << DDRCONF_ROW_SHIFT) | 1 << DDRCONF_COL_SHIFT),
6644af9950SKever Yang ((1 << DDRCONF_ROW_SHIFT) | 1 << DDRCONF_COL_SHIFT),
6744af9950SKever Yang ((0 << DDRCONF_ROW_SHIFT) | 1 << DDRCONF_COL_SHIFT),
6844af9950SKever Yang ((2 << DDRCONF_ROW_SHIFT) | 2 << DDRCONF_COL_SHIFT),
6944af9950SKever Yang ((1 << DDRCONF_ROW_SHIFT) | 2 << DDRCONF_COL_SHIFT),
7044af9950SKever Yang ((0 << DDRCONF_ROW_SHIFT) | 2 << DDRCONF_COL_SHIFT),
7144af9950SKever Yang ((1 << DDRCONF_ROW_SHIFT) | 0 << DDRCONF_COL_SHIFT),
7244af9950SKever Yang ((0 << DDRCONF_ROW_SHIFT) | 0 << DDRCONF_COL_SHIFT),
7344af9950SKever Yang 0,
7444af9950SKever Yang 0,
7544af9950SKever Yang 0,
7644af9950SKever Yang 0,
7744af9950SKever Yang 0,
7844af9950SKever Yang 0,
7944af9950SKever Yang 0,
8044af9950SKever Yang };
8144af9950SKever Yang
8244af9950SKever Yang #define TEST_PATTEN 0x5aa5f00f
8344af9950SKever Yang #define DQS_GATE_TRAINING_ERROR_RANK0 (1 << 4)
8444af9950SKever Yang #define DQS_GATE_TRAINING_ERROR_RANK1 (2 << 4)
8544af9950SKever Yang
8644af9950SKever Yang #ifdef CONFIG_SPL_BUILD
copy_to_reg(u32 * dest,const u32 * src,u32 n)8744af9950SKever Yang static void copy_to_reg(u32 *dest, const u32 *src, u32 n)
8844af9950SKever Yang {
8944af9950SKever Yang int i;
9044af9950SKever Yang
9144af9950SKever Yang for (i = 0; i < n / sizeof(u32); i++) {
9244af9950SKever Yang writel(*src, dest);
9344af9950SKever Yang src++;
9444af9950SKever Yang dest++;
9544af9950SKever Yang }
9644af9950SKever Yang }
9744af9950SKever Yang
ddr_reset(struct rk3188_cru * cru,u32 ch,u32 ctl,u32 phy)9844af9950SKever Yang static void ddr_reset(struct rk3188_cru *cru, u32 ch, u32 ctl, u32 phy)
9944af9950SKever Yang {
10044af9950SKever Yang u32 phy_ctl_srstn_shift = 13;
10144af9950SKever Yang u32 ctl_psrstn_shift = 11;
10244af9950SKever Yang u32 ctl_srstn_shift = 10;
10344af9950SKever Yang u32 phy_psrstn_shift = 9;
10444af9950SKever Yang u32 phy_srstn_shift = 8;
10544af9950SKever Yang
10644af9950SKever Yang rk_clrsetreg(&cru->cru_softrst_con[5],
10744af9950SKever Yang 1 << phy_ctl_srstn_shift | 1 << ctl_psrstn_shift |
10844af9950SKever Yang 1 << ctl_srstn_shift | 1 << phy_psrstn_shift |
10944af9950SKever Yang 1 << phy_srstn_shift,
11044af9950SKever Yang phy << phy_ctl_srstn_shift | ctl << ctl_psrstn_shift |
11144af9950SKever Yang ctl << ctl_srstn_shift | phy << phy_psrstn_shift |
11244af9950SKever Yang phy << phy_srstn_shift);
11344af9950SKever Yang }
11444af9950SKever Yang
ddr_phy_ctl_reset(struct rk3188_cru * cru,u32 ch,u32 n)11544af9950SKever Yang static void ddr_phy_ctl_reset(struct rk3188_cru *cru, u32 ch, u32 n)
11644af9950SKever Yang {
11744af9950SKever Yang u32 phy_ctl_srstn_shift = 13;
11844af9950SKever Yang
11944af9950SKever Yang rk_clrsetreg(&cru->cru_softrst_con[5],
12044af9950SKever Yang 1 << phy_ctl_srstn_shift, n << phy_ctl_srstn_shift);
12144af9950SKever Yang }
12244af9950SKever Yang
phy_pctrl_reset(struct rk3188_cru * cru,struct rk3288_ddr_publ * publ,int channel)12344af9950SKever Yang static void phy_pctrl_reset(struct rk3188_cru *cru,
12444af9950SKever Yang struct rk3288_ddr_publ *publ,
12544af9950SKever Yang int channel)
12644af9950SKever Yang {
12744af9950SKever Yang int i;
12844af9950SKever Yang
12944af9950SKever Yang ddr_reset(cru, channel, 1, 1);
13044af9950SKever Yang udelay(1);
13144af9950SKever Yang clrbits_le32(&publ->acdllcr, ACDLLCR_DLLSRST);
13244af9950SKever Yang for (i = 0; i < 4; i++)
13344af9950SKever Yang clrbits_le32(&publ->datx8[i].dxdllcr, DXDLLCR_DLLSRST);
13444af9950SKever Yang
13544af9950SKever Yang udelay(10);
13644af9950SKever Yang setbits_le32(&publ->acdllcr, ACDLLCR_DLLSRST);
13744af9950SKever Yang for (i = 0; i < 4; i++)
13844af9950SKever Yang setbits_le32(&publ->datx8[i].dxdllcr, DXDLLCR_DLLSRST);
13944af9950SKever Yang
14044af9950SKever Yang udelay(10);
14144af9950SKever Yang ddr_reset(cru, channel, 1, 0);
14244af9950SKever Yang udelay(10);
14344af9950SKever Yang ddr_reset(cru, channel, 0, 0);
14444af9950SKever Yang udelay(10);
14544af9950SKever Yang }
14644af9950SKever Yang
phy_dll_bypass_set(struct rk3288_ddr_publ * publ,u32 freq)14744af9950SKever Yang static void phy_dll_bypass_set(struct rk3288_ddr_publ *publ,
14844af9950SKever Yang u32 freq)
14944af9950SKever Yang {
15044af9950SKever Yang int i;
15144af9950SKever Yang
15244af9950SKever Yang if (freq <= 250000000) {
15344af9950SKever Yang if (freq <= 150000000)
15444af9950SKever Yang clrbits_le32(&publ->dllgcr, SBIAS_BYPASS);
15544af9950SKever Yang else
15644af9950SKever Yang setbits_le32(&publ->dllgcr, SBIAS_BYPASS);
15744af9950SKever Yang setbits_le32(&publ->acdllcr, ACDLLCR_DLLDIS);
15844af9950SKever Yang for (i = 0; i < 4; i++)
15944af9950SKever Yang setbits_le32(&publ->datx8[i].dxdllcr,
16044af9950SKever Yang DXDLLCR_DLLDIS);
16144af9950SKever Yang
16244af9950SKever Yang setbits_le32(&publ->pir, PIR_DLLBYP);
16344af9950SKever Yang } else {
16444af9950SKever Yang clrbits_le32(&publ->dllgcr, SBIAS_BYPASS);
16544af9950SKever Yang clrbits_le32(&publ->acdllcr, ACDLLCR_DLLDIS);
16644af9950SKever Yang for (i = 0; i < 4; i++) {
16744af9950SKever Yang clrbits_le32(&publ->datx8[i].dxdllcr,
16844af9950SKever Yang DXDLLCR_DLLDIS);
16944af9950SKever Yang }
17044af9950SKever Yang
17144af9950SKever Yang clrbits_le32(&publ->pir, PIR_DLLBYP);
17244af9950SKever Yang }
17344af9950SKever Yang }
17444af9950SKever Yang
dfi_cfg(struct rk3288_ddr_pctl * pctl,u32 dramtype)17544af9950SKever Yang static void dfi_cfg(struct rk3288_ddr_pctl *pctl, u32 dramtype)
17644af9950SKever Yang {
17744af9950SKever Yang writel(DFI_INIT_START, &pctl->dfistcfg0);
17844af9950SKever Yang writel(DFI_DRAM_CLK_SR_EN | DFI_DRAM_CLK_DPD_EN,
17944af9950SKever Yang &pctl->dfistcfg1);
18044af9950SKever Yang writel(DFI_PARITY_INTR_EN | DFI_PARITY_EN, &pctl->dfistcfg2);
18144af9950SKever Yang writel(7 << TLP_RESP_TIME_SHIFT | LP_SR_EN | LP_PD_EN,
18244af9950SKever Yang &pctl->dfilpcfg0);
18344af9950SKever Yang
18444af9950SKever Yang writel(2 << TCTRL_DELAY_TIME_SHIFT, &pctl->dfitctrldelay);
18544af9950SKever Yang writel(1 << TPHY_WRDATA_TIME_SHIFT, &pctl->dfitphywrdata);
18644af9950SKever Yang writel(0xf << TPHY_RDLAT_TIME_SHIFT, &pctl->dfitphyrdlat);
18744af9950SKever Yang writel(2 << TDRAM_CLK_DIS_TIME_SHIFT, &pctl->dfitdramclkdis);
18844af9950SKever Yang writel(2 << TDRAM_CLK_EN_TIME_SHIFT, &pctl->dfitdramclken);
18944af9950SKever Yang writel(1, &pctl->dfitphyupdtype0);
19044af9950SKever Yang
19144af9950SKever Yang /* cs0 and cs1 write odt enable */
19244af9950SKever Yang writel((RANK0_ODT_WRITE_SEL | RANK1_ODT_WRITE_SEL),
19344af9950SKever Yang &pctl->dfiodtcfg);
19444af9950SKever Yang /* odt write length */
19544af9950SKever Yang writel(7 << ODT_LEN_BL8_W_SHIFT, &pctl->dfiodtcfg1);
19644af9950SKever Yang /* phyupd and ctrlupd disabled */
19744af9950SKever Yang writel(0, &pctl->dfiupdcfg);
19844af9950SKever Yang }
19944af9950SKever Yang
ddr_set_enable(struct rk3188_grf * grf,uint channel,bool enable)20044af9950SKever Yang static void ddr_set_enable(struct rk3188_grf *grf, uint channel, bool enable)
20144af9950SKever Yang {
20244af9950SKever Yang uint val = 0;
20344af9950SKever Yang
20444af9950SKever Yang if (enable)
20544af9950SKever Yang val = 1 << DDR_16BIT_EN_SHIFT;
20644af9950SKever Yang
20744af9950SKever Yang rk_clrsetreg(&grf->ddrc_con0, 1 << DDR_16BIT_EN_SHIFT, val);
20844af9950SKever Yang }
20944af9950SKever Yang
ddr_set_ddr3_mode(struct rk3188_grf * grf,uint channel,bool ddr3_mode)21044af9950SKever Yang static void ddr_set_ddr3_mode(struct rk3188_grf *grf, uint channel,
21144af9950SKever Yang bool ddr3_mode)
21244af9950SKever Yang {
21344af9950SKever Yang uint mask, val;
21444af9950SKever Yang
21544af9950SKever Yang mask = MSCH4_MAINDDR3_MASK << MSCH4_MAINDDR3_SHIFT;
21644af9950SKever Yang val = ddr3_mode << MSCH4_MAINDDR3_SHIFT;
21744af9950SKever Yang rk_clrsetreg(&grf->soc_con2, mask, val);
21844af9950SKever Yang }
21944af9950SKever Yang
ddr_rank_2_row15en(struct rk3188_grf * grf,bool enable)22044af9950SKever Yang static void ddr_rank_2_row15en(struct rk3188_grf *grf, bool enable)
22144af9950SKever Yang {
22244af9950SKever Yang uint mask, val;
22344af9950SKever Yang
22444af9950SKever Yang mask = RANK_TO_ROW15_EN_MASK << RANK_TO_ROW15_EN_SHIFT;
22544af9950SKever Yang val = enable << RANK_TO_ROW15_EN_SHIFT;
22644af9950SKever Yang rk_clrsetreg(&grf->soc_con2, mask, val);
22744af9950SKever Yang }
22844af9950SKever Yang
pctl_cfg(int channel,struct rk3288_ddr_pctl * pctl,struct rk3188_sdram_params * sdram_params,struct rk3188_grf * grf)22944af9950SKever Yang static void pctl_cfg(int channel, struct rk3288_ddr_pctl *pctl,
23044af9950SKever Yang struct rk3188_sdram_params *sdram_params,
23144af9950SKever Yang struct rk3188_grf *grf)
23244af9950SKever Yang {
23344af9950SKever Yang copy_to_reg(&pctl->togcnt1u, &sdram_params->pctl_timing.togcnt1u,
23444af9950SKever Yang sizeof(sdram_params->pctl_timing));
23544af9950SKever Yang switch (sdram_params->base.dramtype) {
23644af9950SKever Yang case DDR3:
23744af9950SKever Yang if (sdram_params->phy_timing.mr[1] & DDR3_DLL_DISABLE) {
23844af9950SKever Yang writel(sdram_params->pctl_timing.tcl - 3,
23944af9950SKever Yang &pctl->dfitrddataen);
24044af9950SKever Yang } else {
24144af9950SKever Yang writel(sdram_params->pctl_timing.tcl - 2,
24244af9950SKever Yang &pctl->dfitrddataen);
24344af9950SKever Yang }
24444af9950SKever Yang writel(sdram_params->pctl_timing.tcwl - 1,
24544af9950SKever Yang &pctl->dfitphywrlat);
24644af9950SKever Yang writel(0 << MDDR_LPDDR2_CLK_STOP_IDLE_SHIFT | DDR3_EN |
24744af9950SKever Yang DDR2_DDR3_BL_8 | (6 - 4) << TFAW_SHIFT | PD_EXIT_SLOW |
24844af9950SKever Yang 1 << PD_TYPE_SHIFT | 0 << PD_IDLE_SHIFT,
24944af9950SKever Yang &pctl->mcfg);
25044af9950SKever Yang ddr_set_ddr3_mode(grf, channel, true);
25144af9950SKever Yang ddr_set_enable(grf, channel, true);
25244af9950SKever Yang break;
25344af9950SKever Yang }
25444af9950SKever Yang
25544af9950SKever Yang setbits_le32(&pctl->scfg, 1);
25644af9950SKever Yang }
25744af9950SKever Yang
phy_cfg(const struct chan_info * chan,int channel,struct rk3188_sdram_params * sdram_params)25844af9950SKever Yang static void phy_cfg(const struct chan_info *chan, int channel,
25944af9950SKever Yang struct rk3188_sdram_params *sdram_params)
26044af9950SKever Yang {
26144af9950SKever Yang struct rk3288_ddr_publ *publ = chan->publ;
26244af9950SKever Yang struct rk3188_msch *msch = chan->msch;
26344af9950SKever Yang uint ddr_freq_mhz = sdram_params->base.ddr_freq / 1000000;
26444af9950SKever Yang u32 dinit2;
26544af9950SKever Yang int i;
26644af9950SKever Yang
26744af9950SKever Yang dinit2 = DIV_ROUND_UP(ddr_freq_mhz * 200000, 1000);
26844af9950SKever Yang /* DDR PHY Timing */
26944af9950SKever Yang copy_to_reg(&publ->dtpr[0], &sdram_params->phy_timing.dtpr0,
27044af9950SKever Yang sizeof(sdram_params->phy_timing));
27144af9950SKever Yang writel(sdram_params->base.noc_timing, &msch->ddrtiming);
27244af9950SKever Yang writel(0x3f, &msch->readlatency);
27344af9950SKever Yang writel(DIV_ROUND_UP(ddr_freq_mhz * 5120, 1000) << PRT_DLLLOCK_SHIFT |
27444af9950SKever Yang DIV_ROUND_UP(ddr_freq_mhz * 50, 1000) << PRT_DLLSRST_SHIFT |
27544af9950SKever Yang 8 << PRT_ITMSRST_SHIFT, &publ->ptr[0]);
27644af9950SKever Yang writel(DIV_ROUND_UP(ddr_freq_mhz * 500000, 1000) << PRT_DINIT0_SHIFT |
27744af9950SKever Yang DIV_ROUND_UP(ddr_freq_mhz * 400, 1000) << PRT_DINIT1_SHIFT,
27844af9950SKever Yang &publ->ptr[1]);
27944af9950SKever Yang writel(min(dinit2, 0x1ffffU) << PRT_DINIT2_SHIFT |
28044af9950SKever Yang DIV_ROUND_UP(ddr_freq_mhz * 1000, 1000) << PRT_DINIT3_SHIFT,
28144af9950SKever Yang &publ->ptr[2]);
28244af9950SKever Yang
28344af9950SKever Yang switch (sdram_params->base.dramtype) {
28444af9950SKever Yang case DDR3:
28544af9950SKever Yang clrbits_le32(&publ->pgcr, 0x1f);
28644af9950SKever Yang clrsetbits_le32(&publ->dcr, DDRMD_MASK << DDRMD_SHIFT,
28744af9950SKever Yang DDRMD_DDR3 << DDRMD_SHIFT);
28844af9950SKever Yang break;
28944af9950SKever Yang }
29044af9950SKever Yang if (sdram_params->base.odt) {
29144af9950SKever Yang /*dynamic RTT enable */
29244af9950SKever Yang for (i = 0; i < 4; i++)
29344af9950SKever Yang setbits_le32(&publ->datx8[i].dxgcr, DQSRTT | DQRTT);
29444af9950SKever Yang } else {
29544af9950SKever Yang /*dynamic RTT disable */
29644af9950SKever Yang for (i = 0; i < 4; i++)
29744af9950SKever Yang clrbits_le32(&publ->datx8[i].dxgcr, DQSRTT | DQRTT);
29844af9950SKever Yang }
29944af9950SKever Yang }
30044af9950SKever Yang
phy_init(struct rk3288_ddr_publ * publ)30144af9950SKever Yang static void phy_init(struct rk3288_ddr_publ *publ)
30244af9950SKever Yang {
30344af9950SKever Yang setbits_le32(&publ->pir, PIR_INIT | PIR_DLLSRST
30444af9950SKever Yang | PIR_DLLLOCK | PIR_ZCAL | PIR_ITMSRST | PIR_CLRSR);
30544af9950SKever Yang udelay(1);
30644af9950SKever Yang while ((readl(&publ->pgsr) &
30744af9950SKever Yang (PGSR_IDONE | PGSR_DLDONE | PGSR_ZCDONE)) !=
30844af9950SKever Yang (PGSR_IDONE | PGSR_DLDONE | PGSR_ZCDONE))
30944af9950SKever Yang ;
31044af9950SKever Yang }
31144af9950SKever Yang
send_command(struct rk3288_ddr_pctl * pctl,u32 rank,u32 cmd,u32 arg)31244af9950SKever Yang static void send_command(struct rk3288_ddr_pctl *pctl, u32 rank,
31344af9950SKever Yang u32 cmd, u32 arg)
31444af9950SKever Yang {
31544af9950SKever Yang writel((START_CMD | (rank << 20) | arg | cmd), &pctl->mcmd);
31644af9950SKever Yang udelay(1);
31744af9950SKever Yang while (readl(&pctl->mcmd) & START_CMD)
31844af9950SKever Yang ;
31944af9950SKever Yang }
32044af9950SKever Yang
send_command_op(struct rk3288_ddr_pctl * pctl,u32 rank,u32 cmd,u32 ma,u32 op)32144af9950SKever Yang static inline void send_command_op(struct rk3288_ddr_pctl *pctl,
32244af9950SKever Yang u32 rank, u32 cmd, u32 ma, u32 op)
32344af9950SKever Yang {
32444af9950SKever Yang send_command(pctl, rank, cmd, (ma & LPDDR2_MA_MASK) << LPDDR2_MA_SHIFT |
32544af9950SKever Yang (op & LPDDR2_OP_MASK) << LPDDR2_OP_SHIFT);
32644af9950SKever Yang }
32744af9950SKever Yang
memory_init(struct rk3288_ddr_publ * publ,u32 dramtype)32844af9950SKever Yang static void memory_init(struct rk3288_ddr_publ *publ,
32944af9950SKever Yang u32 dramtype)
33044af9950SKever Yang {
33144af9950SKever Yang setbits_le32(&publ->pir,
33244af9950SKever Yang (PIR_INIT | PIR_DRAMINIT | PIR_LOCKBYP
33344af9950SKever Yang | PIR_ZCALBYP | PIR_CLRSR | PIR_ICPC
33444af9950SKever Yang | (dramtype == DDR3 ? PIR_DRAMRST : 0)));
33544af9950SKever Yang udelay(1);
33644af9950SKever Yang while ((readl(&publ->pgsr) & (PGSR_IDONE | PGSR_DLDONE))
33744af9950SKever Yang != (PGSR_IDONE | PGSR_DLDONE))
33844af9950SKever Yang ;
33944af9950SKever Yang }
34044af9950SKever Yang
move_to_config_state(struct rk3288_ddr_publ * publ,struct rk3288_ddr_pctl * pctl)34144af9950SKever Yang static void move_to_config_state(struct rk3288_ddr_publ *publ,
34244af9950SKever Yang struct rk3288_ddr_pctl *pctl)
34344af9950SKever Yang {
34444af9950SKever Yang unsigned int state;
34544af9950SKever Yang
34644af9950SKever Yang while (1) {
34744af9950SKever Yang state = readl(&pctl->stat) & PCTL_STAT_MSK;
34844af9950SKever Yang
34944af9950SKever Yang switch (state) {
35044af9950SKever Yang case LOW_POWER:
35144af9950SKever Yang writel(WAKEUP_STATE, &pctl->sctl);
35244af9950SKever Yang while ((readl(&pctl->stat) & PCTL_STAT_MSK)
35344af9950SKever Yang != ACCESS)
35444af9950SKever Yang ;
35544af9950SKever Yang /* wait DLL lock */
35644af9950SKever Yang while ((readl(&publ->pgsr) & PGSR_DLDONE)
35744af9950SKever Yang != PGSR_DLDONE)
35844af9950SKever Yang ;
35944af9950SKever Yang /*
36044af9950SKever Yang * if at low power state,need wakeup first,
36144af9950SKever Yang * and then enter the config, so
36244af9950SKever Yang * fallthrough
36344af9950SKever Yang */
36444af9950SKever Yang case ACCESS:
36544af9950SKever Yang /* fallthrough */
36644af9950SKever Yang case INIT_MEM:
36744af9950SKever Yang writel(CFG_STATE, &pctl->sctl);
36844af9950SKever Yang while ((readl(&pctl->stat) & PCTL_STAT_MSK) != CONFIG)
36944af9950SKever Yang ;
37044af9950SKever Yang break;
37144af9950SKever Yang case CONFIG:
37244af9950SKever Yang return;
37344af9950SKever Yang default:
37444af9950SKever Yang break;
37544af9950SKever Yang }
37644af9950SKever Yang }
37744af9950SKever Yang }
37844af9950SKever Yang
set_bandwidth_ratio(const struct chan_info * chan,int channel,u32 n,struct rk3188_grf * grf)37944af9950SKever Yang static void set_bandwidth_ratio(const struct chan_info *chan, int channel,
38044af9950SKever Yang u32 n, struct rk3188_grf *grf)
38144af9950SKever Yang {
38244af9950SKever Yang struct rk3288_ddr_pctl *pctl = chan->pctl;
38344af9950SKever Yang struct rk3288_ddr_publ *publ = chan->publ;
38444af9950SKever Yang struct rk3188_msch *msch = chan->msch;
38544af9950SKever Yang
38644af9950SKever Yang if (n == 1) {
38744af9950SKever Yang setbits_le32(&pctl->ppcfg, 1);
38844af9950SKever Yang ddr_set_enable(grf, channel, 1);
38944af9950SKever Yang setbits_le32(&msch->ddrtiming, 1 << 31);
39044af9950SKever Yang /* Data Byte disable*/
39144af9950SKever Yang clrbits_le32(&publ->datx8[2].dxgcr, 1);
39244af9950SKever Yang clrbits_le32(&publ->datx8[3].dxgcr, 1);
39344af9950SKever Yang /* disable DLL */
39444af9950SKever Yang setbits_le32(&publ->datx8[2].dxdllcr, DXDLLCR_DLLDIS);
39544af9950SKever Yang setbits_le32(&publ->datx8[3].dxdllcr, DXDLLCR_DLLDIS);
39644af9950SKever Yang } else {
39744af9950SKever Yang clrbits_le32(&pctl->ppcfg, 1);
39844af9950SKever Yang ddr_set_enable(grf, channel, 0);
39944af9950SKever Yang clrbits_le32(&msch->ddrtiming, 1 << 31);
40044af9950SKever Yang /* Data Byte enable*/
40144af9950SKever Yang setbits_le32(&publ->datx8[2].dxgcr, 1);
40244af9950SKever Yang setbits_le32(&publ->datx8[3].dxgcr, 1);
40344af9950SKever Yang
40444af9950SKever Yang /* enable DLL */
40544af9950SKever Yang clrbits_le32(&publ->datx8[2].dxdllcr, DXDLLCR_DLLDIS);
40644af9950SKever Yang clrbits_le32(&publ->datx8[3].dxdllcr, DXDLLCR_DLLDIS);
40744af9950SKever Yang /* reset DLL */
40844af9950SKever Yang clrbits_le32(&publ->datx8[2].dxdllcr, DXDLLCR_DLLSRST);
40944af9950SKever Yang clrbits_le32(&publ->datx8[3].dxdllcr, DXDLLCR_DLLSRST);
41044af9950SKever Yang udelay(10);
41144af9950SKever Yang setbits_le32(&publ->datx8[2].dxdllcr, DXDLLCR_DLLSRST);
41244af9950SKever Yang setbits_le32(&publ->datx8[3].dxdllcr, DXDLLCR_DLLSRST);
41344af9950SKever Yang }
41444af9950SKever Yang setbits_le32(&pctl->dfistcfg0, 1 << 2);
41544af9950SKever Yang }
41644af9950SKever Yang
data_training(const struct chan_info * chan,int channel,struct rk3188_sdram_params * sdram_params)41744af9950SKever Yang static int data_training(const struct chan_info *chan, int channel,
41844af9950SKever Yang struct rk3188_sdram_params *sdram_params)
41944af9950SKever Yang {
42044af9950SKever Yang unsigned int j;
42144af9950SKever Yang int ret = 0;
42244af9950SKever Yang u32 rank;
42344af9950SKever Yang int i;
42444af9950SKever Yang u32 step[2] = { PIR_QSTRN, PIR_RVTRN };
42544af9950SKever Yang struct rk3288_ddr_publ *publ = chan->publ;
42644af9950SKever Yang struct rk3288_ddr_pctl *pctl = chan->pctl;
42744af9950SKever Yang
42844af9950SKever Yang /* disable auto refresh */
42944af9950SKever Yang writel(0, &pctl->trefi);
43044af9950SKever Yang
43144af9950SKever Yang if (sdram_params->base.dramtype != LPDDR3)
43244af9950SKever Yang setbits_le32(&publ->pgcr, 1 << PGCR_DQSCFG_SHIFT);
43344af9950SKever Yang rank = sdram_params->ch[channel].rank | 1;
43444af9950SKever Yang for (j = 0; j < ARRAY_SIZE(step); j++) {
43544af9950SKever Yang /*
43644af9950SKever Yang * trigger QSTRN and RVTRN
43744af9950SKever Yang * clear DTDONE status
43844af9950SKever Yang */
43944af9950SKever Yang setbits_le32(&publ->pir, PIR_CLRSR);
44044af9950SKever Yang
44144af9950SKever Yang /* trigger DTT */
44244af9950SKever Yang setbits_le32(&publ->pir,
44344af9950SKever Yang PIR_INIT | step[j] | PIR_LOCKBYP | PIR_ZCALBYP |
44444af9950SKever Yang PIR_CLRSR);
44544af9950SKever Yang udelay(1);
44644af9950SKever Yang /* wait echo byte DTDONE */
44744af9950SKever Yang while ((readl(&publ->datx8[0].dxgsr[0]) & rank)
44844af9950SKever Yang != rank)
44944af9950SKever Yang ;
45044af9950SKever Yang while ((readl(&publ->datx8[1].dxgsr[0]) & rank)
45144af9950SKever Yang != rank)
45244af9950SKever Yang ;
45344af9950SKever Yang if (!(readl(&pctl->ppcfg) & 1)) {
45444af9950SKever Yang while ((readl(&publ->datx8[2].dxgsr[0])
45544af9950SKever Yang & rank) != rank)
45644af9950SKever Yang ;
45744af9950SKever Yang while ((readl(&publ->datx8[3].dxgsr[0])
45844af9950SKever Yang & rank) != rank)
45944af9950SKever Yang ;
46044af9950SKever Yang }
46144af9950SKever Yang if (readl(&publ->pgsr) &
46244af9950SKever Yang (PGSR_DTERR | PGSR_RVERR | PGSR_RVEIRR)) {
46344af9950SKever Yang ret = -1;
46444af9950SKever Yang break;
46544af9950SKever Yang }
46644af9950SKever Yang }
46744af9950SKever Yang /* send some auto refresh to complement the lost while DTT */
46844af9950SKever Yang for (i = 0; i < (rank > 1 ? 8 : 4); i++)
46944af9950SKever Yang send_command(pctl, rank, REF_CMD, 0);
47044af9950SKever Yang
47144af9950SKever Yang if (sdram_params->base.dramtype != LPDDR3)
47244af9950SKever Yang clrbits_le32(&publ->pgcr, 1 << PGCR_DQSCFG_SHIFT);
47344af9950SKever Yang
47444af9950SKever Yang /* resume auto refresh */
47544af9950SKever Yang writel(sdram_params->pctl_timing.trefi, &pctl->trefi);
47644af9950SKever Yang
47744af9950SKever Yang return ret;
47844af9950SKever Yang }
47944af9950SKever Yang
move_to_access_state(const struct chan_info * chan)48044af9950SKever Yang static void move_to_access_state(const struct chan_info *chan)
48144af9950SKever Yang {
48244af9950SKever Yang struct rk3288_ddr_publ *publ = chan->publ;
48344af9950SKever Yang struct rk3288_ddr_pctl *pctl = chan->pctl;
48444af9950SKever Yang unsigned int state;
48544af9950SKever Yang
48644af9950SKever Yang while (1) {
48744af9950SKever Yang state = readl(&pctl->stat) & PCTL_STAT_MSK;
48844af9950SKever Yang
48944af9950SKever Yang switch (state) {
49044af9950SKever Yang case LOW_POWER:
49144af9950SKever Yang if (((readl(&pctl->stat) >> LP_TRIG_SHIFT) &
49244af9950SKever Yang LP_TRIG_MASK) == 1)
49344af9950SKever Yang return;
49444af9950SKever Yang
49544af9950SKever Yang writel(WAKEUP_STATE, &pctl->sctl);
49644af9950SKever Yang while ((readl(&pctl->stat) & PCTL_STAT_MSK) != ACCESS)
49744af9950SKever Yang ;
49844af9950SKever Yang /* wait DLL lock */
49944af9950SKever Yang while ((readl(&publ->pgsr) & PGSR_DLDONE)
50044af9950SKever Yang != PGSR_DLDONE)
50144af9950SKever Yang ;
50244af9950SKever Yang break;
50344af9950SKever Yang case INIT_MEM:
50444af9950SKever Yang writel(CFG_STATE, &pctl->sctl);
50544af9950SKever Yang while ((readl(&pctl->stat) & PCTL_STAT_MSK) != CONFIG)
50644af9950SKever Yang ;
50744af9950SKever Yang /* fallthrough */
50844af9950SKever Yang case CONFIG:
50944af9950SKever Yang writel(GO_STATE, &pctl->sctl);
51044af9950SKever Yang while ((readl(&pctl->stat) & PCTL_STAT_MSK) == CONFIG)
51144af9950SKever Yang ;
51244af9950SKever Yang break;
51344af9950SKever Yang case ACCESS:
51444af9950SKever Yang return;
51544af9950SKever Yang default:
51644af9950SKever Yang break;
51744af9950SKever Yang }
51844af9950SKever Yang }
51944af9950SKever Yang }
52044af9950SKever Yang
dram_cfg_rbc(const struct chan_info * chan,u32 chnum,struct rk3188_sdram_params * sdram_params)52144af9950SKever Yang static void dram_cfg_rbc(const struct chan_info *chan, u32 chnum,
52244af9950SKever Yang struct rk3188_sdram_params *sdram_params)
52344af9950SKever Yang {
52444af9950SKever Yang struct rk3288_ddr_publ *publ = chan->publ;
52544af9950SKever Yang
52644af9950SKever Yang if (sdram_params->ch[chnum].bk == 3)
52744af9950SKever Yang clrsetbits_le32(&publ->dcr, PDQ_MASK << PDQ_SHIFT,
52844af9950SKever Yang 1 << PDQ_SHIFT);
52944af9950SKever Yang else
53044af9950SKever Yang clrbits_le32(&publ->dcr, PDQ_MASK << PDQ_SHIFT);
53144af9950SKever Yang
53244af9950SKever Yang writel(sdram_params->base.ddrconfig, &chan->msch->ddrconf);
53344af9950SKever Yang }
53444af9950SKever Yang
dram_all_config(const struct dram_info * dram,struct rk3188_sdram_params * sdram_params)53544af9950SKever Yang static void dram_all_config(const struct dram_info *dram,
53644af9950SKever Yang struct rk3188_sdram_params *sdram_params)
53744af9950SKever Yang {
53844af9950SKever Yang unsigned int chan;
53944af9950SKever Yang u32 sys_reg = 0;
54044af9950SKever Yang
54144af9950SKever Yang sys_reg |= sdram_params->base.dramtype << SYS_REG_DDRTYPE_SHIFT;
54244af9950SKever Yang sys_reg |= (sdram_params->num_channels - 1) << SYS_REG_NUM_CH_SHIFT;
54344af9950SKever Yang for (chan = 0; chan < sdram_params->num_channels; chan++) {
54444af9950SKever Yang const struct rk3288_sdram_channel *info =
54544af9950SKever Yang &sdram_params->ch[chan];
54644af9950SKever Yang
54744af9950SKever Yang sys_reg |= info->row_3_4 << SYS_REG_ROW_3_4_SHIFT(chan);
54844af9950SKever Yang sys_reg |= 1 << SYS_REG_CHINFO_SHIFT(chan);
54944af9950SKever Yang sys_reg |= (info->rank - 1) << SYS_REG_RANK_SHIFT(chan);
55044af9950SKever Yang sys_reg |= (info->col - 9) << SYS_REG_COL_SHIFT(chan);
55144af9950SKever Yang sys_reg |= info->bk == 3 ? 0 : 1 << SYS_REG_BK_SHIFT(chan);
55244af9950SKever Yang sys_reg |= (info->cs0_row - 13) << SYS_REG_CS0_ROW_SHIFT(chan);
55344af9950SKever Yang sys_reg |= (info->cs1_row - 13) << SYS_REG_CS1_ROW_SHIFT(chan);
55444af9950SKever Yang sys_reg |= (2 >> info->bw) << SYS_REG_BW_SHIFT(chan);
55544af9950SKever Yang sys_reg |= (2 >> info->dbw) << SYS_REG_DBW_SHIFT(chan);
55644af9950SKever Yang
55744af9950SKever Yang dram_cfg_rbc(&dram->chan[chan], chan, sdram_params);
55844af9950SKever Yang }
55944af9950SKever Yang if (sdram_params->ch[0].rank == 2)
56044af9950SKever Yang ddr_rank_2_row15en(dram->grf, 0);
56144af9950SKever Yang else
56244af9950SKever Yang ddr_rank_2_row15en(dram->grf, 1);
56344af9950SKever Yang
56444af9950SKever Yang writel(sys_reg, &dram->pmu->sys_reg[2]);
56544af9950SKever Yang }
56644af9950SKever Yang
sdram_rank_bw_detect(struct dram_info * dram,int channel,struct rk3188_sdram_params * sdram_params)56744af9950SKever Yang static int sdram_rank_bw_detect(struct dram_info *dram, int channel,
56844af9950SKever Yang struct rk3188_sdram_params *sdram_params)
56944af9950SKever Yang {
57044af9950SKever Yang int reg;
57144af9950SKever Yang int need_trainig = 0;
57244af9950SKever Yang const struct chan_info *chan = &dram->chan[channel];
57344af9950SKever Yang struct rk3288_ddr_publ *publ = chan->publ;
57444af9950SKever Yang
57544af9950SKever Yang ddr_rank_2_row15en(dram->grf, 0);
57644af9950SKever Yang
57744af9950SKever Yang if (data_training(chan, channel, sdram_params) < 0) {
57844af9950SKever Yang printf("first data training fail!\n");
57944af9950SKever Yang reg = readl(&publ->datx8[0].dxgsr[0]);
58044af9950SKever Yang /* Check the result for rank 0 */
58144af9950SKever Yang if ((channel == 0) && (reg & DQS_GATE_TRAINING_ERROR_RANK0)) {
58244af9950SKever Yang printf("data training fail!\n");
58344af9950SKever Yang return -EIO;
58444af9950SKever Yang }
58544af9950SKever Yang
58644af9950SKever Yang /* Check the result for rank 1 */
58744af9950SKever Yang if (reg & DQS_GATE_TRAINING_ERROR_RANK1) {
58844af9950SKever Yang sdram_params->ch[channel].rank = 1;
58944af9950SKever Yang clrsetbits_le32(&publ->pgcr, 0xF << 18,
59044af9950SKever Yang sdram_params->ch[channel].rank << 18);
59144af9950SKever Yang need_trainig = 1;
59244af9950SKever Yang }
59344af9950SKever Yang reg = readl(&publ->datx8[2].dxgsr[0]);
59444af9950SKever Yang if (reg & (1 << 4)) {
59544af9950SKever Yang sdram_params->ch[channel].bw = 1;
59644af9950SKever Yang set_bandwidth_ratio(chan, channel,
59744af9950SKever Yang sdram_params->ch[channel].bw,
59844af9950SKever Yang dram->grf);
59944af9950SKever Yang need_trainig = 1;
60044af9950SKever Yang }
60144af9950SKever Yang }
60244af9950SKever Yang /* Assume the Die bit width are the same with the chip bit width */
60344af9950SKever Yang sdram_params->ch[channel].dbw = sdram_params->ch[channel].bw;
60444af9950SKever Yang
60544af9950SKever Yang if (need_trainig &&
60644af9950SKever Yang (data_training(chan, channel, sdram_params) < 0)) {
60744af9950SKever Yang if (sdram_params->base.dramtype == LPDDR3) {
60844af9950SKever Yang ddr_phy_ctl_reset(dram->cru, channel, 1);
60944af9950SKever Yang udelay(10);
61044af9950SKever Yang ddr_phy_ctl_reset(dram->cru, channel, 0);
61144af9950SKever Yang udelay(10);
61244af9950SKever Yang }
61344af9950SKever Yang printf("2nd data training failed!");
61444af9950SKever Yang return -EIO;
61544af9950SKever Yang }
61644af9950SKever Yang
61744af9950SKever Yang return 0;
61844af9950SKever Yang }
61944af9950SKever Yang
62044af9950SKever Yang /*
62144af9950SKever Yang * Detect ram columns and rows.
62244af9950SKever Yang * @dram: dram info struct
62344af9950SKever Yang * @channel: channel number to handle
62444af9950SKever Yang * @sdram_params: sdram parameters, function will fill in col and row values
62544af9950SKever Yang *
62644af9950SKever Yang * Returns 0 or negative on error.
62744af9950SKever Yang */
sdram_col_row_detect(struct dram_info * dram,int channel,struct rk3188_sdram_params * sdram_params)62844af9950SKever Yang static int sdram_col_row_detect(struct dram_info *dram, int channel,
62944af9950SKever Yang struct rk3188_sdram_params *sdram_params)
63044af9950SKever Yang {
63144af9950SKever Yang int row, col;
63244af9950SKever Yang unsigned int addr;
63344af9950SKever Yang const struct chan_info *chan = &dram->chan[channel];
63444af9950SKever Yang struct rk3288_ddr_pctl *pctl = chan->pctl;
63544af9950SKever Yang struct rk3288_ddr_publ *publ = chan->publ;
63644af9950SKever Yang int ret = 0;
63744af9950SKever Yang
63844af9950SKever Yang /* Detect col */
63944af9950SKever Yang for (col = 11; col >= 9; col--) {
64044af9950SKever Yang writel(0, CONFIG_SYS_SDRAM_BASE);
64144af9950SKever Yang addr = CONFIG_SYS_SDRAM_BASE +
64244af9950SKever Yang (1 << (col + sdram_params->ch[channel].bw - 1));
64344af9950SKever Yang writel(TEST_PATTEN, addr);
64444af9950SKever Yang if ((readl(addr) == TEST_PATTEN) &&
64544af9950SKever Yang (readl(CONFIG_SYS_SDRAM_BASE) == 0))
64644af9950SKever Yang break;
64744af9950SKever Yang }
64844af9950SKever Yang if (col == 8) {
64944af9950SKever Yang printf("Col detect error\n");
65044af9950SKever Yang ret = -EINVAL;
65144af9950SKever Yang goto out;
65244af9950SKever Yang } else {
65344af9950SKever Yang sdram_params->ch[channel].col = col;
65444af9950SKever Yang }
65544af9950SKever Yang
65644af9950SKever Yang ddr_rank_2_row15en(dram->grf, 1);
65744af9950SKever Yang move_to_config_state(publ, pctl);
65844af9950SKever Yang writel(1, &chan->msch->ddrconf);
65944af9950SKever Yang move_to_access_state(chan);
66044af9950SKever Yang /* Detect row, max 15,min13 in rk3188*/
66144af9950SKever Yang for (row = 16; row >= 13; row--) {
66244af9950SKever Yang writel(0, CONFIG_SYS_SDRAM_BASE);
66344af9950SKever Yang addr = CONFIG_SYS_SDRAM_BASE + (1 << (row + 15 - 1));
66444af9950SKever Yang writel(TEST_PATTEN, addr);
66544af9950SKever Yang if ((readl(addr) == TEST_PATTEN) &&
66644af9950SKever Yang (readl(CONFIG_SYS_SDRAM_BASE) == 0))
66744af9950SKever Yang break;
66844af9950SKever Yang }
66944af9950SKever Yang if (row == 12) {
67044af9950SKever Yang printf("Row detect error\n");
67144af9950SKever Yang ret = -EINVAL;
67244af9950SKever Yang } else {
67344af9950SKever Yang sdram_params->ch[channel].cs1_row = row;
67444af9950SKever Yang sdram_params->ch[channel].row_3_4 = 0;
67544af9950SKever Yang debug("chn %d col %d, row %d\n", channel, col, row);
67644af9950SKever Yang sdram_params->ch[channel].cs0_row = row;
67744af9950SKever Yang }
67844af9950SKever Yang
67944af9950SKever Yang out:
68044af9950SKever Yang return ret;
68144af9950SKever Yang }
68244af9950SKever Yang
sdram_get_biu_config(struct rk3188_sdram_params * sdram_params)683*5d4a323cSTang Yun ping static int sdram_get_biu_config(struct rk3188_sdram_params *sdram_params)
68444af9950SKever Yang {
6851e2dd467SKever Yang int i, tmp, size, row, ret = 0;
68644af9950SKever Yang
6871e2dd467SKever Yang row = sdram_params->ch[0].cs0_row;
6881e2dd467SKever Yang /*
6891e2dd467SKever Yang * RK3188 share the rank and row bit15, we use same ddr config for 15bit
6901e2dd467SKever Yang * and 16bit row
6911e2dd467SKever Yang */
6921e2dd467SKever Yang if (row == 16)
6931e2dd467SKever Yang row = 15;
69444af9950SKever Yang tmp = sdram_params->ch[0].col - 9;
69544af9950SKever Yang tmp -= (sdram_params->ch[0].bw == 2) ? 0 : 1;
6961e2dd467SKever Yang tmp |= ((row - 13) << 4);
69744af9950SKever Yang size = sizeof(ddrconf_table)/sizeof(ddrconf_table[0]);
69844af9950SKever Yang for (i = 0; i < size; i++)
69944af9950SKever Yang if (tmp == ddrconf_table[i])
70044af9950SKever Yang break;
70144af9950SKever Yang if (i >= size) {
702*5d4a323cSTang Yun ping printf("biu config not found\n");
70344af9950SKever Yang ret = -EINVAL;
70444af9950SKever Yang } else {
705*5d4a323cSTang Yun ping debug("biu config %d\n", i);
70644af9950SKever Yang sdram_params->base.ddrconfig = i;
70744af9950SKever Yang }
70844af9950SKever Yang
70944af9950SKever Yang return ret;
71044af9950SKever Yang }
71144af9950SKever Yang
sdram_init(struct dram_info * dram,struct rk3188_sdram_params * sdram_params)71244af9950SKever Yang static int sdram_init(struct dram_info *dram,
71344af9950SKever Yang struct rk3188_sdram_params *sdram_params)
71444af9950SKever Yang {
71544af9950SKever Yang int channel;
71644af9950SKever Yang int zqcr;
71744af9950SKever Yang int ret;
71844af9950SKever Yang
71944af9950SKever Yang if ((sdram_params->base.dramtype == DDR3 &&
72044af9950SKever Yang sdram_params->base.ddr_freq > 800000000)) {
72144af9950SKever Yang printf("SDRAM frequency is too high!");
72244af9950SKever Yang return -E2BIG;
72344af9950SKever Yang }
72444af9950SKever Yang
72544af9950SKever Yang ret = clk_set_rate(&dram->ddr_clk, sdram_params->base.ddr_freq);
72644af9950SKever Yang if (ret) {
72744af9950SKever Yang printf("Could not set DDR clock\n");
72844af9950SKever Yang return ret;
72944af9950SKever Yang }
73044af9950SKever Yang
73144af9950SKever Yang for (channel = 0; channel < 1; channel++) {
73244af9950SKever Yang const struct chan_info *chan = &dram->chan[channel];
73344af9950SKever Yang struct rk3288_ddr_pctl *pctl = chan->pctl;
73444af9950SKever Yang struct rk3288_ddr_publ *publ = chan->publ;
73544af9950SKever Yang
73644af9950SKever Yang phy_pctrl_reset(dram->cru, publ, channel);
73744af9950SKever Yang phy_dll_bypass_set(publ, sdram_params->base.ddr_freq);
73844af9950SKever Yang
73944af9950SKever Yang dfi_cfg(pctl, sdram_params->base.dramtype);
74044af9950SKever Yang
74144af9950SKever Yang pctl_cfg(channel, pctl, sdram_params, dram->grf);
74244af9950SKever Yang
74344af9950SKever Yang phy_cfg(chan, channel, sdram_params);
74444af9950SKever Yang
74544af9950SKever Yang phy_init(publ);
74644af9950SKever Yang
74744af9950SKever Yang writel(POWER_UP_START, &pctl->powctl);
74844af9950SKever Yang while (!(readl(&pctl->powstat) & POWER_UP_DONE))
74944af9950SKever Yang ;
75044af9950SKever Yang
75144af9950SKever Yang memory_init(publ, sdram_params->base.dramtype);
75244af9950SKever Yang move_to_config_state(publ, pctl);
75344af9950SKever Yang
75444af9950SKever Yang /* Using 32bit bus width for detect */
75544af9950SKever Yang sdram_params->ch[channel].bw = 2;
75644af9950SKever Yang set_bandwidth_ratio(chan, channel,
75744af9950SKever Yang sdram_params->ch[channel].bw, dram->grf);
75844af9950SKever Yang /*
75944af9950SKever Yang * set cs, using n=3 for detect
76044af9950SKever Yang * CS0, n=1
76144af9950SKever Yang * CS1, n=2
76244af9950SKever Yang * CS0 & CS1, n = 3
76344af9950SKever Yang */
76444af9950SKever Yang sdram_params->ch[channel].rank = 2,
76544af9950SKever Yang clrsetbits_le32(&publ->pgcr, 0xF << 18,
76644af9950SKever Yang (sdram_params->ch[channel].rank | 1) << 18);
76744af9950SKever Yang
76844af9950SKever Yang /* DS=40ohm,ODT=155ohm */
76944af9950SKever Yang zqcr = 1 << ZDEN_SHIFT | 2 << PU_ONDIE_SHIFT |
77044af9950SKever Yang 2 << PD_ONDIE_SHIFT | 0x19 << PU_OUTPUT_SHIFT |
77144af9950SKever Yang 0x19 << PD_OUTPUT_SHIFT;
77244af9950SKever Yang writel(zqcr, &publ->zq1cr[0]);
77344af9950SKever Yang writel(zqcr, &publ->zq0cr[0]);
77444af9950SKever Yang
77544af9950SKever Yang /* Detect the rank and bit-width with data-training */
77644af9950SKever Yang writel(1, &chan->msch->ddrconf);
77744af9950SKever Yang sdram_rank_bw_detect(dram, channel, sdram_params);
77844af9950SKever Yang
77944af9950SKever Yang if (sdram_params->base.dramtype == LPDDR3) {
78044af9950SKever Yang u32 i;
78144af9950SKever Yang writel(0, &pctl->mrrcfg0);
78244af9950SKever Yang for (i = 0; i < 17; i++)
78344af9950SKever Yang send_command_op(pctl, 1, MRR_CMD, i, 0);
78444af9950SKever Yang }
78544af9950SKever Yang writel(4, &chan->msch->ddrconf);
78644af9950SKever Yang move_to_access_state(chan);
78744af9950SKever Yang /* DDR3 and LPDDR3 are always 8 bank, no need detect */
78844af9950SKever Yang sdram_params->ch[channel].bk = 3;
78944af9950SKever Yang /* Detect Col and Row number*/
79044af9950SKever Yang ret = sdram_col_row_detect(dram, channel, sdram_params);
79144af9950SKever Yang if (ret)
79244af9950SKever Yang goto error;
79344af9950SKever Yang }
794*5d4a323cSTang Yun ping /* Find BIU DDR configuration */
795*5d4a323cSTang Yun ping ret = sdram_get_biu_config(sdram_params);
79644af9950SKever Yang if (ret)
79744af9950SKever Yang goto error;
79844af9950SKever Yang
79944af9950SKever Yang dram_all_config(dram, sdram_params);
80044af9950SKever Yang debug("%s done\n", __func__);
80144af9950SKever Yang
80244af9950SKever Yang return 0;
80344af9950SKever Yang error:
80444af9950SKever Yang printf("DRAM init failed!\n");
80544af9950SKever Yang hang();
80644af9950SKever Yang }
80744af9950SKever Yang
setup_sdram(struct udevice * dev)80844af9950SKever Yang static int setup_sdram(struct udevice *dev)
80944af9950SKever Yang {
81044af9950SKever Yang struct dram_info *priv = dev_get_priv(dev);
81144af9950SKever Yang struct rk3188_sdram_params *params = dev_get_platdata(dev);
81244af9950SKever Yang
81344af9950SKever Yang return sdram_init(priv, params);
81444af9950SKever Yang }
81544af9950SKever Yang
rk3188_dmc_ofdata_to_platdata(struct udevice * dev)81644af9950SKever Yang static int rk3188_dmc_ofdata_to_platdata(struct udevice *dev)
81744af9950SKever Yang {
81844af9950SKever Yang #if !CONFIG_IS_ENABLED(OF_PLATDATA)
81944af9950SKever Yang struct rk3188_sdram_params *params = dev_get_platdata(dev);
82044af9950SKever Yang int ret;
82144af9950SKever Yang
82244af9950SKever Yang /* rk3188 supports only one-channel */
82344af9950SKever Yang params->num_channels = 1;
82444af9950SKever Yang ret = dev_read_u32_array(dev, "rockchip,pctl-timing",
82544af9950SKever Yang (u32 *)¶ms->pctl_timing,
82644af9950SKever Yang sizeof(params->pctl_timing) / sizeof(u32));
82744af9950SKever Yang if (ret) {
82844af9950SKever Yang printf("%s: Cannot read rockchip,pctl-timing\n", __func__);
82944af9950SKever Yang return -EINVAL;
83044af9950SKever Yang }
83144af9950SKever Yang ret = dev_read_u32_array(dev, "rockchip,phy-timing",
83244af9950SKever Yang (u32 *)¶ms->phy_timing,
83344af9950SKever Yang sizeof(params->phy_timing) / sizeof(u32));
83444af9950SKever Yang if (ret) {
83544af9950SKever Yang printf("%s: Cannot read rockchip,phy-timing\n", __func__);
83644af9950SKever Yang return -EINVAL;
83744af9950SKever Yang }
83844af9950SKever Yang ret = dev_read_u32_array(dev, "rockchip,sdram-params",
83944af9950SKever Yang (u32 *)¶ms->base,
84044af9950SKever Yang sizeof(params->base) / sizeof(u32));
84144af9950SKever Yang if (ret) {
84244af9950SKever Yang printf("%s: Cannot read rockchip,sdram-params\n", __func__);
84344af9950SKever Yang return -EINVAL;
84444af9950SKever Yang }
84544af9950SKever Yang ret = regmap_init_mem(dev, ¶ms->map);
84644af9950SKever Yang if (ret)
84744af9950SKever Yang return ret;
84844af9950SKever Yang #endif
84944af9950SKever Yang
85044af9950SKever Yang return 0;
85144af9950SKever Yang }
85244af9950SKever Yang #endif /* CONFIG_SPL_BUILD */
85344af9950SKever Yang
85444af9950SKever Yang #if CONFIG_IS_ENABLED(OF_PLATDATA)
conv_of_platdata(struct udevice * dev)85544af9950SKever Yang static int conv_of_platdata(struct udevice *dev)
85644af9950SKever Yang {
85744af9950SKever Yang struct rk3188_sdram_params *plat = dev_get_platdata(dev);
85844af9950SKever Yang struct dtd_rockchip_rk3188_dmc *of_plat = &plat->of_plat;
85944af9950SKever Yang int ret;
86044af9950SKever Yang
86144af9950SKever Yang memcpy(&plat->pctl_timing, of_plat->rockchip_pctl_timing,
86244af9950SKever Yang sizeof(plat->pctl_timing));
86344af9950SKever Yang memcpy(&plat->phy_timing, of_plat->rockchip_phy_timing,
86444af9950SKever Yang sizeof(plat->phy_timing));
86544af9950SKever Yang memcpy(&plat->base, of_plat->rockchip_sdram_params, sizeof(plat->base));
86644af9950SKever Yang /* rk3188 supports dual-channel, set default channel num to 2 */
86744af9950SKever Yang plat->num_channels = 1;
86844af9950SKever Yang ret = regmap_init_mem_platdata(dev, of_plat->reg,
86944af9950SKever Yang ARRAY_SIZE(of_plat->reg) / 2,
87044af9950SKever Yang &plat->map);
87144af9950SKever Yang if (ret)
87244af9950SKever Yang return ret;
87344af9950SKever Yang
87444af9950SKever Yang return 0;
87544af9950SKever Yang }
87644af9950SKever Yang #endif
87744af9950SKever Yang
rk3188_dmc_probe(struct udevice * dev)87844af9950SKever Yang static int rk3188_dmc_probe(struct udevice *dev)
87944af9950SKever Yang {
88044af9950SKever Yang #ifdef CONFIG_SPL_BUILD
88144af9950SKever Yang struct rk3188_sdram_params *plat = dev_get_platdata(dev);
88244af9950SKever Yang struct regmap *map;
88344af9950SKever Yang struct udevice *dev_clk;
88444af9950SKever Yang int ret;
88544af9950SKever Yang #endif
88644af9950SKever Yang struct dram_info *priv = dev_get_priv(dev);
88744af9950SKever Yang
88844af9950SKever Yang priv->pmu = syscon_get_first_range(ROCKCHIP_SYSCON_PMU);
88944af9950SKever Yang
89044af9950SKever Yang #ifdef CONFIG_SPL_BUILD
89144af9950SKever Yang #if CONFIG_IS_ENABLED(OF_PLATDATA)
89244af9950SKever Yang ret = conv_of_platdata(dev);
89344af9950SKever Yang if (ret)
89444af9950SKever Yang return ret;
89544af9950SKever Yang #endif
89644af9950SKever Yang map = syscon_get_regmap_by_driver_data(ROCKCHIP_SYSCON_NOC);
89744af9950SKever Yang if (IS_ERR(map))
89844af9950SKever Yang return PTR_ERR(map);
89944af9950SKever Yang priv->chan[0].msch = regmap_get_range(map, 0);
90044af9950SKever Yang
90144af9950SKever Yang priv->grf = syscon_get_first_range(ROCKCHIP_SYSCON_GRF);
90244af9950SKever Yang
90344af9950SKever Yang priv->chan[0].pctl = regmap_get_range(plat->map, 0);
90444af9950SKever Yang priv->chan[0].publ = regmap_get_range(plat->map, 1);
90544af9950SKever Yang
90644af9950SKever Yang ret = rockchip_get_clk(&dev_clk);
90744af9950SKever Yang if (ret)
90844af9950SKever Yang return ret;
90944af9950SKever Yang priv->ddr_clk.id = CLK_DDR;
91044af9950SKever Yang ret = clk_request(dev_clk, &priv->ddr_clk);
91144af9950SKever Yang if (ret)
91244af9950SKever Yang return ret;
91344af9950SKever Yang
91444af9950SKever Yang priv->cru = rockchip_get_cru();
91544af9950SKever Yang if (IS_ERR(priv->cru))
91644af9950SKever Yang return PTR_ERR(priv->cru);
91744af9950SKever Yang ret = setup_sdram(dev);
91844af9950SKever Yang if (ret)
91944af9950SKever Yang return ret;
92044af9950SKever Yang #else
92144af9950SKever Yang priv->info.base = CONFIG_SYS_SDRAM_BASE;
92244af9950SKever Yang priv->info.size = rockchip_sdram_size(
92344af9950SKever Yang (phys_addr_t)&priv->pmu->sys_reg[2]);
92444af9950SKever Yang #endif
92544af9950SKever Yang
92644af9950SKever Yang return 0;
92744af9950SKever Yang }
92844af9950SKever Yang
rk3188_dmc_get_info(struct udevice * dev,struct ram_info * info)92944af9950SKever Yang static int rk3188_dmc_get_info(struct udevice *dev, struct ram_info *info)
93044af9950SKever Yang {
93144af9950SKever Yang struct dram_info *priv = dev_get_priv(dev);
93244af9950SKever Yang
93344af9950SKever Yang *info = priv->info;
93444af9950SKever Yang
93544af9950SKever Yang return 0;
93644af9950SKever Yang }
93744af9950SKever Yang
93844af9950SKever Yang static struct ram_ops rk3188_dmc_ops = {
93944af9950SKever Yang .get_info = rk3188_dmc_get_info,
94044af9950SKever Yang };
94144af9950SKever Yang
94244af9950SKever Yang static const struct udevice_id rk3188_dmc_ids[] = {
94344af9950SKever Yang { .compatible = "rockchip,rk3188-dmc" },
94444af9950SKever Yang { }
94544af9950SKever Yang };
94644af9950SKever Yang
94744af9950SKever Yang U_BOOT_DRIVER(dmc_rk3188) = {
94844af9950SKever Yang .name = "rockchip_rk3188_dmc",
94944af9950SKever Yang .id = UCLASS_RAM,
95044af9950SKever Yang .of_match = rk3188_dmc_ids,
95144af9950SKever Yang .ops = &rk3188_dmc_ops,
95244af9950SKever Yang #ifdef CONFIG_SPL_BUILD
95344af9950SKever Yang .ofdata_to_platdata = rk3188_dmc_ofdata_to_platdata,
95444af9950SKever Yang #endif
95544af9950SKever Yang .probe = rk3188_dmc_probe,
95644af9950SKever Yang .priv_auto_alloc_size = sizeof(struct dram_info),
95744af9950SKever Yang #ifdef CONFIG_SPL_BUILD
95844af9950SKever Yang .platdata_auto_alloc_size = sizeof(struct rk3188_sdram_params),
95944af9950SKever Yang #endif
96044af9950SKever Yang };
961