xref: /rk3399_rockchip-uboot/drivers/net/tsec.c (revision 18ee320ff63edbf7b27bbeb05f0e12a52302c68a)
12439e4bfSJean-Christophe PLAGNIOL-VILLARD /*
22439e4bfSJean-Christophe PLAGNIOL-VILLARD  * Freescale Three Speed Ethernet Controller driver
32439e4bfSJean-Christophe PLAGNIOL-VILLARD  *
42439e4bfSJean-Christophe PLAGNIOL-VILLARD  * This software may be used and distributed according to the
52439e4bfSJean-Christophe PLAGNIOL-VILLARD  * terms of the GNU Public License, Version 2, incorporated
62439e4bfSJean-Christophe PLAGNIOL-VILLARD  * herein by reference.
72439e4bfSJean-Christophe PLAGNIOL-VILLARD  *
82439e4bfSJean-Christophe PLAGNIOL-VILLARD  * Copyright 2004, 2007 Freescale Semiconductor, Inc.
92439e4bfSJean-Christophe PLAGNIOL-VILLARD  * (C) Copyright 2003, Motorola, Inc.
102439e4bfSJean-Christophe PLAGNIOL-VILLARD  * author Andy Fleming
112439e4bfSJean-Christophe PLAGNIOL-VILLARD  *
122439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
132439e4bfSJean-Christophe PLAGNIOL-VILLARD 
142439e4bfSJean-Christophe PLAGNIOL-VILLARD #include <config.h>
152439e4bfSJean-Christophe PLAGNIOL-VILLARD #include <common.h>
162439e4bfSJean-Christophe PLAGNIOL-VILLARD #include <malloc.h>
172439e4bfSJean-Christophe PLAGNIOL-VILLARD #include <net.h>
182439e4bfSJean-Christophe PLAGNIOL-VILLARD #include <command.h>
192439e4bfSJean-Christophe PLAGNIOL-VILLARD 
202439e4bfSJean-Christophe PLAGNIOL-VILLARD #if defined(CONFIG_TSEC_ENET)
212439e4bfSJean-Christophe PLAGNIOL-VILLARD #include "tsec.h"
222439e4bfSJean-Christophe PLAGNIOL-VILLARD #include "miiphy.h"
232439e4bfSJean-Christophe PLAGNIOL-VILLARD 
242439e4bfSJean-Christophe PLAGNIOL-VILLARD DECLARE_GLOBAL_DATA_PTR;
252439e4bfSJean-Christophe PLAGNIOL-VILLARD 
262439e4bfSJean-Christophe PLAGNIOL-VILLARD #define TX_BUF_CNT		2
272439e4bfSJean-Christophe PLAGNIOL-VILLARD 
282439e4bfSJean-Christophe PLAGNIOL-VILLARD static uint rxIdx;		/* index of the current RX buffer */
292439e4bfSJean-Christophe PLAGNIOL-VILLARD static uint txIdx;		/* index of the current TX buffer */
302439e4bfSJean-Christophe PLAGNIOL-VILLARD 
312439e4bfSJean-Christophe PLAGNIOL-VILLARD typedef volatile struct rtxbd {
322439e4bfSJean-Christophe PLAGNIOL-VILLARD 	txbd8_t txbd[TX_BUF_CNT];
332439e4bfSJean-Christophe PLAGNIOL-VILLARD 	rxbd8_t rxbd[PKTBUFSRX];
342439e4bfSJean-Christophe PLAGNIOL-VILLARD } RTXBD;
352439e4bfSJean-Christophe PLAGNIOL-VILLARD 
362439e4bfSJean-Christophe PLAGNIOL-VILLARD struct tsec_info_struct {
372439e4bfSJean-Christophe PLAGNIOL-VILLARD 	unsigned int phyaddr;
382439e4bfSJean-Christophe PLAGNIOL-VILLARD 	u32 flags;
392439e4bfSJean-Christophe PLAGNIOL-VILLARD 	unsigned int phyregidx;
402439e4bfSJean-Christophe PLAGNIOL-VILLARD };
412439e4bfSJean-Christophe PLAGNIOL-VILLARD 
422439e4bfSJean-Christophe PLAGNIOL-VILLARD /* The tsec_info structure contains 3 values which the
432439e4bfSJean-Christophe PLAGNIOL-VILLARD  * driver uses to determine how to operate a given ethernet
442439e4bfSJean-Christophe PLAGNIOL-VILLARD  * device. The information needed is:
452439e4bfSJean-Christophe PLAGNIOL-VILLARD  *  phyaddr - The address of the PHY which is attached to
462439e4bfSJean-Christophe PLAGNIOL-VILLARD  *	the given device.
472439e4bfSJean-Christophe PLAGNIOL-VILLARD  *
482439e4bfSJean-Christophe PLAGNIOL-VILLARD  *  flags - This variable indicates whether the device
492439e4bfSJean-Christophe PLAGNIOL-VILLARD  *	supports gigabit speed ethernet, and whether it should be
502439e4bfSJean-Christophe PLAGNIOL-VILLARD  *	in reduced mode.
512439e4bfSJean-Christophe PLAGNIOL-VILLARD  *
522439e4bfSJean-Christophe PLAGNIOL-VILLARD  *  phyregidx - This variable specifies which ethernet device
532439e4bfSJean-Christophe PLAGNIOL-VILLARD  *	controls the MII Management registers which are connected
542439e4bfSJean-Christophe PLAGNIOL-VILLARD  *	to the PHY.  For now, only TSEC1 (index 0) has
552439e4bfSJean-Christophe PLAGNIOL-VILLARD  *	access to the PHYs, so all of the entries have "0".
562439e4bfSJean-Christophe PLAGNIOL-VILLARD  *
572439e4bfSJean-Christophe PLAGNIOL-VILLARD  * The values specified in the table are taken from the board's
582439e4bfSJean-Christophe PLAGNIOL-VILLARD  * config file in include/configs/.  When implementing a new
592439e4bfSJean-Christophe PLAGNIOL-VILLARD  * board with ethernet capability, it is necessary to define:
602439e4bfSJean-Christophe PLAGNIOL-VILLARD  *   TSECn_PHY_ADDR
612439e4bfSJean-Christophe PLAGNIOL-VILLARD  *   TSECn_PHYIDX
622439e4bfSJean-Christophe PLAGNIOL-VILLARD  *
632439e4bfSJean-Christophe PLAGNIOL-VILLARD  * for n = 1,2,3, etc.  And for FEC:
642439e4bfSJean-Christophe PLAGNIOL-VILLARD  *   FEC_PHY_ADDR
652439e4bfSJean-Christophe PLAGNIOL-VILLARD  *   FEC_PHYIDX
662439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
672439e4bfSJean-Christophe PLAGNIOL-VILLARD static struct tsec_info_struct tsec_info[] = {
682439e4bfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_TSEC1
692439e4bfSJean-Christophe PLAGNIOL-VILLARD 	{TSEC1_PHY_ADDR, TSEC1_FLAGS, TSEC1_PHYIDX},
702439e4bfSJean-Christophe PLAGNIOL-VILLARD #else
712439e4bfSJean-Christophe PLAGNIOL-VILLARD 	{0, 0, 0},
722439e4bfSJean-Christophe PLAGNIOL-VILLARD #endif
732439e4bfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_TSEC2
742439e4bfSJean-Christophe PLAGNIOL-VILLARD 	{TSEC2_PHY_ADDR, TSEC2_FLAGS, TSEC2_PHYIDX},
752439e4bfSJean-Christophe PLAGNIOL-VILLARD #else
762439e4bfSJean-Christophe PLAGNIOL-VILLARD 	{0, 0, 0},
772439e4bfSJean-Christophe PLAGNIOL-VILLARD #endif
782439e4bfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MPC85XX_FEC
792439e4bfSJean-Christophe PLAGNIOL-VILLARD 	{FEC_PHY_ADDR, FEC_FLAGS, FEC_PHYIDX},
802439e4bfSJean-Christophe PLAGNIOL-VILLARD #else
812439e4bfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_TSEC3
822439e4bfSJean-Christophe PLAGNIOL-VILLARD 	{TSEC3_PHY_ADDR, TSEC3_FLAGS, TSEC3_PHYIDX},
832439e4bfSJean-Christophe PLAGNIOL-VILLARD #else
842439e4bfSJean-Christophe PLAGNIOL-VILLARD 	{0, 0, 0},
852439e4bfSJean-Christophe PLAGNIOL-VILLARD #endif
862439e4bfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_TSEC4
872439e4bfSJean-Christophe PLAGNIOL-VILLARD 	{TSEC4_PHY_ADDR, TSEC4_FLAGS, TSEC4_PHYIDX},
882439e4bfSJean-Christophe PLAGNIOL-VILLARD #else
892439e4bfSJean-Christophe PLAGNIOL-VILLARD 	{0, 0, 0},
902439e4bfSJean-Christophe PLAGNIOL-VILLARD #endif	/* CONFIG_TSEC4 */
912439e4bfSJean-Christophe PLAGNIOL-VILLARD #endif	/* CONFIG_MPC85XX_FEC */
922439e4bfSJean-Christophe PLAGNIOL-VILLARD };
932439e4bfSJean-Christophe PLAGNIOL-VILLARD 
942439e4bfSJean-Christophe PLAGNIOL-VILLARD #define MAXCONTROLLERS	(4)
952439e4bfSJean-Christophe PLAGNIOL-VILLARD 
962439e4bfSJean-Christophe PLAGNIOL-VILLARD static int relocated = 0;
972439e4bfSJean-Christophe PLAGNIOL-VILLARD 
982439e4bfSJean-Christophe PLAGNIOL-VILLARD static struct tsec_private *privlist[MAXCONTROLLERS];
992439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1002439e4bfSJean-Christophe PLAGNIOL-VILLARD #ifdef __GNUC__
1012439e4bfSJean-Christophe PLAGNIOL-VILLARD static RTXBD rtx __attribute__ ((aligned(8)));
1022439e4bfSJean-Christophe PLAGNIOL-VILLARD #else
1032439e4bfSJean-Christophe PLAGNIOL-VILLARD #error "rtx must be 64-bit aligned"
1042439e4bfSJean-Christophe PLAGNIOL-VILLARD #endif
1052439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1062439e4bfSJean-Christophe PLAGNIOL-VILLARD static int tsec_send(struct eth_device *dev,
1072439e4bfSJean-Christophe PLAGNIOL-VILLARD 		     volatile void *packet, int length);
1082439e4bfSJean-Christophe PLAGNIOL-VILLARD static int tsec_recv(struct eth_device *dev);
1092439e4bfSJean-Christophe PLAGNIOL-VILLARD static int tsec_init(struct eth_device *dev, bd_t * bd);
1102439e4bfSJean-Christophe PLAGNIOL-VILLARD static void tsec_halt(struct eth_device *dev);
1112439e4bfSJean-Christophe PLAGNIOL-VILLARD static void init_registers(volatile tsec_t * regs);
1122439e4bfSJean-Christophe PLAGNIOL-VILLARD static void startup_tsec(struct eth_device *dev);
1132439e4bfSJean-Christophe PLAGNIOL-VILLARD static int init_phy(struct eth_device *dev);
1142439e4bfSJean-Christophe PLAGNIOL-VILLARD void write_phy_reg(struct tsec_private *priv, uint regnum, uint value);
1152439e4bfSJean-Christophe PLAGNIOL-VILLARD uint read_phy_reg(struct tsec_private *priv, uint regnum);
1162439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info *get_phy_info(struct eth_device *dev);
1172439e4bfSJean-Christophe PLAGNIOL-VILLARD void phy_run_commands(struct tsec_private *priv, struct phy_cmd *cmd);
1182439e4bfSJean-Christophe PLAGNIOL-VILLARD static void adjust_link(struct eth_device *dev);
1192439e4bfSJean-Christophe PLAGNIOL-VILLARD static void relocate_cmds(void);
1202439e4bfSJean-Christophe PLAGNIOL-VILLARD #if defined(CONFIG_MII) || defined(CONFIG_CMD_MII) \
1212439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&& !defined(BITBANGMII)
1222439e4bfSJean-Christophe PLAGNIOL-VILLARD static int tsec_miiphy_write(char *devname, unsigned char addr,
1232439e4bfSJean-Christophe PLAGNIOL-VILLARD 			     unsigned char reg, unsigned short value);
1242439e4bfSJean-Christophe PLAGNIOL-VILLARD static int tsec_miiphy_read(char *devname, unsigned char addr,
1252439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    unsigned char reg, unsigned short *value);
1262439e4bfSJean-Christophe PLAGNIOL-VILLARD #endif
1272439e4bfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MCAST_TFTP
1282439e4bfSJean-Christophe PLAGNIOL-VILLARD static int tsec_mcast_addr (struct eth_device *dev, u8 mcast_mac, u8 set);
1292439e4bfSJean-Christophe PLAGNIOL-VILLARD #endif
1302439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1312439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Initialize device structure. Returns success if PHY
1322439e4bfSJean-Christophe PLAGNIOL-VILLARD  * initialization succeeded (i.e. if it recognizes the PHY)
1332439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
1342439e4bfSJean-Christophe PLAGNIOL-VILLARD int tsec_initialize(bd_t * bis, int index, char *devname)
1352439e4bfSJean-Christophe PLAGNIOL-VILLARD {
1362439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct eth_device *dev;
1372439e4bfSJean-Christophe PLAGNIOL-VILLARD 	int i;
1382439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct tsec_private *priv;
1392439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1402439e4bfSJean-Christophe PLAGNIOL-VILLARD 	dev = (struct eth_device *)malloc(sizeof *dev);
1412439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1422439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (NULL == dev)
1432439e4bfSJean-Christophe PLAGNIOL-VILLARD 		return 0;
1442439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1452439e4bfSJean-Christophe PLAGNIOL-VILLARD 	memset(dev, 0, sizeof *dev);
1462439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1472439e4bfSJean-Christophe PLAGNIOL-VILLARD 	priv = (struct tsec_private *)malloc(sizeof(*priv));
1482439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1492439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (NULL == priv)
1502439e4bfSJean-Christophe PLAGNIOL-VILLARD 		return 0;
1512439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1522439e4bfSJean-Christophe PLAGNIOL-VILLARD 	privlist[index] = priv;
1532439e4bfSJean-Christophe PLAGNIOL-VILLARD 	priv->regs = (volatile tsec_t *)(TSEC_BASE_ADDR + index * TSEC_SIZE);
1542439e4bfSJean-Christophe PLAGNIOL-VILLARD 	priv->phyregs = (volatile tsec_t *)(TSEC_BASE_ADDR +
1552439e4bfSJean-Christophe PLAGNIOL-VILLARD 					    tsec_info[index].phyregidx *
1562439e4bfSJean-Christophe PLAGNIOL-VILLARD 					    TSEC_SIZE);
1572439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1582439e4bfSJean-Christophe PLAGNIOL-VILLARD 	priv->phyaddr = tsec_info[index].phyaddr;
1592439e4bfSJean-Christophe PLAGNIOL-VILLARD 	priv->flags = tsec_info[index].flags;
1602439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1612439e4bfSJean-Christophe PLAGNIOL-VILLARD 	sprintf(dev->name, devname);
1622439e4bfSJean-Christophe PLAGNIOL-VILLARD 	dev->iobase = 0;
1632439e4bfSJean-Christophe PLAGNIOL-VILLARD 	dev->priv = priv;
1642439e4bfSJean-Christophe PLAGNIOL-VILLARD 	dev->init = tsec_init;
1652439e4bfSJean-Christophe PLAGNIOL-VILLARD 	dev->halt = tsec_halt;
1662439e4bfSJean-Christophe PLAGNIOL-VILLARD 	dev->send = tsec_send;
1672439e4bfSJean-Christophe PLAGNIOL-VILLARD 	dev->recv = tsec_recv;
1682439e4bfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MCAST_TFTP
1692439e4bfSJean-Christophe PLAGNIOL-VILLARD 	dev->mcast = tsec_mcast_addr;
1702439e4bfSJean-Christophe PLAGNIOL-VILLARD #endif
1712439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1722439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Tell u-boot to get the addr from the env */
1732439e4bfSJean-Christophe PLAGNIOL-VILLARD 	for (i = 0; i < 6; i++)
1742439e4bfSJean-Christophe PLAGNIOL-VILLARD 		dev->enetaddr[i] = 0;
1752439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1762439e4bfSJean-Christophe PLAGNIOL-VILLARD 	eth_register(dev);
1772439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1782439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Reset the MAC */
1792439e4bfSJean-Christophe PLAGNIOL-VILLARD 	priv->regs->maccfg1 |= MACCFG1_SOFT_RESET;
1802439e4bfSJean-Christophe PLAGNIOL-VILLARD 	priv->regs->maccfg1 &= ~(MACCFG1_SOFT_RESET);
1812439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1822439e4bfSJean-Christophe PLAGNIOL-VILLARD #if defined(CONFIG_MII) || defined(CONFIG_CMD_MII) \
1832439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&& !defined(BITBANGMII)
1842439e4bfSJean-Christophe PLAGNIOL-VILLARD 	miiphy_register(dev->name, tsec_miiphy_read, tsec_miiphy_write);
1852439e4bfSJean-Christophe PLAGNIOL-VILLARD #endif
1862439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1872439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Try to initialize PHY here, and return */
1882439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return init_phy(dev);
1892439e4bfSJean-Christophe PLAGNIOL-VILLARD }
1902439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1912439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Initializes data structures and registers for the controller,
1922439e4bfSJean-Christophe PLAGNIOL-VILLARD  * and brings the interface up.	 Returns the link status, meaning
1932439e4bfSJean-Christophe PLAGNIOL-VILLARD  * that it returns success if the link is up, failure otherwise.
1942439e4bfSJean-Christophe PLAGNIOL-VILLARD  * This allows u-boot to find the first active controller.
1952439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
1962439e4bfSJean-Christophe PLAGNIOL-VILLARD int tsec_init(struct eth_device *dev, bd_t * bd)
1972439e4bfSJean-Christophe PLAGNIOL-VILLARD {
1982439e4bfSJean-Christophe PLAGNIOL-VILLARD 	uint tempval;
1992439e4bfSJean-Christophe PLAGNIOL-VILLARD 	char tmpbuf[MAC_ADDR_LEN];
2002439e4bfSJean-Christophe PLAGNIOL-VILLARD 	int i;
2012439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct tsec_private *priv = (struct tsec_private *)dev->priv;
2022439e4bfSJean-Christophe PLAGNIOL-VILLARD 	volatile tsec_t *regs = priv->regs;
2032439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2042439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Make sure the controller is stopped */
2052439e4bfSJean-Christophe PLAGNIOL-VILLARD 	tsec_halt(dev);
2062439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2072439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Init MACCFG2.  Defaults to GMII */
2082439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->maccfg2 = MACCFG2_INIT_SETTINGS;
2092439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2102439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Init ECNTRL */
2112439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->ecntrl = ECNTRL_INIT_SETTINGS;
2122439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2132439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Copy the station address into the address registers.
2142439e4bfSJean-Christophe PLAGNIOL-VILLARD 	 * Backwards, because little endian MACS are dumb */
2152439e4bfSJean-Christophe PLAGNIOL-VILLARD 	for (i = 0; i < MAC_ADDR_LEN; i++) {
2162439e4bfSJean-Christophe PLAGNIOL-VILLARD 		tmpbuf[MAC_ADDR_LEN - 1 - i] = dev->enetaddr[i];
2172439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
2182439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->macstnaddr1 = *((uint *) (tmpbuf));
2192439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2202439e4bfSJean-Christophe PLAGNIOL-VILLARD 	tempval = *((uint *) (tmpbuf + 4));
2212439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2222439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->macstnaddr2 = tempval;
2232439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2242439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* reset the indices to zero */
2252439e4bfSJean-Christophe PLAGNIOL-VILLARD 	rxIdx = 0;
2262439e4bfSJean-Christophe PLAGNIOL-VILLARD 	txIdx = 0;
2272439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2282439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Clear out (for the most part) the other registers */
2292439e4bfSJean-Christophe PLAGNIOL-VILLARD 	init_registers(regs);
2302439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2312439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Ready the device for tx/rx */
2322439e4bfSJean-Christophe PLAGNIOL-VILLARD 	startup_tsec(dev);
2332439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2342439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* If there's no link, fail */
235422b1a01SBen Warren 	return (priv->link ? 0 : -1);
2362439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2372439e4bfSJean-Christophe PLAGNIOL-VILLARD }
2382439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2392439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Write value to the device's PHY through the registers
2402439e4bfSJean-Christophe PLAGNIOL-VILLARD  * specified in priv, modifying the register specified in regnum.
2412439e4bfSJean-Christophe PLAGNIOL-VILLARD  * It will wait for the write to be done (or for a timeout to
2422439e4bfSJean-Christophe PLAGNIOL-VILLARD  * expire) before exiting
2432439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
24455fe7c57Smichael.firth@bt.com void write_any_phy_reg(struct tsec_private *priv, uint phyid, uint regnum, uint value)
2452439e4bfSJean-Christophe PLAGNIOL-VILLARD {
2462439e4bfSJean-Christophe PLAGNIOL-VILLARD 	volatile tsec_t *regbase = priv->phyregs;
2472439e4bfSJean-Christophe PLAGNIOL-VILLARD 	int timeout = 1000000;
2482439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2492439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regbase->miimadd = (phyid << 8) | regnum;
2502439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regbase->miimcon = value;
2512439e4bfSJean-Christophe PLAGNIOL-VILLARD 	asm("sync");
2522439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2532439e4bfSJean-Christophe PLAGNIOL-VILLARD 	timeout = 1000000;
2542439e4bfSJean-Christophe PLAGNIOL-VILLARD 	while ((regbase->miimind & MIIMIND_BUSY) && timeout--) ;
2552439e4bfSJean-Christophe PLAGNIOL-VILLARD }
2562439e4bfSJean-Christophe PLAGNIOL-VILLARD 
25755fe7c57Smichael.firth@bt.com /* #define to provide old write_phy_reg functionality without duplicating code */
25855fe7c57Smichael.firth@bt.com #define write_phy_reg(priv, regnum, value) write_any_phy_reg(priv,priv->phyaddr,regnum,value)
25955fe7c57Smichael.firth@bt.com 
2602439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Reads register regnum on the device's PHY through the
2612439e4bfSJean-Christophe PLAGNIOL-VILLARD  * registers specified in priv.	 It lowers and raises the read
2622439e4bfSJean-Christophe PLAGNIOL-VILLARD  * command, and waits for the data to become valid (miimind
2632439e4bfSJean-Christophe PLAGNIOL-VILLARD  * notvalid bit cleared), and the bus to cease activity (miimind
2642439e4bfSJean-Christophe PLAGNIOL-VILLARD  * busy bit cleared), and then returns the value
2652439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
26655fe7c57Smichael.firth@bt.com uint read_any_phy_reg(struct tsec_private *priv, uint phyid, uint regnum)
2672439e4bfSJean-Christophe PLAGNIOL-VILLARD {
2682439e4bfSJean-Christophe PLAGNIOL-VILLARD 	uint value;
2692439e4bfSJean-Christophe PLAGNIOL-VILLARD 	volatile tsec_t *regbase = priv->phyregs;
2702439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2712439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Put the address of the phy, and the register
2722439e4bfSJean-Christophe PLAGNIOL-VILLARD 	 * number into MIIMADD */
2732439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regbase->miimadd = (phyid << 8) | regnum;
2742439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2752439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Clear the command register, and wait */
2762439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regbase->miimcom = 0;
2772439e4bfSJean-Christophe PLAGNIOL-VILLARD 	asm("sync");
2782439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2792439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Initiate a read command, and wait */
2802439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regbase->miimcom = MIIM_READ_COMMAND;
2812439e4bfSJean-Christophe PLAGNIOL-VILLARD 	asm("sync");
2822439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2832439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Wait for the the indication that the read is done */
2842439e4bfSJean-Christophe PLAGNIOL-VILLARD 	while ((regbase->miimind & (MIIMIND_NOTVALID | MIIMIND_BUSY))) ;
2852439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2862439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Grab the value read from the PHY */
2872439e4bfSJean-Christophe PLAGNIOL-VILLARD 	value = regbase->miimstat;
2882439e4bfSJean-Christophe PLAGNIOL-VILLARD 
2892439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return value;
2902439e4bfSJean-Christophe PLAGNIOL-VILLARD }
2912439e4bfSJean-Christophe PLAGNIOL-VILLARD 
29255fe7c57Smichael.firth@bt.com /* #define to provide old read_phy_reg functionality without duplicating code */
29355fe7c57Smichael.firth@bt.com #define read_phy_reg(priv,regnum) read_any_phy_reg(priv,priv->phyaddr,regnum)
29455fe7c57Smichael.firth@bt.com 
2952439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Discover which PHY is attached to the device, and configure it
2962439e4bfSJean-Christophe PLAGNIOL-VILLARD  * properly.  If the PHY is not recognized, then return 0
2972439e4bfSJean-Christophe PLAGNIOL-VILLARD  * (failure).  Otherwise, return 1
2982439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
2992439e4bfSJean-Christophe PLAGNIOL-VILLARD static int init_phy(struct eth_device *dev)
3002439e4bfSJean-Christophe PLAGNIOL-VILLARD {
3012439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct tsec_private *priv = (struct tsec_private *)dev->priv;
3022439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct phy_info *curphy;
3032439e4bfSJean-Christophe PLAGNIOL-VILLARD 	volatile tsec_t *regs = (volatile tsec_t *)(TSEC_BASE_ADDR);
3042439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3052439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Assign a Physical address to the TBI */
3062439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->tbipa = CFG_TBIPA_VALUE;
3072439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs = (volatile tsec_t *)(TSEC_BASE_ADDR + TSEC_SIZE);
3082439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->tbipa = CFG_TBIPA_VALUE;
3092439e4bfSJean-Christophe PLAGNIOL-VILLARD 	asm("sync");
3102439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3112439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Reset MII (due to new addresses) */
3122439e4bfSJean-Christophe PLAGNIOL-VILLARD 	priv->phyregs->miimcfg = MIIMCFG_RESET;
3132439e4bfSJean-Christophe PLAGNIOL-VILLARD 	asm("sync");
3142439e4bfSJean-Christophe PLAGNIOL-VILLARD 	priv->phyregs->miimcfg = MIIMCFG_INIT_VALUE;
3152439e4bfSJean-Christophe PLAGNIOL-VILLARD 	asm("sync");
3162439e4bfSJean-Christophe PLAGNIOL-VILLARD 	while (priv->phyregs->miimind & MIIMIND_BUSY) ;
3172439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3182439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (0 == relocated)
3192439e4bfSJean-Christophe PLAGNIOL-VILLARD 		relocate_cmds();
3202439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3212439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Get the cmd structure corresponding to the attached
3222439e4bfSJean-Christophe PLAGNIOL-VILLARD 	 * PHY */
3232439e4bfSJean-Christophe PLAGNIOL-VILLARD 	curphy = get_phy_info(dev);
3242439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3252439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (curphy == NULL) {
3262439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->phyinfo = NULL;
3272439e4bfSJean-Christophe PLAGNIOL-VILLARD 		printf("%s: No PHY found\n", dev->name);
3282439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3292439e4bfSJean-Christophe PLAGNIOL-VILLARD 		return 0;
3302439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
3312439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3322439e4bfSJean-Christophe PLAGNIOL-VILLARD 	priv->phyinfo = curphy;
3332439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3342439e4bfSJean-Christophe PLAGNIOL-VILLARD 	phy_run_commands(priv, priv->phyinfo->config);
3352439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3362439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return 1;
3372439e4bfSJean-Christophe PLAGNIOL-VILLARD }
3382439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3392439e4bfSJean-Christophe PLAGNIOL-VILLARD /*
3402439e4bfSJean-Christophe PLAGNIOL-VILLARD  * Returns which value to write to the control register.
3412439e4bfSJean-Christophe PLAGNIOL-VILLARD  * For 10/100, the value is slightly different
3422439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
3432439e4bfSJean-Christophe PLAGNIOL-VILLARD uint mii_cr_init(uint mii_reg, struct tsec_private * priv)
3442439e4bfSJean-Christophe PLAGNIOL-VILLARD {
3452439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (priv->flags & TSEC_GIGABIT)
3462439e4bfSJean-Christophe PLAGNIOL-VILLARD 		return MIIM_CONTROL_INIT;
3472439e4bfSJean-Christophe PLAGNIOL-VILLARD 	else
3482439e4bfSJean-Christophe PLAGNIOL-VILLARD 		return MIIM_CR_INIT;
3492439e4bfSJean-Christophe PLAGNIOL-VILLARD }
3502439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3512439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Parse the status register for link, and then do
3522439e4bfSJean-Christophe PLAGNIOL-VILLARD  * auto-negotiation
3532439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
3542439e4bfSJean-Christophe PLAGNIOL-VILLARD uint mii_parse_sr(uint mii_reg, struct tsec_private * priv)
3552439e4bfSJean-Christophe PLAGNIOL-VILLARD {
3562439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/*
3572439e4bfSJean-Christophe PLAGNIOL-VILLARD 	 * Wait if the link is up, and autonegotiation is in progress
3582439e4bfSJean-Christophe PLAGNIOL-VILLARD 	 * (ie - we're capable and it's not done)
3592439e4bfSJean-Christophe PLAGNIOL-VILLARD 	 */
3602439e4bfSJean-Christophe PLAGNIOL-VILLARD 	mii_reg = read_phy_reg(priv, MIIM_STATUS);
3612439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if ((mii_reg & MIIM_STATUS_LINK) && (mii_reg & PHY_BMSR_AUTN_ABLE)
3622439e4bfSJean-Christophe PLAGNIOL-VILLARD 	    && !(mii_reg & PHY_BMSR_AUTN_COMP)) {
3632439e4bfSJean-Christophe PLAGNIOL-VILLARD 		int i = 0;
3642439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3652439e4bfSJean-Christophe PLAGNIOL-VILLARD 		puts("Waiting for PHY auto negotiation to complete");
3662439e4bfSJean-Christophe PLAGNIOL-VILLARD 		while (!(mii_reg & PHY_BMSR_AUTN_COMP)) {
3672439e4bfSJean-Christophe PLAGNIOL-VILLARD 			/*
3682439e4bfSJean-Christophe PLAGNIOL-VILLARD 			 * Timeout reached ?
3692439e4bfSJean-Christophe PLAGNIOL-VILLARD 			 */
3702439e4bfSJean-Christophe PLAGNIOL-VILLARD 			if (i > PHY_AUTONEGOTIATE_TIMEOUT) {
3712439e4bfSJean-Christophe PLAGNIOL-VILLARD 				puts(" TIMEOUT !\n");
3722439e4bfSJean-Christophe PLAGNIOL-VILLARD 				priv->link = 0;
3732439e4bfSJean-Christophe PLAGNIOL-VILLARD 				return 0;
3742439e4bfSJean-Christophe PLAGNIOL-VILLARD 			}
3752439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3762439e4bfSJean-Christophe PLAGNIOL-VILLARD 			if ((i++ % 1000) == 0) {
3772439e4bfSJean-Christophe PLAGNIOL-VILLARD 				putc('.');
3782439e4bfSJean-Christophe PLAGNIOL-VILLARD 			}
3792439e4bfSJean-Christophe PLAGNIOL-VILLARD 			udelay(1000);	/* 1 ms */
3802439e4bfSJean-Christophe PLAGNIOL-VILLARD 			mii_reg = read_phy_reg(priv, MIIM_STATUS);
3812439e4bfSJean-Christophe PLAGNIOL-VILLARD 		}
3822439e4bfSJean-Christophe PLAGNIOL-VILLARD 		puts(" done\n");
3832439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->link = 1;
3842439e4bfSJean-Christophe PLAGNIOL-VILLARD 		udelay(500000);	/* another 500 ms (results in faster booting) */
3852439e4bfSJean-Christophe PLAGNIOL-VILLARD 	} else {
3862439e4bfSJean-Christophe PLAGNIOL-VILLARD 		if (mii_reg & MIIM_STATUS_LINK)
3872439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->link = 1;
3882439e4bfSJean-Christophe PLAGNIOL-VILLARD 		else
3892439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->link = 0;
3902439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
3912439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3922439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return 0;
3932439e4bfSJean-Christophe PLAGNIOL-VILLARD }
3942439e4bfSJean-Christophe PLAGNIOL-VILLARD 
3952439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Generic function which updates the speed and duplex.  If
3962439e4bfSJean-Christophe PLAGNIOL-VILLARD  * autonegotiation is enabled, it uses the AND of the link
3972439e4bfSJean-Christophe PLAGNIOL-VILLARD  * partner's advertised capabilities and our advertised
3982439e4bfSJean-Christophe PLAGNIOL-VILLARD  * capabilities.  If autonegotiation is disabled, we use the
3992439e4bfSJean-Christophe PLAGNIOL-VILLARD  * appropriate bits in the control register.
4002439e4bfSJean-Christophe PLAGNIOL-VILLARD  *
4012439e4bfSJean-Christophe PLAGNIOL-VILLARD  * Stolen from Linux's mii.c and phy_device.c
4022439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
4032439e4bfSJean-Christophe PLAGNIOL-VILLARD uint mii_parse_link(uint mii_reg, struct tsec_private *priv)
4042439e4bfSJean-Christophe PLAGNIOL-VILLARD {
4052439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* We're using autonegotiation */
4062439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (mii_reg & PHY_BMSR_AUTN_ABLE) {
4072439e4bfSJean-Christophe PLAGNIOL-VILLARD 		uint lpa = 0;
4082439e4bfSJean-Christophe PLAGNIOL-VILLARD 		uint gblpa = 0;
4092439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4102439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Check for gigabit capability */
4112439e4bfSJean-Christophe PLAGNIOL-VILLARD 		if (mii_reg & PHY_BMSR_EXT) {
4122439e4bfSJean-Christophe PLAGNIOL-VILLARD 			/* We want a list of states supported by
4132439e4bfSJean-Christophe PLAGNIOL-VILLARD 			 * both PHYs in the link
4142439e4bfSJean-Christophe PLAGNIOL-VILLARD 			 */
4152439e4bfSJean-Christophe PLAGNIOL-VILLARD 			gblpa = read_phy_reg(priv, PHY_1000BTSR);
4162439e4bfSJean-Christophe PLAGNIOL-VILLARD 			gblpa &= read_phy_reg(priv, PHY_1000BTCR) << 2;
4172439e4bfSJean-Christophe PLAGNIOL-VILLARD 		}
4182439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4192439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Set the baseline so we only have to set them
4202439e4bfSJean-Christophe PLAGNIOL-VILLARD 		 * if they're different
4212439e4bfSJean-Christophe PLAGNIOL-VILLARD 		 */
4222439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 10;
4232439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->duplexity = 0;
4242439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4252439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Check the gigabit fields */
4262439e4bfSJean-Christophe PLAGNIOL-VILLARD 		if (gblpa & (PHY_1000BTSR_1000FD | PHY_1000BTSR_1000HD)) {
4272439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 1000;
4282439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4292439e4bfSJean-Christophe PLAGNIOL-VILLARD 			if (gblpa & PHY_1000BTSR_1000FD)
4302439e4bfSJean-Christophe PLAGNIOL-VILLARD 				priv->duplexity = 1;
4312439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4322439e4bfSJean-Christophe PLAGNIOL-VILLARD 			/* We're done! */
4332439e4bfSJean-Christophe PLAGNIOL-VILLARD 			return 0;
4342439e4bfSJean-Christophe PLAGNIOL-VILLARD 		}
4352439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4362439e4bfSJean-Christophe PLAGNIOL-VILLARD 		lpa = read_phy_reg(priv, PHY_ANAR);
4372439e4bfSJean-Christophe PLAGNIOL-VILLARD 		lpa &= read_phy_reg(priv, PHY_ANLPAR);
4382439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4392439e4bfSJean-Christophe PLAGNIOL-VILLARD 		if (lpa & (PHY_ANLPAR_TXFD | PHY_ANLPAR_TX)) {
4402439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 100;
4412439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4422439e4bfSJean-Christophe PLAGNIOL-VILLARD 			if (lpa & PHY_ANLPAR_TXFD)
4432439e4bfSJean-Christophe PLAGNIOL-VILLARD 				priv->duplexity = 1;
4442439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4452439e4bfSJean-Christophe PLAGNIOL-VILLARD 		} else if (lpa & PHY_ANLPAR_10FD)
4462439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->duplexity = 1;
4472439e4bfSJean-Christophe PLAGNIOL-VILLARD 	} else {
4482439e4bfSJean-Christophe PLAGNIOL-VILLARD 		uint bmcr = read_phy_reg(priv, PHY_BMCR);
4492439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4502439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 10;
4512439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->duplexity = 0;
4522439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4532439e4bfSJean-Christophe PLAGNIOL-VILLARD 		if (bmcr & PHY_BMCR_DPLX)
4542439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->duplexity = 1;
4552439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4562439e4bfSJean-Christophe PLAGNIOL-VILLARD 		if (bmcr & PHY_BMCR_1000_MBPS)
4572439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 1000;
4582439e4bfSJean-Christophe PLAGNIOL-VILLARD 		else if (bmcr & PHY_BMCR_100_MBPS)
4592439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 100;
4602439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
4612439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4622439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return 0;
4632439e4bfSJean-Christophe PLAGNIOL-VILLARD }
4642439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4652439e4bfSJean-Christophe PLAGNIOL-VILLARD /*
4662439e4bfSJean-Christophe PLAGNIOL-VILLARD  * Parse the BCM54xx status register for speed and duplex information.
4672439e4bfSJean-Christophe PLAGNIOL-VILLARD  * The linux sungem_phy has this information, but in a table format.
4682439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
4692439e4bfSJean-Christophe PLAGNIOL-VILLARD uint mii_parse_BCM54xx_sr(uint mii_reg, struct tsec_private *priv)
4702439e4bfSJean-Christophe PLAGNIOL-VILLARD {
4712439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4722439e4bfSJean-Christophe PLAGNIOL-VILLARD 	switch((mii_reg & MIIM_BCM54xx_AUXSTATUS_LINKMODE_MASK) >> MIIM_BCM54xx_AUXSTATUS_LINKMODE_SHIFT){
4732439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4742439e4bfSJean-Christophe PLAGNIOL-VILLARD 		case 1:
4752439e4bfSJean-Christophe PLAGNIOL-VILLARD 			printf("Enet starting in 10BT/HD\n");
4762439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->duplexity = 0;
4772439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 10;
4782439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
4792439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4802439e4bfSJean-Christophe PLAGNIOL-VILLARD 		case 2:
4812439e4bfSJean-Christophe PLAGNIOL-VILLARD 			printf("Enet starting in 10BT/FD\n");
4822439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->duplexity = 1;
4832439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 10;
4842439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
4852439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4862439e4bfSJean-Christophe PLAGNIOL-VILLARD 		case 3:
4872439e4bfSJean-Christophe PLAGNIOL-VILLARD 			printf("Enet starting in 100BT/HD\n");
4882439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->duplexity = 0;
4892439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 100;
4902439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
4912439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4922439e4bfSJean-Christophe PLAGNIOL-VILLARD 		case 5:
4932439e4bfSJean-Christophe PLAGNIOL-VILLARD 			printf("Enet starting in 100BT/FD\n");
4942439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->duplexity = 1;
4952439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 100;
4962439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
4972439e4bfSJean-Christophe PLAGNIOL-VILLARD 
4982439e4bfSJean-Christophe PLAGNIOL-VILLARD 		case 6:
4992439e4bfSJean-Christophe PLAGNIOL-VILLARD 			printf("Enet starting in 1000BT/HD\n");
5002439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->duplexity = 0;
5012439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 1000;
5022439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
5032439e4bfSJean-Christophe PLAGNIOL-VILLARD 
5042439e4bfSJean-Christophe PLAGNIOL-VILLARD 		case 7:
5052439e4bfSJean-Christophe PLAGNIOL-VILLARD 			printf("Enet starting in 1000BT/FD\n");
5062439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->duplexity = 1;
5072439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 1000;
5082439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
5092439e4bfSJean-Christophe PLAGNIOL-VILLARD 
5102439e4bfSJean-Christophe PLAGNIOL-VILLARD 		default:
5112439e4bfSJean-Christophe PLAGNIOL-VILLARD 			printf("Auto-neg error, defaulting to 10BT/HD\n");
5122439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->duplexity = 0;
5132439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 10;
5142439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
5152439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
5162439e4bfSJean-Christophe PLAGNIOL-VILLARD 
5172439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return 0;
5182439e4bfSJean-Christophe PLAGNIOL-VILLARD 
5192439e4bfSJean-Christophe PLAGNIOL-VILLARD }
5202439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Parse the 88E1011's status register for speed and duplex
5212439e4bfSJean-Christophe PLAGNIOL-VILLARD  * information
5222439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
5232439e4bfSJean-Christophe PLAGNIOL-VILLARD uint mii_parse_88E1011_psr(uint mii_reg, struct tsec_private * priv)
5242439e4bfSJean-Christophe PLAGNIOL-VILLARD {
5252439e4bfSJean-Christophe PLAGNIOL-VILLARD 	uint speed;
5262439e4bfSJean-Christophe PLAGNIOL-VILLARD 
5272439e4bfSJean-Christophe PLAGNIOL-VILLARD 	mii_reg = read_phy_reg(priv, MIIM_88E1011_PHY_STATUS);
5282439e4bfSJean-Christophe PLAGNIOL-VILLARD 
5292439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if ((mii_reg & MIIM_88E1011_PHYSTAT_LINK) &&
5302439e4bfSJean-Christophe PLAGNIOL-VILLARD 		!(mii_reg & MIIM_88E1011_PHYSTAT_SPDDONE)) {
5312439e4bfSJean-Christophe PLAGNIOL-VILLARD 		int i = 0;
5322439e4bfSJean-Christophe PLAGNIOL-VILLARD 
5332439e4bfSJean-Christophe PLAGNIOL-VILLARD 		puts("Waiting for PHY realtime link");
5342439e4bfSJean-Christophe PLAGNIOL-VILLARD 		while (!(mii_reg & MIIM_88E1011_PHYSTAT_SPDDONE)) {
5352439e4bfSJean-Christophe PLAGNIOL-VILLARD 			/* Timeout reached ? */
5362439e4bfSJean-Christophe PLAGNIOL-VILLARD 			if (i > PHY_AUTONEGOTIATE_TIMEOUT) {
5372439e4bfSJean-Christophe PLAGNIOL-VILLARD 				puts(" TIMEOUT !\n");
5382439e4bfSJean-Christophe PLAGNIOL-VILLARD 				priv->link = 0;
5392439e4bfSJean-Christophe PLAGNIOL-VILLARD 				break;
5402439e4bfSJean-Christophe PLAGNIOL-VILLARD 			}
5412439e4bfSJean-Christophe PLAGNIOL-VILLARD 
5422439e4bfSJean-Christophe PLAGNIOL-VILLARD 			if ((i++ % 1000) == 0) {
5432439e4bfSJean-Christophe PLAGNIOL-VILLARD 				putc('.');
5442439e4bfSJean-Christophe PLAGNIOL-VILLARD 			}
5452439e4bfSJean-Christophe PLAGNIOL-VILLARD 			udelay(1000);	/* 1 ms */
5462439e4bfSJean-Christophe PLAGNIOL-VILLARD 			mii_reg = read_phy_reg(priv, MIIM_88E1011_PHY_STATUS);
5472439e4bfSJean-Christophe PLAGNIOL-VILLARD 		}
5482439e4bfSJean-Christophe PLAGNIOL-VILLARD 		puts(" done\n");
5492439e4bfSJean-Christophe PLAGNIOL-VILLARD 		udelay(500000);	/* another 500 ms (results in faster booting) */
5502439e4bfSJean-Christophe PLAGNIOL-VILLARD 	} else {
5512439e4bfSJean-Christophe PLAGNIOL-VILLARD 		if (mii_reg & MIIM_88E1011_PHYSTAT_LINK)
5522439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->link = 1;
5532439e4bfSJean-Christophe PLAGNIOL-VILLARD 		else
5542439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->link = 0;
5552439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
5562439e4bfSJean-Christophe PLAGNIOL-VILLARD 
5572439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (mii_reg & MIIM_88E1011_PHYSTAT_DUPLEX)
5582439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->duplexity = 1;
5592439e4bfSJean-Christophe PLAGNIOL-VILLARD 	else
5602439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->duplexity = 0;
5612439e4bfSJean-Christophe PLAGNIOL-VILLARD 
5622439e4bfSJean-Christophe PLAGNIOL-VILLARD 	speed = (mii_reg & MIIM_88E1011_PHYSTAT_SPEED);
5632439e4bfSJean-Christophe PLAGNIOL-VILLARD 
5642439e4bfSJean-Christophe PLAGNIOL-VILLARD 	switch (speed) {
5652439e4bfSJean-Christophe PLAGNIOL-VILLARD 	case MIIM_88E1011_PHYSTAT_GBIT:
5662439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 1000;
5672439e4bfSJean-Christophe PLAGNIOL-VILLARD 		break;
5682439e4bfSJean-Christophe PLAGNIOL-VILLARD 	case MIIM_88E1011_PHYSTAT_100:
5692439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 100;
5702439e4bfSJean-Christophe PLAGNIOL-VILLARD 		break;
5712439e4bfSJean-Christophe PLAGNIOL-VILLARD 	default:
5722439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 10;
5732439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
5742439e4bfSJean-Christophe PLAGNIOL-VILLARD 
5752439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return 0;
5762439e4bfSJean-Christophe PLAGNIOL-VILLARD }
5772439e4bfSJean-Christophe PLAGNIOL-VILLARD 
578*18ee320fSDave Liu /* Parse the RTL8211B's status register for speed and duplex
579*18ee320fSDave Liu  * information
580*18ee320fSDave Liu  */
581*18ee320fSDave Liu uint mii_parse_RTL8211B_sr(uint mii_reg, struct tsec_private * priv)
582*18ee320fSDave Liu {
583*18ee320fSDave Liu 	uint speed;
584*18ee320fSDave Liu 
585*18ee320fSDave Liu 	mii_reg = read_phy_reg(priv, MIIM_RTL8211B_PHY_STATUS);
586*18ee320fSDave Liu 	if ((mii_reg & MIIM_RTL8211B_PHYSTAT_LINK) &&
587*18ee320fSDave Liu 		!(mii_reg & MIIM_RTL8211B_PHYSTAT_SPDDONE)) {
588*18ee320fSDave Liu 		int i = 0;
589*18ee320fSDave Liu 
590*18ee320fSDave Liu 		puts("Waiting for PHY realtime link");
591*18ee320fSDave Liu 		while (!(mii_reg & MIIM_RTL8211B_PHYSTAT_SPDDONE)) {
592*18ee320fSDave Liu 			/* Timeout reached ? */
593*18ee320fSDave Liu 			if (i > PHY_AUTONEGOTIATE_TIMEOUT) {
594*18ee320fSDave Liu 				puts(" TIMEOUT !\n");
595*18ee320fSDave Liu 				priv->link = 0;
596*18ee320fSDave Liu 				break;
597*18ee320fSDave Liu 			}
598*18ee320fSDave Liu 
599*18ee320fSDave Liu 			if ((i++ % 1000) == 0) {
600*18ee320fSDave Liu 				putc('.');
601*18ee320fSDave Liu 			}
602*18ee320fSDave Liu 			udelay(1000);	/* 1 ms */
603*18ee320fSDave Liu 			mii_reg = read_phy_reg(priv, MIIM_RTL8211B_PHY_STATUS);
604*18ee320fSDave Liu 		}
605*18ee320fSDave Liu 		puts(" done\n");
606*18ee320fSDave Liu 		udelay(500000);	/* another 500 ms (results in faster booting) */
607*18ee320fSDave Liu 	} else {
608*18ee320fSDave Liu 		if (mii_reg & MIIM_RTL8211B_PHYSTAT_LINK)
609*18ee320fSDave Liu 			priv->link = 1;
610*18ee320fSDave Liu 		else
611*18ee320fSDave Liu 			priv->link = 0;
612*18ee320fSDave Liu 	}
613*18ee320fSDave Liu 
614*18ee320fSDave Liu 	if (mii_reg & MIIM_RTL8211B_PHYSTAT_DUPLEX)
615*18ee320fSDave Liu 		priv->duplexity = 1;
616*18ee320fSDave Liu 	else
617*18ee320fSDave Liu 		priv->duplexity = 0;
618*18ee320fSDave Liu 
619*18ee320fSDave Liu 	speed = (mii_reg & MIIM_RTL8211B_PHYSTAT_SPEED);
620*18ee320fSDave Liu 
621*18ee320fSDave Liu 	switch (speed) {
622*18ee320fSDave Liu 	case MIIM_RTL8211B_PHYSTAT_GBIT:
623*18ee320fSDave Liu 		priv->speed = 1000;
624*18ee320fSDave Liu 		break;
625*18ee320fSDave Liu 	case MIIM_RTL8211B_PHYSTAT_100:
626*18ee320fSDave Liu 		priv->speed = 100;
627*18ee320fSDave Liu 		break;
628*18ee320fSDave Liu 	default:
629*18ee320fSDave Liu 		priv->speed = 10;
630*18ee320fSDave Liu 	}
631*18ee320fSDave Liu 
632*18ee320fSDave Liu 	return 0;
633*18ee320fSDave Liu }
634*18ee320fSDave Liu 
6352439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Parse the cis8201's status register for speed and duplex
6362439e4bfSJean-Christophe PLAGNIOL-VILLARD  * information
6372439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
6382439e4bfSJean-Christophe PLAGNIOL-VILLARD uint mii_parse_cis8201(uint mii_reg, struct tsec_private * priv)
6392439e4bfSJean-Christophe PLAGNIOL-VILLARD {
6402439e4bfSJean-Christophe PLAGNIOL-VILLARD 	uint speed;
6412439e4bfSJean-Christophe PLAGNIOL-VILLARD 
6422439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (mii_reg & MIIM_CIS8201_AUXCONSTAT_DUPLEX)
6432439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->duplexity = 1;
6442439e4bfSJean-Christophe PLAGNIOL-VILLARD 	else
6452439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->duplexity = 0;
6462439e4bfSJean-Christophe PLAGNIOL-VILLARD 
6472439e4bfSJean-Christophe PLAGNIOL-VILLARD 	speed = mii_reg & MIIM_CIS8201_AUXCONSTAT_SPEED;
6482439e4bfSJean-Christophe PLAGNIOL-VILLARD 	switch (speed) {
6492439e4bfSJean-Christophe PLAGNIOL-VILLARD 	case MIIM_CIS8201_AUXCONSTAT_GBIT:
6502439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 1000;
6512439e4bfSJean-Christophe PLAGNIOL-VILLARD 		break;
6522439e4bfSJean-Christophe PLAGNIOL-VILLARD 	case MIIM_CIS8201_AUXCONSTAT_100:
6532439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 100;
6542439e4bfSJean-Christophe PLAGNIOL-VILLARD 		break;
6552439e4bfSJean-Christophe PLAGNIOL-VILLARD 	default:
6562439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 10;
6572439e4bfSJean-Christophe PLAGNIOL-VILLARD 		break;
6582439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
6592439e4bfSJean-Christophe PLAGNIOL-VILLARD 
6602439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return 0;
6612439e4bfSJean-Christophe PLAGNIOL-VILLARD }
6622439e4bfSJean-Christophe PLAGNIOL-VILLARD 
6632439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Parse the vsc8244's status register for speed and duplex
6642439e4bfSJean-Christophe PLAGNIOL-VILLARD  * information
6652439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
6662439e4bfSJean-Christophe PLAGNIOL-VILLARD uint mii_parse_vsc8244(uint mii_reg, struct tsec_private * priv)
6672439e4bfSJean-Christophe PLAGNIOL-VILLARD {
6682439e4bfSJean-Christophe PLAGNIOL-VILLARD 	uint speed;
6692439e4bfSJean-Christophe PLAGNIOL-VILLARD 
6702439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (mii_reg & MIIM_VSC8244_AUXCONSTAT_DUPLEX)
6712439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->duplexity = 1;
6722439e4bfSJean-Christophe PLAGNIOL-VILLARD 	else
6732439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->duplexity = 0;
6742439e4bfSJean-Christophe PLAGNIOL-VILLARD 
6752439e4bfSJean-Christophe PLAGNIOL-VILLARD 	speed = mii_reg & MIIM_VSC8244_AUXCONSTAT_SPEED;
6762439e4bfSJean-Christophe PLAGNIOL-VILLARD 	switch (speed) {
6772439e4bfSJean-Christophe PLAGNIOL-VILLARD 	case MIIM_VSC8244_AUXCONSTAT_GBIT:
6782439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 1000;
6792439e4bfSJean-Christophe PLAGNIOL-VILLARD 		break;
6802439e4bfSJean-Christophe PLAGNIOL-VILLARD 	case MIIM_VSC8244_AUXCONSTAT_100:
6812439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 100;
6822439e4bfSJean-Christophe PLAGNIOL-VILLARD 		break;
6832439e4bfSJean-Christophe PLAGNIOL-VILLARD 	default:
6842439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 10;
6852439e4bfSJean-Christophe PLAGNIOL-VILLARD 		break;
6862439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
6872439e4bfSJean-Christophe PLAGNIOL-VILLARD 
6882439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return 0;
6892439e4bfSJean-Christophe PLAGNIOL-VILLARD }
6902439e4bfSJean-Christophe PLAGNIOL-VILLARD 
6912439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Parse the DM9161's status register for speed and duplex
6922439e4bfSJean-Christophe PLAGNIOL-VILLARD  * information
6932439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
6942439e4bfSJean-Christophe PLAGNIOL-VILLARD uint mii_parse_dm9161_scsr(uint mii_reg, struct tsec_private * priv)
6952439e4bfSJean-Christophe PLAGNIOL-VILLARD {
6962439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (mii_reg & (MIIM_DM9161_SCSR_100F | MIIM_DM9161_SCSR_100H))
6972439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 100;
6982439e4bfSJean-Christophe PLAGNIOL-VILLARD 	else
6992439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 10;
7002439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7012439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (mii_reg & (MIIM_DM9161_SCSR_100F | MIIM_DM9161_SCSR_10F))
7022439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->duplexity = 1;
7032439e4bfSJean-Christophe PLAGNIOL-VILLARD 	else
7042439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->duplexity = 0;
7052439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7062439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return 0;
7072439e4bfSJean-Christophe PLAGNIOL-VILLARD }
7082439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7092439e4bfSJean-Christophe PLAGNIOL-VILLARD /*
7102439e4bfSJean-Christophe PLAGNIOL-VILLARD  * Hack to write all 4 PHYs with the LED values
7112439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
7122439e4bfSJean-Christophe PLAGNIOL-VILLARD uint mii_cis8204_fixled(uint mii_reg, struct tsec_private * priv)
7132439e4bfSJean-Christophe PLAGNIOL-VILLARD {
7142439e4bfSJean-Christophe PLAGNIOL-VILLARD 	uint phyid;
7152439e4bfSJean-Christophe PLAGNIOL-VILLARD 	volatile tsec_t *regbase = priv->phyregs;
7162439e4bfSJean-Christophe PLAGNIOL-VILLARD 	int timeout = 1000000;
7172439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7182439e4bfSJean-Christophe PLAGNIOL-VILLARD 	for (phyid = 0; phyid < 4; phyid++) {
7192439e4bfSJean-Christophe PLAGNIOL-VILLARD 		regbase->miimadd = (phyid << 8) | mii_reg;
7202439e4bfSJean-Christophe PLAGNIOL-VILLARD 		regbase->miimcon = MIIM_CIS8204_SLEDCON_INIT;
7212439e4bfSJean-Christophe PLAGNIOL-VILLARD 		asm("sync");
7222439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7232439e4bfSJean-Christophe PLAGNIOL-VILLARD 		timeout = 1000000;
7242439e4bfSJean-Christophe PLAGNIOL-VILLARD 		while ((regbase->miimind & MIIMIND_BUSY) && timeout--) ;
7252439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
7262439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7272439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return MIIM_CIS8204_SLEDCON_INIT;
7282439e4bfSJean-Christophe PLAGNIOL-VILLARD }
7292439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7302439e4bfSJean-Christophe PLAGNIOL-VILLARD uint mii_cis8204_setmode(uint mii_reg, struct tsec_private * priv)
7312439e4bfSJean-Christophe PLAGNIOL-VILLARD {
7322439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (priv->flags & TSEC_REDUCED)
7332439e4bfSJean-Christophe PLAGNIOL-VILLARD 		return MIIM_CIS8204_EPHYCON_INIT | MIIM_CIS8204_EPHYCON_RGMII;
7342439e4bfSJean-Christophe PLAGNIOL-VILLARD 	else
7352439e4bfSJean-Christophe PLAGNIOL-VILLARD 		return MIIM_CIS8204_EPHYCON_INIT;
7362439e4bfSJean-Christophe PLAGNIOL-VILLARD }
7372439e4bfSJean-Christophe PLAGNIOL-VILLARD 
73819580e66SDave Liu uint mii_m88e1111s_setmode(uint mii_reg, struct tsec_private *priv)
73919580e66SDave Liu {
74019580e66SDave Liu 	uint mii_data = read_phy_reg(priv, mii_reg);
74119580e66SDave Liu 
74219580e66SDave Liu 	if (priv->flags & TSEC_REDUCED)
74319580e66SDave Liu 		mii_data = (mii_data & 0xfff0) | 0x000b;
74419580e66SDave Liu 	return mii_data;
74519580e66SDave Liu }
74619580e66SDave Liu 
7472439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Initialized required registers to appropriate values, zeroing
7482439e4bfSJean-Christophe PLAGNIOL-VILLARD  * those we don't care about (unless zero is bad, in which case,
7492439e4bfSJean-Christophe PLAGNIOL-VILLARD  * choose a more appropriate value)
7502439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
7512439e4bfSJean-Christophe PLAGNIOL-VILLARD static void init_registers(volatile tsec_t * regs)
7522439e4bfSJean-Christophe PLAGNIOL-VILLARD {
7532439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Clear IEVENT */
7542439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->ievent = IEVENT_INIT_CLEAR;
7552439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7562439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->imask = IMASK_INIT_CLEAR;
7572439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7582439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.iaddr0 = 0;
7592439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.iaddr1 = 0;
7602439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.iaddr2 = 0;
7612439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.iaddr3 = 0;
7622439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.iaddr4 = 0;
7632439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.iaddr5 = 0;
7642439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.iaddr6 = 0;
7652439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.iaddr7 = 0;
7662439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7672439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.gaddr0 = 0;
7682439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.gaddr1 = 0;
7692439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.gaddr2 = 0;
7702439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.gaddr3 = 0;
7712439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.gaddr4 = 0;
7722439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.gaddr5 = 0;
7732439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.gaddr6 = 0;
7742439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->hash.gaddr7 = 0;
7752439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7762439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->rctrl = 0x00000000;
7772439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7782439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Init RMON mib registers */
7792439e4bfSJean-Christophe PLAGNIOL-VILLARD 	memset((void *)&(regs->rmon), 0, sizeof(rmon_mib_t));
7802439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7812439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->rmon.cam1 = 0xffffffff;
7822439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->rmon.cam2 = 0xffffffff;
7832439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7842439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->mrblr = MRBLR_INIT_SETTINGS;
7852439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7862439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->minflr = MINFLR_INIT_SETTINGS;
7872439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7882439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->attr = ATTR_INIT_SETTINGS;
7892439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->attreli = ATTRELI_INIT_SETTINGS;
7902439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7912439e4bfSJean-Christophe PLAGNIOL-VILLARD }
7922439e4bfSJean-Christophe PLAGNIOL-VILLARD 
7932439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Configure maccfg2 based on negotiated speed and duplex
7942439e4bfSJean-Christophe PLAGNIOL-VILLARD  * reported by PHY handling code
7952439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
7962439e4bfSJean-Christophe PLAGNIOL-VILLARD static void adjust_link(struct eth_device *dev)
7972439e4bfSJean-Christophe PLAGNIOL-VILLARD {
7982439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct tsec_private *priv = (struct tsec_private *)dev->priv;
7992439e4bfSJean-Christophe PLAGNIOL-VILLARD 	volatile tsec_t *regs = priv->regs;
8002439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8012439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (priv->link) {
8022439e4bfSJean-Christophe PLAGNIOL-VILLARD 		if (priv->duplexity != 0)
8032439e4bfSJean-Christophe PLAGNIOL-VILLARD 			regs->maccfg2 |= MACCFG2_FULL_DUPLEX;
8042439e4bfSJean-Christophe PLAGNIOL-VILLARD 		else
8052439e4bfSJean-Christophe PLAGNIOL-VILLARD 			regs->maccfg2 &= ~(MACCFG2_FULL_DUPLEX);
8062439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8072439e4bfSJean-Christophe PLAGNIOL-VILLARD 		switch (priv->speed) {
8082439e4bfSJean-Christophe PLAGNIOL-VILLARD 		case 1000:
8092439e4bfSJean-Christophe PLAGNIOL-VILLARD 			regs->maccfg2 = ((regs->maccfg2 & ~(MACCFG2_IF))
8102439e4bfSJean-Christophe PLAGNIOL-VILLARD 					 | MACCFG2_GMII);
8112439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
8122439e4bfSJean-Christophe PLAGNIOL-VILLARD 		case 100:
8132439e4bfSJean-Christophe PLAGNIOL-VILLARD 		case 10:
8142439e4bfSJean-Christophe PLAGNIOL-VILLARD 			regs->maccfg2 = ((regs->maccfg2 & ~(MACCFG2_IF))
8152439e4bfSJean-Christophe PLAGNIOL-VILLARD 					 | MACCFG2_MII);
8162439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8172439e4bfSJean-Christophe PLAGNIOL-VILLARD 			/* Set R100 bit in all modes although
8182439e4bfSJean-Christophe PLAGNIOL-VILLARD 			 * it is only used in RGMII mode
8192439e4bfSJean-Christophe PLAGNIOL-VILLARD 			 */
8202439e4bfSJean-Christophe PLAGNIOL-VILLARD 			if (priv->speed == 100)
8212439e4bfSJean-Christophe PLAGNIOL-VILLARD 				regs->ecntrl |= ECNTRL_R100;
8222439e4bfSJean-Christophe PLAGNIOL-VILLARD 			else
8232439e4bfSJean-Christophe PLAGNIOL-VILLARD 				regs->ecntrl &= ~(ECNTRL_R100);
8242439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
8252439e4bfSJean-Christophe PLAGNIOL-VILLARD 		default:
8262439e4bfSJean-Christophe PLAGNIOL-VILLARD 			printf("%s: Speed was bad\n", dev->name);
8272439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
8282439e4bfSJean-Christophe PLAGNIOL-VILLARD 		}
8292439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8302439e4bfSJean-Christophe PLAGNIOL-VILLARD 		printf("Speed: %d, %s duplex\n", priv->speed,
8312439e4bfSJean-Christophe PLAGNIOL-VILLARD 		       (priv->duplexity) ? "full" : "half");
8322439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8332439e4bfSJean-Christophe PLAGNIOL-VILLARD 	} else {
8342439e4bfSJean-Christophe PLAGNIOL-VILLARD 		printf("%s: No link.\n", dev->name);
8352439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
8362439e4bfSJean-Christophe PLAGNIOL-VILLARD }
8372439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8382439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Set up the buffers and their descriptors, and bring up the
8392439e4bfSJean-Christophe PLAGNIOL-VILLARD  * interface
8402439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
8412439e4bfSJean-Christophe PLAGNIOL-VILLARD static void startup_tsec(struct eth_device *dev)
8422439e4bfSJean-Christophe PLAGNIOL-VILLARD {
8432439e4bfSJean-Christophe PLAGNIOL-VILLARD 	int i;
8442439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct tsec_private *priv = (struct tsec_private *)dev->priv;
8452439e4bfSJean-Christophe PLAGNIOL-VILLARD 	volatile tsec_t *regs = priv->regs;
8462439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8472439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Point to the buffer descriptors */
8482439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->tbase = (unsigned int)(&rtx.txbd[txIdx]);
8492439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->rbase = (unsigned int)(&rtx.rxbd[rxIdx]);
8502439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8512439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Initialize the Rx Buffer descriptors */
8522439e4bfSJean-Christophe PLAGNIOL-VILLARD 	for (i = 0; i < PKTBUFSRX; i++) {
8532439e4bfSJean-Christophe PLAGNIOL-VILLARD 		rtx.rxbd[i].status = RXBD_EMPTY;
8542439e4bfSJean-Christophe PLAGNIOL-VILLARD 		rtx.rxbd[i].length = 0;
8552439e4bfSJean-Christophe PLAGNIOL-VILLARD 		rtx.rxbd[i].bufPtr = (uint) NetRxPackets[i];
8562439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
8572439e4bfSJean-Christophe PLAGNIOL-VILLARD 	rtx.rxbd[PKTBUFSRX - 1].status |= RXBD_WRAP;
8582439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8592439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Initialize the TX Buffer Descriptors */
8602439e4bfSJean-Christophe PLAGNIOL-VILLARD 	for (i = 0; i < TX_BUF_CNT; i++) {
8612439e4bfSJean-Christophe PLAGNIOL-VILLARD 		rtx.txbd[i].status = 0;
8622439e4bfSJean-Christophe PLAGNIOL-VILLARD 		rtx.txbd[i].length = 0;
8632439e4bfSJean-Christophe PLAGNIOL-VILLARD 		rtx.txbd[i].bufPtr = 0;
8642439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
8652439e4bfSJean-Christophe PLAGNIOL-VILLARD 	rtx.txbd[TX_BUF_CNT - 1].status |= TXBD_WRAP;
8662439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8672439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Start up the PHY */
8682439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if(priv->phyinfo)
8692439e4bfSJean-Christophe PLAGNIOL-VILLARD 		phy_run_commands(priv, priv->phyinfo->startup);
8702439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8712439e4bfSJean-Christophe PLAGNIOL-VILLARD 	adjust_link(dev);
8722439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8732439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Enable Transmit and Receive */
8742439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->maccfg1 |= (MACCFG1_RX_EN | MACCFG1_TX_EN);
8752439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8762439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Tell the DMA it is clear to go */
8772439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->dmactrl |= DMACTRL_INIT_SETTINGS;
8782439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->tstat = TSTAT_CLEAR_THALT;
8792439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->rstat = RSTAT_CLEAR_RHALT;
8802439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->dmactrl &= ~(DMACTRL_GRS | DMACTRL_GTS);
8812439e4bfSJean-Christophe PLAGNIOL-VILLARD }
8822439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8832439e4bfSJean-Christophe PLAGNIOL-VILLARD /* This returns the status bits of the device.	The return value
8842439e4bfSJean-Christophe PLAGNIOL-VILLARD  * is never checked, and this is what the 8260 driver did, so we
8852439e4bfSJean-Christophe PLAGNIOL-VILLARD  * do the same.	 Presumably, this would be zero if there were no
8862439e4bfSJean-Christophe PLAGNIOL-VILLARD  * errors
8872439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
8882439e4bfSJean-Christophe PLAGNIOL-VILLARD static int tsec_send(struct eth_device *dev, volatile void *packet, int length)
8892439e4bfSJean-Christophe PLAGNIOL-VILLARD {
8902439e4bfSJean-Christophe PLAGNIOL-VILLARD 	int i;
8912439e4bfSJean-Christophe PLAGNIOL-VILLARD 	int result = 0;
8922439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct tsec_private *priv = (struct tsec_private *)dev->priv;
8932439e4bfSJean-Christophe PLAGNIOL-VILLARD 	volatile tsec_t *regs = priv->regs;
8942439e4bfSJean-Christophe PLAGNIOL-VILLARD 
8952439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Find an empty buffer descriptor */
8962439e4bfSJean-Christophe PLAGNIOL-VILLARD 	for (i = 0; rtx.txbd[txIdx].status & TXBD_READY; i++) {
8972439e4bfSJean-Christophe PLAGNIOL-VILLARD 		if (i >= TOUT_LOOP) {
8982439e4bfSJean-Christophe PLAGNIOL-VILLARD 			debug("%s: tsec: tx buffers full\n", dev->name);
8992439e4bfSJean-Christophe PLAGNIOL-VILLARD 			return result;
9002439e4bfSJean-Christophe PLAGNIOL-VILLARD 		}
9012439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
9022439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9032439e4bfSJean-Christophe PLAGNIOL-VILLARD 	rtx.txbd[txIdx].bufPtr = (uint) packet;
9042439e4bfSJean-Christophe PLAGNIOL-VILLARD 	rtx.txbd[txIdx].length = length;
9052439e4bfSJean-Christophe PLAGNIOL-VILLARD 	rtx.txbd[txIdx].status |=
9062439e4bfSJean-Christophe PLAGNIOL-VILLARD 	    (TXBD_READY | TXBD_LAST | TXBD_CRC | TXBD_INTERRUPT);
9072439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9082439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Tell the DMA to go */
9092439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->tstat = TSTAT_CLEAR_THALT;
9102439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9112439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Wait for buffer to be transmitted */
9122439e4bfSJean-Christophe PLAGNIOL-VILLARD 	for (i = 0; rtx.txbd[txIdx].status & TXBD_READY; i++) {
9132439e4bfSJean-Christophe PLAGNIOL-VILLARD 		if (i >= TOUT_LOOP) {
9142439e4bfSJean-Christophe PLAGNIOL-VILLARD 			debug("%s: tsec: tx error\n", dev->name);
9152439e4bfSJean-Christophe PLAGNIOL-VILLARD 			return result;
9162439e4bfSJean-Christophe PLAGNIOL-VILLARD 		}
9172439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
9182439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9192439e4bfSJean-Christophe PLAGNIOL-VILLARD 	txIdx = (txIdx + 1) % TX_BUF_CNT;
9202439e4bfSJean-Christophe PLAGNIOL-VILLARD 	result = rtx.txbd[txIdx].status & TXBD_STATS;
9212439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9222439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return result;
9232439e4bfSJean-Christophe PLAGNIOL-VILLARD }
9242439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9252439e4bfSJean-Christophe PLAGNIOL-VILLARD static int tsec_recv(struct eth_device *dev)
9262439e4bfSJean-Christophe PLAGNIOL-VILLARD {
9272439e4bfSJean-Christophe PLAGNIOL-VILLARD 	int length;
9282439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct tsec_private *priv = (struct tsec_private *)dev->priv;
9292439e4bfSJean-Christophe PLAGNIOL-VILLARD 	volatile tsec_t *regs = priv->regs;
9302439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9312439e4bfSJean-Christophe PLAGNIOL-VILLARD 	while (!(rtx.rxbd[rxIdx].status & RXBD_EMPTY)) {
9322439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9332439e4bfSJean-Christophe PLAGNIOL-VILLARD 		length = rtx.rxbd[rxIdx].length;
9342439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9352439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Send the packet up if there were no errors */
9362439e4bfSJean-Christophe PLAGNIOL-VILLARD 		if (!(rtx.rxbd[rxIdx].status & RXBD_STATS)) {
9372439e4bfSJean-Christophe PLAGNIOL-VILLARD 			NetReceive(NetRxPackets[rxIdx], length - 4);
9382439e4bfSJean-Christophe PLAGNIOL-VILLARD 		} else {
9392439e4bfSJean-Christophe PLAGNIOL-VILLARD 			printf("Got error %x\n",
9402439e4bfSJean-Christophe PLAGNIOL-VILLARD 			       (rtx.rxbd[rxIdx].status & RXBD_STATS));
9412439e4bfSJean-Christophe PLAGNIOL-VILLARD 		}
9422439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9432439e4bfSJean-Christophe PLAGNIOL-VILLARD 		rtx.rxbd[rxIdx].length = 0;
9442439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9452439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Set the wrap bit if this is the last element in the list */
9462439e4bfSJean-Christophe PLAGNIOL-VILLARD 		rtx.rxbd[rxIdx].status =
9472439e4bfSJean-Christophe PLAGNIOL-VILLARD 		    RXBD_EMPTY | (((rxIdx + 1) == PKTBUFSRX) ? RXBD_WRAP : 0);
9482439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9492439e4bfSJean-Christophe PLAGNIOL-VILLARD 		rxIdx = (rxIdx + 1) % PKTBUFSRX;
9502439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
9512439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9522439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (regs->ievent & IEVENT_BSY) {
9532439e4bfSJean-Christophe PLAGNIOL-VILLARD 		regs->ievent = IEVENT_BSY;
9542439e4bfSJean-Christophe PLAGNIOL-VILLARD 		regs->rstat = RSTAT_CLEAR_RHALT;
9552439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
9562439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9572439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return -1;
9582439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9592439e4bfSJean-Christophe PLAGNIOL-VILLARD }
9602439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9612439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Stop the interface */
9622439e4bfSJean-Christophe PLAGNIOL-VILLARD static void tsec_halt(struct eth_device *dev)
9632439e4bfSJean-Christophe PLAGNIOL-VILLARD {
9642439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct tsec_private *priv = (struct tsec_private *)dev->priv;
9652439e4bfSJean-Christophe PLAGNIOL-VILLARD 	volatile tsec_t *regs = priv->regs;
9662439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9672439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->dmactrl &= ~(DMACTRL_GRS | DMACTRL_GTS);
9682439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->dmactrl |= (DMACTRL_GRS | DMACTRL_GTS);
9692439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9702439e4bfSJean-Christophe PLAGNIOL-VILLARD 	while (!(regs->ievent & (IEVENT_GRSC | IEVENT_GTSC))) ;
9712439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9722439e4bfSJean-Christophe PLAGNIOL-VILLARD 	regs->maccfg1 &= ~(MACCFG1_TX_EN | MACCFG1_RX_EN);
9732439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9742439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Shut down the PHY, as needed */
9752439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if(priv->phyinfo)
9762439e4bfSJean-Christophe PLAGNIOL-VILLARD 		phy_run_commands(priv, priv->phyinfo->shutdown);
9772439e4bfSJean-Christophe PLAGNIOL-VILLARD }
9782439e4bfSJean-Christophe PLAGNIOL-VILLARD 
9792439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info phy_info_M88E1149S = {
9802439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0x1410ca,
9812439e4bfSJean-Christophe PLAGNIOL-VILLARD 	"Marvell 88E1149S",
9822439e4bfSJean-Christophe PLAGNIOL-VILLARD 	4,
9832439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){     /* config */
9842439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Reset and configure the PHY */
9852439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
9862439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{0x1d, 0x1f, NULL},
9872439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{0x1e, 0x200c, NULL},
9882439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{0x1d, 0x5, NULL},
9892439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{0x1e, 0x0, NULL},
9902439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{0x1e, 0x100, NULL},
9912439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_GBIT_CONTROL, MIIM_GBIT_CONTROL_INIT, NULL},
9922439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_ANAR, MIIM_ANAR_INIT, NULL},
9932439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
9942439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_CONTROL, MIIM_CONTROL_INIT, &mii_cr_init},
9952439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{miim_end,}
9962439e4bfSJean-Christophe PLAGNIOL-VILLARD 	},
9972439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){     /* startup */
9982439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Status is read once to clear old link state */
9992439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_STATUS, miim_read, NULL},
10002439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Auto-negotiate */
10012439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_STATUS, miim_read, &mii_parse_sr},
10022439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Read the status */
10032439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_88E1011_PHY_STATUS, miim_read,
10042439e4bfSJean-Christophe PLAGNIOL-VILLARD 		 &mii_parse_88E1011_psr},
10052439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{miim_end,}
10062439e4bfSJean-Christophe PLAGNIOL-VILLARD 	},
10072439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){     /* shutdown */
10082439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{miim_end,}
10092439e4bfSJean-Christophe PLAGNIOL-VILLARD 	},
10102439e4bfSJean-Christophe PLAGNIOL-VILLARD };
10112439e4bfSJean-Christophe PLAGNIOL-VILLARD 
10122439e4bfSJean-Christophe PLAGNIOL-VILLARD /* The 5411 id is 0x206070, the 5421 is 0x2060e0 */
10132439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info phy_info_BCM5461S = {
10142439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0x02060c1,	/* 5461 ID */
10152439e4bfSJean-Christophe PLAGNIOL-VILLARD 	"Broadcom BCM5461S",
10162439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0, /* not clear to me what minor revisions we can shift away */
10172439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]) { /* config */
10182439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Reset and configure the PHY */
10192439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
10202439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_GBIT_CONTROL, MIIM_GBIT_CONTROL_INIT, NULL},
10212439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_ANAR, MIIM_ANAR_INIT, NULL},
10222439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
10232439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_CONTROL, MIIM_CONTROL_INIT, &mii_cr_init},
10242439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{miim_end,}
10252439e4bfSJean-Christophe PLAGNIOL-VILLARD 	},
10262439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]) { /* startup */
10272439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Status is read once to clear old link state */
10282439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_STATUS, miim_read, NULL},
10292439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Auto-negotiate */
10302439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_STATUS, miim_read, &mii_parse_sr},
10312439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Read the status */
10322439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_BCM54xx_AUXSTATUS, miim_read, &mii_parse_BCM54xx_sr},
10332439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{miim_end,}
10342439e4bfSJean-Christophe PLAGNIOL-VILLARD 	},
10352439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]) { /* shutdown */
10362439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{miim_end,}
10372439e4bfSJean-Christophe PLAGNIOL-VILLARD 	},
10382439e4bfSJean-Christophe PLAGNIOL-VILLARD };
10392439e4bfSJean-Christophe PLAGNIOL-VILLARD 
10402439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info phy_info_BCM5464S = {
10412439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0x02060b1,	/* 5464 ID */
10422439e4bfSJean-Christophe PLAGNIOL-VILLARD 	"Broadcom BCM5464S",
10432439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0, /* not clear to me what minor revisions we can shift away */
10442439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]) { /* config */
10452439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Reset and configure the PHY */
10462439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
10472439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_GBIT_CONTROL, MIIM_GBIT_CONTROL_INIT, NULL},
10482439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_ANAR, MIIM_ANAR_INIT, NULL},
10492439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
10502439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_CONTROL, MIIM_CONTROL_INIT, &mii_cr_init},
10512439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{miim_end,}
10522439e4bfSJean-Christophe PLAGNIOL-VILLARD 	},
10532439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]) { /* startup */
10542439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Status is read once to clear old link state */
10552439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_STATUS, miim_read, NULL},
10562439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Auto-negotiate */
10572439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_STATUS, miim_read, &mii_parse_sr},
10582439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* Read the status */
10592439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{MIIM_BCM54xx_AUXSTATUS, miim_read, &mii_parse_BCM54xx_sr},
10602439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{miim_end,}
10612439e4bfSJean-Christophe PLAGNIOL-VILLARD 	},
10622439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]) { /* shutdown */
10632439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{miim_end,}
10642439e4bfSJean-Christophe PLAGNIOL-VILLARD 	},
10652439e4bfSJean-Christophe PLAGNIOL-VILLARD };
10662439e4bfSJean-Christophe PLAGNIOL-VILLARD 
10672439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info phy_info_M88E1011S = {
10682439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0x01410c6,
10692439e4bfSJean-Christophe PLAGNIOL-VILLARD 	"Marvell 88E1011S",
10702439e4bfSJean-Christophe PLAGNIOL-VILLARD 	4,
10712439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* config */
10722439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Reset and configure the PHY */
10732439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
10742439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {0x1d, 0x1f, NULL},
10752439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {0x1e, 0x200c, NULL},
10762439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {0x1d, 0x5, NULL},
10772439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {0x1e, 0x0, NULL},
10782439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {0x1e, 0x100, NULL},
10792439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_GBIT_CONTROL, MIIM_GBIT_CONTROL_INIT, NULL},
10802439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_ANAR, MIIM_ANAR_INIT, NULL},
10812439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
10822439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_CONTROL_INIT, &mii_cr_init},
10832439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
10842439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
10852439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* startup */
10862439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Status is read once to clear old link state */
10872439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, NULL},
10882439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Auto-negotiate */
10892439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, &mii_parse_sr},
10902439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Read the status */
10912439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_88E1011_PHY_STATUS, miim_read,
10922439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    &mii_parse_88E1011_psr},
10932439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
10942439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
10952439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* shutdown */
10962439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
10972439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
10982439e4bfSJean-Christophe PLAGNIOL-VILLARD };
10992439e4bfSJean-Christophe PLAGNIOL-VILLARD 
11002439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info phy_info_M88E1111S = {
11012439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0x01410cc,
11022439e4bfSJean-Christophe PLAGNIOL-VILLARD 	"Marvell 88E1111S",
11032439e4bfSJean-Christophe PLAGNIOL-VILLARD 	4,
11042439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* config */
11052439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Reset and configure the PHY */
11062439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
110719580e66SDave Liu 			   {0x1b, 0x848f, &mii_m88e1111s_setmode},
11082439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {0x14, 0x0cd2, NULL}, /* Delay RGMII TX and RX */
11092439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_GBIT_CONTROL, MIIM_GBIT_CONTROL_INIT, NULL},
11102439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_ANAR, MIIM_ANAR_INIT, NULL},
11112439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
11122439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_CONTROL_INIT, &mii_cr_init},
11132439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
11142439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
11152439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* startup */
11162439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Status is read once to clear old link state */
11172439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, NULL},
11182439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Auto-negotiate */
11192439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, &mii_parse_sr},
11202439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Read the status */
11212439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_88E1011_PHY_STATUS, miim_read,
11222439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    &mii_parse_88E1011_psr},
11232439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
11242439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
11252439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* shutdown */
11262439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
11272439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
11282439e4bfSJean-Christophe PLAGNIOL-VILLARD };
11292439e4bfSJean-Christophe PLAGNIOL-VILLARD 
11302439e4bfSJean-Christophe PLAGNIOL-VILLARD static unsigned int m88e1145_setmode(uint mii_reg, struct tsec_private *priv)
11312439e4bfSJean-Christophe PLAGNIOL-VILLARD {
11322439e4bfSJean-Christophe PLAGNIOL-VILLARD 	uint mii_data = read_phy_reg(priv, mii_reg);
11332439e4bfSJean-Christophe PLAGNIOL-VILLARD 
11342439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Setting MIIM_88E1145_PHY_EXT_CR */
11352439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (priv->flags & TSEC_REDUCED)
11362439e4bfSJean-Christophe PLAGNIOL-VILLARD 		return mii_data |
11372439e4bfSJean-Christophe PLAGNIOL-VILLARD 		    MIIM_M88E1145_RGMII_RX_DELAY | MIIM_M88E1145_RGMII_TX_DELAY;
11382439e4bfSJean-Christophe PLAGNIOL-VILLARD 	else
11392439e4bfSJean-Christophe PLAGNIOL-VILLARD 		return mii_data;
11402439e4bfSJean-Christophe PLAGNIOL-VILLARD }
11412439e4bfSJean-Christophe PLAGNIOL-VILLARD 
11422439e4bfSJean-Christophe PLAGNIOL-VILLARD static struct phy_info phy_info_M88E1145 = {
11432439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0x01410cd,
11442439e4bfSJean-Christophe PLAGNIOL-VILLARD 	"Marvell 88E1145",
11452439e4bfSJean-Christophe PLAGNIOL-VILLARD 	4,
11462439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* config */
11472439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Reset the PHY */
11482439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
11492439e4bfSJean-Christophe PLAGNIOL-VILLARD 
11502439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Errata E0, E1 */
11512439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {29, 0x001b, NULL},
11522439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {30, 0x418f, NULL},
11532439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {29, 0x0016, NULL},
11542439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {30, 0xa2da, NULL},
11552439e4bfSJean-Christophe PLAGNIOL-VILLARD 
11562439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Configure the PHY */
11572439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_GBIT_CONTROL, MIIM_GBIT_CONTROL_INIT, NULL},
11582439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_ANAR, MIIM_ANAR_INIT, NULL},
11592439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_88E1011_PHY_SCR, MIIM_88E1011_PHY_MDI_X_AUTO,
11602439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    NULL},
11612439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_88E1145_PHY_EXT_CR, 0, &m88e1145_setmode},
11622439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
11632439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_CONTROL_INIT, NULL},
11642439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
11652439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
11662439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* startup */
11672439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Status is read once to clear old link state */
11682439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, NULL},
11692439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Auto-negotiate */
11702439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, &mii_parse_sr},
11712439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_88E1111_PHY_LED_CONTROL,
11722439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    MIIM_88E1111_PHY_LED_DIRECT, NULL},
11732439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Read the Status */
11742439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_88E1011_PHY_STATUS, miim_read,
11752439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    &mii_parse_88E1011_psr},
11762439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
11772439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
11782439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* shutdown */
11792439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
11802439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
11812439e4bfSJean-Christophe PLAGNIOL-VILLARD };
11822439e4bfSJean-Christophe PLAGNIOL-VILLARD 
11832439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info phy_info_cis8204 = {
11842439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0x3f11,
11852439e4bfSJean-Christophe PLAGNIOL-VILLARD 	"Cicada Cis8204",
11862439e4bfSJean-Christophe PLAGNIOL-VILLARD 	6,
11872439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* config */
11882439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Override PHY config settings */
11892439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CIS8201_AUX_CONSTAT,
11902439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    MIIM_CIS8201_AUXCONSTAT_INIT, NULL},
11912439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Configure some basic stuff */
11922439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_CONTROL_INIT, &mii_cr_init},
11932439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CIS8204_SLED_CON, MIIM_CIS8204_SLEDCON_INIT,
11942439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    &mii_cis8204_fixled},
11952439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CIS8204_EPHY_CON, MIIM_CIS8204_EPHYCON_INIT,
11962439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    &mii_cis8204_setmode},
11972439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
11982439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
11992439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* startup */
12002439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Read the Status (2x to make sure link is right) */
12012439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, NULL},
12022439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Auto-negotiate */
12032439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, &mii_parse_sr},
12042439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Read the status */
12052439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CIS8201_AUX_CONSTAT, miim_read,
12062439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    &mii_parse_cis8201},
12072439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
12082439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
12092439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* shutdown */
12102439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
12112439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
12122439e4bfSJean-Christophe PLAGNIOL-VILLARD };
12132439e4bfSJean-Christophe PLAGNIOL-VILLARD 
12142439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Cicada 8201 */
12152439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info phy_info_cis8201 = {
12162439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0xfc41,
12172439e4bfSJean-Christophe PLAGNIOL-VILLARD 	"CIS8201",
12182439e4bfSJean-Christophe PLAGNIOL-VILLARD 	4,
12192439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* config */
12202439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Override PHY config settings */
12212439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CIS8201_AUX_CONSTAT,
12222439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    MIIM_CIS8201_AUXCONSTAT_INIT, NULL},
12232439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Set up the interface mode */
12242439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CIS8201_EXT_CON1, MIIM_CIS8201_EXTCON1_INIT,
12252439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    NULL},
12262439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Configure some basic stuff */
12272439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_CONTROL_INIT, &mii_cr_init},
12282439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
12292439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
12302439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* startup */
12312439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Read the Status (2x to make sure link is right) */
12322439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, NULL},
12332439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Auto-negotiate */
12342439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, &mii_parse_sr},
12352439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Read the status */
12362439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CIS8201_AUX_CONSTAT, miim_read,
12372439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    &mii_parse_cis8201},
12382439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
12392439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
12402439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* shutdown */
12412439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
12422439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
12432439e4bfSJean-Christophe PLAGNIOL-VILLARD };
12442439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info phy_info_VSC8244 = {
12452439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0x3f1b,
12462439e4bfSJean-Christophe PLAGNIOL-VILLARD 	"Vitesse VSC8244",
12472439e4bfSJean-Christophe PLAGNIOL-VILLARD 	6,
12482439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* config */
12492439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Override PHY config settings */
12502439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Configure some basic stuff */
12512439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_CONTROL_INIT, &mii_cr_init},
12522439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
12532439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
12542439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* startup */
12552439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Read the Status (2x to make sure link is right) */
12562439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, NULL},
12572439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Auto-negotiate */
12582439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, &mii_parse_sr},
12592439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Read the status */
12602439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_VSC8244_AUX_CONSTAT, miim_read,
12612439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    &mii_parse_vsc8244},
12622439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
12632439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
12642439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* shutdown */
12652439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
12662439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
12672439e4bfSJean-Christophe PLAGNIOL-VILLARD };
12682439e4bfSJean-Christophe PLAGNIOL-VILLARD 
12692439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info phy_info_dm9161 = {
12702439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0x0181b88,
12712439e4bfSJean-Christophe PLAGNIOL-VILLARD 	"Davicom DM9161E",
12722439e4bfSJean-Christophe PLAGNIOL-VILLARD 	4,
12732439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* config */
12742439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_DM9161_CR_STOP, NULL},
12752439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Do not bypass the scrambler/descrambler */
12762439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_DM9161_SCR, MIIM_DM9161_SCR_INIT, NULL},
12772439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Clear 10BTCSR to default */
12782439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_DM9161_10BTCSR, MIIM_DM9161_10BTCSR_INIT,
12792439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    NULL},
12802439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Configure some basic stuff */
12812439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_CR_INIT, NULL},
12822439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Restart Auto Negotiation */
12832439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_DM9161_CR_RSTAN, NULL},
12842439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
12852439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
12862439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* startup */
12872439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Status is read once to clear old link state */
12882439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, NULL},
12892439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Auto-negotiate */
12902439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, &mii_parse_sr},
12912439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Read the status */
12922439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_DM9161_SCSR, miim_read,
12932439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    &mii_parse_dm9161_scsr},
12942439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
12952439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
12962439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* shutdown */
12972439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
12982439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
12992439e4bfSJean-Christophe PLAGNIOL-VILLARD };
13002439e4bfSJean-Christophe PLAGNIOL-VILLARD /* a generic flavor.  */
13012439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info phy_info_generic =  {
13022439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0,
13032439e4bfSJean-Christophe PLAGNIOL-VILLARD 	"Unknown/Generic PHY",
13042439e4bfSJean-Christophe PLAGNIOL-VILLARD 	32,
13052439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]) { /* config */
13062439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{PHY_BMCR, PHY_BMCR_RESET, NULL},
13072439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{PHY_BMCR, PHY_BMCR_AUTON|PHY_BMCR_RST_NEG, NULL},
13082439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{miim_end,}
13092439e4bfSJean-Christophe PLAGNIOL-VILLARD 	},
13102439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]) { /* startup */
13112439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{PHY_BMSR, miim_read, NULL},
13122439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{PHY_BMSR, miim_read, &mii_parse_sr},
13132439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{PHY_BMSR, miim_read, &mii_parse_link},
13142439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{miim_end,}
13152439e4bfSJean-Christophe PLAGNIOL-VILLARD 	},
13162439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]) { /* shutdown */
13172439e4bfSJean-Christophe PLAGNIOL-VILLARD 		{miim_end,}
13182439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
13192439e4bfSJean-Christophe PLAGNIOL-VILLARD };
13202439e4bfSJean-Christophe PLAGNIOL-VILLARD 
13212439e4bfSJean-Christophe PLAGNIOL-VILLARD 
13222439e4bfSJean-Christophe PLAGNIOL-VILLARD uint mii_parse_lxt971_sr2(uint mii_reg, struct tsec_private *priv)
13232439e4bfSJean-Christophe PLAGNIOL-VILLARD {
13242439e4bfSJean-Christophe PLAGNIOL-VILLARD 	unsigned int speed;
13252439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (priv->link) {
13262439e4bfSJean-Christophe PLAGNIOL-VILLARD 		speed = mii_reg & MIIM_LXT971_SR2_SPEED_MASK;
13272439e4bfSJean-Christophe PLAGNIOL-VILLARD 
13282439e4bfSJean-Christophe PLAGNIOL-VILLARD 		switch (speed) {
13292439e4bfSJean-Christophe PLAGNIOL-VILLARD 		case MIIM_LXT971_SR2_10HDX:
13302439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 10;
13312439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->duplexity = 0;
13322439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
13332439e4bfSJean-Christophe PLAGNIOL-VILLARD 		case MIIM_LXT971_SR2_10FDX:
13342439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 10;
13352439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->duplexity = 1;
13362439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
13372439e4bfSJean-Christophe PLAGNIOL-VILLARD 		case MIIM_LXT971_SR2_100HDX:
13382439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 100;
13392439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->duplexity = 0;
13402439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
13412439e4bfSJean-Christophe PLAGNIOL-VILLARD 		default:
13422439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->speed = 100;
13432439e4bfSJean-Christophe PLAGNIOL-VILLARD 			priv->duplexity = 1;
13442439e4bfSJean-Christophe PLAGNIOL-VILLARD 		}
13452439e4bfSJean-Christophe PLAGNIOL-VILLARD 	} else {
13462439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 0;
13472439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->duplexity = 0;
13482439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
13492439e4bfSJean-Christophe PLAGNIOL-VILLARD 
13502439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return 0;
13512439e4bfSJean-Christophe PLAGNIOL-VILLARD }
13522439e4bfSJean-Christophe PLAGNIOL-VILLARD 
13532439e4bfSJean-Christophe PLAGNIOL-VILLARD static struct phy_info phy_info_lxt971 = {
13542439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0x0001378e,
13552439e4bfSJean-Christophe PLAGNIOL-VILLARD 	"LXT971",
13562439e4bfSJean-Christophe PLAGNIOL-VILLARD 	4,
13572439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* config */
13582439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CR, MIIM_CR_INIT, mii_cr_init},	/* autonegotiate */
13592439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
13602439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
13612439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* startup - enable interrupts */
13622439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* { 0x12, 0x00f2, NULL }, */
13632439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, NULL},
13642439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, &mii_parse_sr},
13652439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_LXT971_SR2, miim_read, &mii_parse_lxt971_sr2},
13662439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
13672439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
13682439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* shutdown - disable interrupts */
13692439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
13702439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
13712439e4bfSJean-Christophe PLAGNIOL-VILLARD };
13722439e4bfSJean-Christophe PLAGNIOL-VILLARD 
13732439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Parse the DP83865's link and auto-neg status register for speed and duplex
13742439e4bfSJean-Christophe PLAGNIOL-VILLARD  * information
13752439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
13762439e4bfSJean-Christophe PLAGNIOL-VILLARD uint mii_parse_dp83865_lanr(uint mii_reg, struct tsec_private *priv)
13772439e4bfSJean-Christophe PLAGNIOL-VILLARD {
13782439e4bfSJean-Christophe PLAGNIOL-VILLARD 	switch (mii_reg & MIIM_DP83865_SPD_MASK) {
13792439e4bfSJean-Christophe PLAGNIOL-VILLARD 
13802439e4bfSJean-Christophe PLAGNIOL-VILLARD 	case MIIM_DP83865_SPD_1000:
13812439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 1000;
13822439e4bfSJean-Christophe PLAGNIOL-VILLARD 		break;
13832439e4bfSJean-Christophe PLAGNIOL-VILLARD 
13842439e4bfSJean-Christophe PLAGNIOL-VILLARD 	case MIIM_DP83865_SPD_100:
13852439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 100;
13862439e4bfSJean-Christophe PLAGNIOL-VILLARD 		break;
13872439e4bfSJean-Christophe PLAGNIOL-VILLARD 
13882439e4bfSJean-Christophe PLAGNIOL-VILLARD 	default:
13892439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->speed = 10;
13902439e4bfSJean-Christophe PLAGNIOL-VILLARD 		break;
13912439e4bfSJean-Christophe PLAGNIOL-VILLARD 
13922439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
13932439e4bfSJean-Christophe PLAGNIOL-VILLARD 
13942439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (mii_reg & MIIM_DP83865_DPX_FULL)
13952439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->duplexity = 1;
13962439e4bfSJean-Christophe PLAGNIOL-VILLARD 	else
13972439e4bfSJean-Christophe PLAGNIOL-VILLARD 		priv->duplexity = 0;
13982439e4bfSJean-Christophe PLAGNIOL-VILLARD 
13992439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return 0;
14002439e4bfSJean-Christophe PLAGNIOL-VILLARD }
14012439e4bfSJean-Christophe PLAGNIOL-VILLARD 
14022439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info phy_info_dp83865 = {
14032439e4bfSJean-Christophe PLAGNIOL-VILLARD 	0x20005c7,
14042439e4bfSJean-Christophe PLAGNIOL-VILLARD 	"NatSemi DP83865",
14052439e4bfSJean-Christophe PLAGNIOL-VILLARD 	4,
14062439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* config */
14072439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_CONTROL, MIIM_DP83865_CR_INIT, NULL},
14082439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
14092439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
14102439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* startup */
14112439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Status is read once to clear old link state */
14122439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, NULL},
14132439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Auto-negotiate */
14142439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_STATUS, miim_read, &mii_parse_sr},
14152439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   /* Read the link and auto-neg status */
14162439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {MIIM_DP83865_LANR, miim_read,
14172439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    &mii_parse_dp83865_lanr},
14182439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
14192439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
14202439e4bfSJean-Christophe PLAGNIOL-VILLARD 	(struct phy_cmd[]){	/* shutdown */
14212439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   {miim_end,}
14222439e4bfSJean-Christophe PLAGNIOL-VILLARD 			   },
14232439e4bfSJean-Christophe PLAGNIOL-VILLARD };
14242439e4bfSJean-Christophe PLAGNIOL-VILLARD 
1425*18ee320fSDave Liu struct phy_info phy_info_rtl8211b = {
1426*18ee320fSDave Liu 	0x001cc91,
1427*18ee320fSDave Liu 	"RealTek RTL8211B",
1428*18ee320fSDave Liu 	4,
1429*18ee320fSDave Liu 	(struct phy_cmd[]){	/* config */
1430*18ee320fSDave Liu 		/* Reset and configure the PHY */
1431*18ee320fSDave Liu 		{MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
1432*18ee320fSDave Liu 		{MIIM_GBIT_CONTROL, MIIM_GBIT_CONTROL_INIT, NULL},
1433*18ee320fSDave Liu 		{MIIM_ANAR, MIIM_ANAR_INIT, NULL},
1434*18ee320fSDave Liu 		{MIIM_CONTROL, MIIM_CONTROL_RESET, NULL},
1435*18ee320fSDave Liu 		{MIIM_CONTROL, MIIM_CONTROL_INIT, &mii_cr_init},
1436*18ee320fSDave Liu 		{miim_end,}
1437*18ee320fSDave Liu 	},
1438*18ee320fSDave Liu 	(struct phy_cmd[]){	/* startup */
1439*18ee320fSDave Liu 		/* Status is read once to clear old link state */
1440*18ee320fSDave Liu 		{MIIM_STATUS, miim_read, NULL},
1441*18ee320fSDave Liu 		/* Auto-negotiate */
1442*18ee320fSDave Liu 		{MIIM_STATUS, miim_read, &mii_parse_sr},
1443*18ee320fSDave Liu 		/* Read the status */
1444*18ee320fSDave Liu 		{MIIM_RTL8211B_PHY_STATUS, miim_read, &mii_parse_RTL8211B_sr},
1445*18ee320fSDave Liu 		{miim_end,}
1446*18ee320fSDave Liu 	},
1447*18ee320fSDave Liu 	(struct phy_cmd[]){	/* shutdown */
1448*18ee320fSDave Liu 		{miim_end,}
1449*18ee320fSDave Liu 	},
1450*18ee320fSDave Liu };
1451*18ee320fSDave Liu 
14522439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info *phy_info[] = {
14532439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&phy_info_cis8204,
14542439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&phy_info_cis8201,
14552439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&phy_info_BCM5461S,
14562439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&phy_info_BCM5464S,
14572439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&phy_info_M88E1011S,
14582439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&phy_info_M88E1111S,
14592439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&phy_info_M88E1145,
14602439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&phy_info_M88E1149S,
14612439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&phy_info_dm9161,
14622439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&phy_info_lxt971,
14632439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&phy_info_VSC8244,
14642439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&phy_info_dp83865,
1465*18ee320fSDave Liu 	&phy_info_rtl8211b,
14662439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&phy_info_generic,
14672439e4bfSJean-Christophe PLAGNIOL-VILLARD 	NULL
14682439e4bfSJean-Christophe PLAGNIOL-VILLARD };
14692439e4bfSJean-Christophe PLAGNIOL-VILLARD 
14702439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Grab the identifier of the device's PHY, and search through
14712439e4bfSJean-Christophe PLAGNIOL-VILLARD  * all of the known PHYs to see if one matches.	 If so, return
14722439e4bfSJean-Christophe PLAGNIOL-VILLARD  * it, if not, return NULL
14732439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
14742439e4bfSJean-Christophe PLAGNIOL-VILLARD struct phy_info *get_phy_info(struct eth_device *dev)
14752439e4bfSJean-Christophe PLAGNIOL-VILLARD {
14762439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct tsec_private *priv = (struct tsec_private *)dev->priv;
14772439e4bfSJean-Christophe PLAGNIOL-VILLARD 	uint phy_reg, phy_ID;
14782439e4bfSJean-Christophe PLAGNIOL-VILLARD 	int i;
14792439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct phy_info *theInfo = NULL;
14802439e4bfSJean-Christophe PLAGNIOL-VILLARD 
14812439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Grab the bits from PHYIR1, and put them in the upper half */
14822439e4bfSJean-Christophe PLAGNIOL-VILLARD 	phy_reg = read_phy_reg(priv, MIIM_PHYIR1);
14832439e4bfSJean-Christophe PLAGNIOL-VILLARD 	phy_ID = (phy_reg & 0xffff) << 16;
14842439e4bfSJean-Christophe PLAGNIOL-VILLARD 
14852439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* Grab the bits from PHYIR2, and put them in the lower half */
14862439e4bfSJean-Christophe PLAGNIOL-VILLARD 	phy_reg = read_phy_reg(priv, MIIM_PHYIR2);
14872439e4bfSJean-Christophe PLAGNIOL-VILLARD 	phy_ID |= (phy_reg & 0xffff);
14882439e4bfSJean-Christophe PLAGNIOL-VILLARD 
14892439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* loop through all the known PHY types, and find one that */
14902439e4bfSJean-Christophe PLAGNIOL-VILLARD 	/* matches the ID we read from the PHY. */
14912439e4bfSJean-Christophe PLAGNIOL-VILLARD 	for (i = 0; phy_info[i]; i++) {
14922439e4bfSJean-Christophe PLAGNIOL-VILLARD 		if (phy_info[i]->id == (phy_ID >> phy_info[i]->shift)) {
14932439e4bfSJean-Christophe PLAGNIOL-VILLARD 			theInfo = phy_info[i];
14942439e4bfSJean-Christophe PLAGNIOL-VILLARD 			break;
14952439e4bfSJean-Christophe PLAGNIOL-VILLARD 		}
14962439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
14972439e4bfSJean-Christophe PLAGNIOL-VILLARD 
14982439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (theInfo == NULL) {
14992439e4bfSJean-Christophe PLAGNIOL-VILLARD 		printf("%s: PHY id %x is not supported!\n", dev->name, phy_ID);
15002439e4bfSJean-Christophe PLAGNIOL-VILLARD 		return NULL;
15012439e4bfSJean-Christophe PLAGNIOL-VILLARD 	} else {
15022439e4bfSJean-Christophe PLAGNIOL-VILLARD 		debug("%s: PHY is %s (%x)\n", dev->name, theInfo->name, phy_ID);
15032439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
15042439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15052439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return theInfo;
15062439e4bfSJean-Christophe PLAGNIOL-VILLARD }
15072439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15082439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Execute the given series of commands on the given device's
15092439e4bfSJean-Christophe PLAGNIOL-VILLARD  * PHY, running functions as necessary
15102439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
15112439e4bfSJean-Christophe PLAGNIOL-VILLARD void phy_run_commands(struct tsec_private *priv, struct phy_cmd *cmd)
15122439e4bfSJean-Christophe PLAGNIOL-VILLARD {
15132439e4bfSJean-Christophe PLAGNIOL-VILLARD 	int i;
15142439e4bfSJean-Christophe PLAGNIOL-VILLARD 	uint result;
15152439e4bfSJean-Christophe PLAGNIOL-VILLARD 	volatile tsec_t *phyregs = priv->phyregs;
15162439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15172439e4bfSJean-Christophe PLAGNIOL-VILLARD 	phyregs->miimcfg = MIIMCFG_RESET;
15182439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15192439e4bfSJean-Christophe PLAGNIOL-VILLARD 	phyregs->miimcfg = MIIMCFG_INIT_VALUE;
15202439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15212439e4bfSJean-Christophe PLAGNIOL-VILLARD 	while (phyregs->miimind & MIIMIND_BUSY) ;
15222439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15232439e4bfSJean-Christophe PLAGNIOL-VILLARD 	for (i = 0; cmd->mii_reg != miim_end; i++) {
15242439e4bfSJean-Christophe PLAGNIOL-VILLARD 		if (cmd->mii_data == miim_read) {
15252439e4bfSJean-Christophe PLAGNIOL-VILLARD 			result = read_phy_reg(priv, cmd->mii_reg);
15262439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15272439e4bfSJean-Christophe PLAGNIOL-VILLARD 			if (cmd->funct != NULL)
15282439e4bfSJean-Christophe PLAGNIOL-VILLARD 				(*(cmd->funct)) (result, priv);
15292439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15302439e4bfSJean-Christophe PLAGNIOL-VILLARD 		} else {
15312439e4bfSJean-Christophe PLAGNIOL-VILLARD 			if (cmd->funct != NULL)
15322439e4bfSJean-Christophe PLAGNIOL-VILLARD 				result = (*(cmd->funct)) (cmd->mii_reg, priv);
15332439e4bfSJean-Christophe PLAGNIOL-VILLARD 			else
15342439e4bfSJean-Christophe PLAGNIOL-VILLARD 				result = cmd->mii_data;
15352439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15362439e4bfSJean-Christophe PLAGNIOL-VILLARD 			write_phy_reg(priv, cmd->mii_reg, result);
15372439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15382439e4bfSJean-Christophe PLAGNIOL-VILLARD 		}
15392439e4bfSJean-Christophe PLAGNIOL-VILLARD 		cmd++;
15402439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
15412439e4bfSJean-Christophe PLAGNIOL-VILLARD }
15422439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15432439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Relocate the function pointers in the phy cmd lists */
15442439e4bfSJean-Christophe PLAGNIOL-VILLARD static void relocate_cmds(void)
15452439e4bfSJean-Christophe PLAGNIOL-VILLARD {
15462439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct phy_cmd **cmdlistptr;
15472439e4bfSJean-Christophe PLAGNIOL-VILLARD 	struct phy_cmd *cmd;
15482439e4bfSJean-Christophe PLAGNIOL-VILLARD 	int i, j, k;
15492439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15502439e4bfSJean-Christophe PLAGNIOL-VILLARD 	for (i = 0; phy_info[i]; i++) {
15512439e4bfSJean-Christophe PLAGNIOL-VILLARD 		/* First thing's first: relocate the pointers to the
15522439e4bfSJean-Christophe PLAGNIOL-VILLARD 		 * PHY command structures (the structs were done) */
15532439e4bfSJean-Christophe PLAGNIOL-VILLARD 		phy_info[i] = (struct phy_info *)((uint) phy_info[i]
15542439e4bfSJean-Christophe PLAGNIOL-VILLARD 						  + gd->reloc_off);
15552439e4bfSJean-Christophe PLAGNIOL-VILLARD 		phy_info[i]->name += gd->reloc_off;
15562439e4bfSJean-Christophe PLAGNIOL-VILLARD 		phy_info[i]->config =
15572439e4bfSJean-Christophe PLAGNIOL-VILLARD 		    (struct phy_cmd *)((uint) phy_info[i]->config
15582439e4bfSJean-Christophe PLAGNIOL-VILLARD 				       + gd->reloc_off);
15592439e4bfSJean-Christophe PLAGNIOL-VILLARD 		phy_info[i]->startup =
15602439e4bfSJean-Christophe PLAGNIOL-VILLARD 		    (struct phy_cmd *)((uint) phy_info[i]->startup
15612439e4bfSJean-Christophe PLAGNIOL-VILLARD 				       + gd->reloc_off);
15622439e4bfSJean-Christophe PLAGNIOL-VILLARD 		phy_info[i]->shutdown =
15632439e4bfSJean-Christophe PLAGNIOL-VILLARD 		    (struct phy_cmd *)((uint) phy_info[i]->shutdown
15642439e4bfSJean-Christophe PLAGNIOL-VILLARD 				       + gd->reloc_off);
15652439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15662439e4bfSJean-Christophe PLAGNIOL-VILLARD 		cmdlistptr = &phy_info[i]->config;
15672439e4bfSJean-Christophe PLAGNIOL-VILLARD 		j = 0;
15682439e4bfSJean-Christophe PLAGNIOL-VILLARD 		for (; cmdlistptr <= &phy_info[i]->shutdown; cmdlistptr++) {
15692439e4bfSJean-Christophe PLAGNIOL-VILLARD 			k = 0;
15702439e4bfSJean-Christophe PLAGNIOL-VILLARD 			for (cmd = *cmdlistptr;
15712439e4bfSJean-Christophe PLAGNIOL-VILLARD 			     cmd->mii_reg != miim_end;
15722439e4bfSJean-Christophe PLAGNIOL-VILLARD 			     cmd++) {
15732439e4bfSJean-Christophe PLAGNIOL-VILLARD 				/* Only relocate non-NULL pointers */
15742439e4bfSJean-Christophe PLAGNIOL-VILLARD 				if (cmd->funct)
15752439e4bfSJean-Christophe PLAGNIOL-VILLARD 					cmd->funct += gd->reloc_off;
15762439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15772439e4bfSJean-Christophe PLAGNIOL-VILLARD 				k++;
15782439e4bfSJean-Christophe PLAGNIOL-VILLARD 			}
15792439e4bfSJean-Christophe PLAGNIOL-VILLARD 			j++;
15802439e4bfSJean-Christophe PLAGNIOL-VILLARD 		}
15812439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
15822439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15832439e4bfSJean-Christophe PLAGNIOL-VILLARD 	relocated = 1;
15842439e4bfSJean-Christophe PLAGNIOL-VILLARD }
15852439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15862439e4bfSJean-Christophe PLAGNIOL-VILLARD #if defined(CONFIG_MII) || defined(CONFIG_CMD_MII) \
15872439e4bfSJean-Christophe PLAGNIOL-VILLARD 	&& !defined(BITBANGMII)
15882439e4bfSJean-Christophe PLAGNIOL-VILLARD 
15892439e4bfSJean-Christophe PLAGNIOL-VILLARD /*
15902439e4bfSJean-Christophe PLAGNIOL-VILLARD  * Read a MII PHY register.
15912439e4bfSJean-Christophe PLAGNIOL-VILLARD  *
15922439e4bfSJean-Christophe PLAGNIOL-VILLARD  * Returns:
15932439e4bfSJean-Christophe PLAGNIOL-VILLARD  *  0 on success
15942439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
15952439e4bfSJean-Christophe PLAGNIOL-VILLARD static int tsec_miiphy_read(char *devname, unsigned char addr,
15962439e4bfSJean-Christophe PLAGNIOL-VILLARD 			    unsigned char reg, unsigned short *value)
15972439e4bfSJean-Christophe PLAGNIOL-VILLARD {
15982439e4bfSJean-Christophe PLAGNIOL-VILLARD 	unsigned short ret;
159955fe7c57Smichael.firth@bt.com 	struct tsec_private *priv = privlist[0];
16002439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16012439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (NULL == priv) {
16022439e4bfSJean-Christophe PLAGNIOL-VILLARD 		printf("Can't read PHY at address %d\n", addr);
16032439e4bfSJean-Christophe PLAGNIOL-VILLARD 		return -1;
16042439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
16052439e4bfSJean-Christophe PLAGNIOL-VILLARD 
160655fe7c57Smichael.firth@bt.com 	ret = (unsigned short)read_any_phy_reg(priv, addr, reg);
16072439e4bfSJean-Christophe PLAGNIOL-VILLARD 	*value = ret;
16082439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16092439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return 0;
16102439e4bfSJean-Christophe PLAGNIOL-VILLARD }
16112439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16122439e4bfSJean-Christophe PLAGNIOL-VILLARD /*
16132439e4bfSJean-Christophe PLAGNIOL-VILLARD  * Write a MII PHY register.
16142439e4bfSJean-Christophe PLAGNIOL-VILLARD  *
16152439e4bfSJean-Christophe PLAGNIOL-VILLARD  * Returns:
16162439e4bfSJean-Christophe PLAGNIOL-VILLARD  *  0 on success
16172439e4bfSJean-Christophe PLAGNIOL-VILLARD  */
16182439e4bfSJean-Christophe PLAGNIOL-VILLARD static int tsec_miiphy_write(char *devname, unsigned char addr,
16192439e4bfSJean-Christophe PLAGNIOL-VILLARD 			     unsigned char reg, unsigned short value)
16202439e4bfSJean-Christophe PLAGNIOL-VILLARD {
162155fe7c57Smichael.firth@bt.com 	struct tsec_private *priv = privlist[0];
16222439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16232439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (NULL == priv) {
16242439e4bfSJean-Christophe PLAGNIOL-VILLARD 		printf("Can't write PHY at address %d\n", addr);
16252439e4bfSJean-Christophe PLAGNIOL-VILLARD 		return -1;
16262439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
16272439e4bfSJean-Christophe PLAGNIOL-VILLARD 
162855fe7c57Smichael.firth@bt.com 	write_any_phy_reg(priv, addr, reg, value);
16292439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16302439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return 0;
16312439e4bfSJean-Christophe PLAGNIOL-VILLARD }
16322439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16332439e4bfSJean-Christophe PLAGNIOL-VILLARD #endif
16342439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16352439e4bfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MCAST_TFTP
16362439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16372439e4bfSJean-Christophe PLAGNIOL-VILLARD /* CREDITS: linux gianfar driver, slightly adjusted... thanx. */
16382439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16392439e4bfSJean-Christophe PLAGNIOL-VILLARD /* Set the appropriate hash bit for the given addr */
16402439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16412439e4bfSJean-Christophe PLAGNIOL-VILLARD /* The algorithm works like so:
16422439e4bfSJean-Christophe PLAGNIOL-VILLARD  * 1) Take the Destination Address (ie the multicast address), and
16432439e4bfSJean-Christophe PLAGNIOL-VILLARD  * do a CRC on it (little endian), and reverse the bits of the
16442439e4bfSJean-Christophe PLAGNIOL-VILLARD  * result.
16452439e4bfSJean-Christophe PLAGNIOL-VILLARD  * 2) Use the 8 most significant bits as a hash into a 256-entry
16462439e4bfSJean-Christophe PLAGNIOL-VILLARD  * table.  The table is controlled through 8 32-bit registers:
16472439e4bfSJean-Christophe PLAGNIOL-VILLARD  * gaddr0-7.  gaddr0's MSB is entry 0, and gaddr7's LSB is
16482439e4bfSJean-Christophe PLAGNIOL-VILLARD  * gaddr7.  This means that the 3 most significant bits in the
16492439e4bfSJean-Christophe PLAGNIOL-VILLARD  * hash index which gaddr register to use, and the 5 other bits
16502439e4bfSJean-Christophe PLAGNIOL-VILLARD  * indicate which bit (assuming an IBM numbering scheme, which
16512439e4bfSJean-Christophe PLAGNIOL-VILLARD  * for PowerPC (tm) is usually the case) in the tregister holds
16522439e4bfSJean-Christophe PLAGNIOL-VILLARD  * the entry. */
16532439e4bfSJean-Christophe PLAGNIOL-VILLARD static int
16542439e4bfSJean-Christophe PLAGNIOL-VILLARD tsec_mcast_addr (struct eth_device *dev, u8 mcast_mac, u8 set)
16552439e4bfSJean-Christophe PLAGNIOL-VILLARD {
16562439e4bfSJean-Christophe PLAGNIOL-VILLARD  struct tsec_private *priv = privlist[1];
16572439e4bfSJean-Christophe PLAGNIOL-VILLARD  volatile tsec_t *regs = priv->regs;
16582439e4bfSJean-Christophe PLAGNIOL-VILLARD  volatile u32  *reg_array, value;
16592439e4bfSJean-Christophe PLAGNIOL-VILLARD  u8 result, whichbit, whichreg;
16602439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16612439e4bfSJean-Christophe PLAGNIOL-VILLARD 	result = (u8)((ether_crc(MAC_ADDR_LEN,mcast_mac) >> 24) & 0xff);
16622439e4bfSJean-Christophe PLAGNIOL-VILLARD 	whichbit = result & 0x1f;	/* the 5 LSB = which bit to set */
16632439e4bfSJean-Christophe PLAGNIOL-VILLARD 	whichreg = result >> 5;		/* the 3 MSB = which reg to set it in */
16642439e4bfSJean-Christophe PLAGNIOL-VILLARD 	value = (1 << (31-whichbit));
16652439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16662439e4bfSJean-Christophe PLAGNIOL-VILLARD 	reg_array = &(regs->hash.gaddr0);
16672439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16682439e4bfSJean-Christophe PLAGNIOL-VILLARD 	if (set) {
16692439e4bfSJean-Christophe PLAGNIOL-VILLARD 		reg_array[whichreg] |= value;
16702439e4bfSJean-Christophe PLAGNIOL-VILLARD 	} else {
16712439e4bfSJean-Christophe PLAGNIOL-VILLARD 		reg_array[whichreg] &= ~value;
16722439e4bfSJean-Christophe PLAGNIOL-VILLARD 	}
16732439e4bfSJean-Christophe PLAGNIOL-VILLARD 	return 0;
16742439e4bfSJean-Christophe PLAGNIOL-VILLARD }
16752439e4bfSJean-Christophe PLAGNIOL-VILLARD #endif /* Multicast TFTP ? */
16762439e4bfSJean-Christophe PLAGNIOL-VILLARD 
16772439e4bfSJean-Christophe PLAGNIOL-VILLARD #endif /* CONFIG_TSEC_ENET */
1678