1f143afc2SJon Lin // SPDX-License-Identifier: GPL-2.0 2f143afc2SJon Lin /* 3f143afc2SJon Lin * Copyright (c) 2022 Rockchip Electronics Co., Ltd 4f143afc2SJon Lin * 5f143afc2SJon Lin * Authors: 6f143afc2SJon Lin * Dingqiang Lin <jon.lin@rock-chips.com> 7f143afc2SJon Lin */ 8f143afc2SJon Lin 9f143afc2SJon Lin #ifndef __UBOOT__ 10f143afc2SJon Lin #include <linux/device.h> 11f143afc2SJon Lin #include <linux/kernel.h> 12f143afc2SJon Lin #endif 13f143afc2SJon Lin #include <linux/mtd/spinand.h> 14f143afc2SJon Lin 15f143afc2SJon Lin #define SPINAND_MFR_SKYHIGH 0x01 16f143afc2SJon Lin 1727ddc4f5SJon Lin #define SKYHIGH_STATUS_ECC_1_2_BITFLIPS (1 << 4) 1827ddc4f5SJon Lin #define SKYHIGH_STATUS_ECC_3_4_BITFLIPS (2 << 4) 1927ddc4f5SJon Lin #define SKYHIGH_STATUS_ECC_UNCOR_ERROR (3 << 4) 2027ddc4f5SJon Lin 21f143afc2SJon Lin static SPINAND_OP_VARIANTS(read_cache_variants, 22f143afc2SJon Lin SPINAND_PAGE_READ_FROM_CACHE_QUADIO_OP(0, 2, NULL, 0), 23f143afc2SJon Lin SPINAND_PAGE_READ_FROM_CACHE_X4_OP(0, 1, NULL, 0), 24f143afc2SJon Lin SPINAND_PAGE_READ_FROM_CACHE_DUALIO_OP(0, 1, NULL, 0), 25f143afc2SJon Lin SPINAND_PAGE_READ_FROM_CACHE_X2_OP(0, 1, NULL, 0), 26f143afc2SJon Lin SPINAND_PAGE_READ_FROM_CACHE_OP(true, 0, 1, NULL, 0), 27f143afc2SJon Lin SPINAND_PAGE_READ_FROM_CACHE_OP(false, 0, 1, NULL, 0)); 28f143afc2SJon Lin 29f143afc2SJon Lin static SPINAND_OP_VARIANTS(write_cache_variants, 30f143afc2SJon Lin SPINAND_PROG_LOAD_X4(true, 0, NULL, 0), 31f143afc2SJon Lin SPINAND_PROG_LOAD(true, 0, NULL, 0)); 32f143afc2SJon Lin 33f143afc2SJon Lin static SPINAND_OP_VARIANTS(update_cache_variants, 34*d1e9de8bSJon Lin SPINAND_PROG_LOAD_X4(true, 0, NULL, 0), 35*d1e9de8bSJon Lin SPINAND_PROG_LOAD(true, 0, NULL, 0)); 36f143afc2SJon Lin 37f143afc2SJon Lin static int s35ml04g3_ooblayout_ecc(struct mtd_info *mtd, int section, 38f143afc2SJon Lin struct mtd_oob_region *region) 39f143afc2SJon Lin { 40f143afc2SJon Lin return -ERANGE; 41f143afc2SJon Lin } 42f143afc2SJon Lin 43f143afc2SJon Lin static int s35ml04g3_ooblayout_free(struct mtd_info *mtd, int section, 44f143afc2SJon Lin struct mtd_oob_region *region) 45f143afc2SJon Lin { 46f143afc2SJon Lin if (section) 47f143afc2SJon Lin return -ERANGE; 48f143afc2SJon Lin 49f143afc2SJon Lin region->offset = 2; 50f143afc2SJon Lin region->length = mtd->oobsize - 2; 51f143afc2SJon Lin 52f143afc2SJon Lin return 0; 53f143afc2SJon Lin } 54f143afc2SJon Lin 55f143afc2SJon Lin static const struct mtd_ooblayout_ops s35ml04g3_ooblayout = { 56f143afc2SJon Lin .ecc = s35ml04g3_ooblayout_ecc, 57f143afc2SJon Lin .rfree = s35ml04g3_ooblayout_free, 58f143afc2SJon Lin }; 59f143afc2SJon Lin 6027ddc4f5SJon Lin 6127ddc4f5SJon Lin static int s35ml0xg3_ecc_get_status(struct spinand_device *spinand, 6227ddc4f5SJon Lin u8 status) 6327ddc4f5SJon Lin { 6427ddc4f5SJon Lin struct nand_device *nand = spinand_to_nand(spinand); 6527ddc4f5SJon Lin 6627ddc4f5SJon Lin switch (status & STATUS_ECC_MASK) { 6727ddc4f5SJon Lin case STATUS_ECC_NO_BITFLIPS: 6827ddc4f5SJon Lin return 0; 6927ddc4f5SJon Lin 7027ddc4f5SJon Lin case SKYHIGH_STATUS_ECC_UNCOR_ERROR: 7127ddc4f5SJon Lin return -EBADMSG; 7227ddc4f5SJon Lin 7327ddc4f5SJon Lin case SKYHIGH_STATUS_ECC_1_2_BITFLIPS: 7427ddc4f5SJon Lin return 2; 7527ddc4f5SJon Lin 7627ddc4f5SJon Lin default: 7727ddc4f5SJon Lin return nand->eccreq.strength; 7827ddc4f5SJon Lin } 7927ddc4f5SJon Lin 8027ddc4f5SJon Lin return -EINVAL; 8127ddc4f5SJon Lin } 8227ddc4f5SJon Lin 83f143afc2SJon Lin static const struct spinand_info skyhigh_spinand_table[] = { 84788cdc61SJon Lin SPINAND_INFO("S35ML01G3", 85788cdc61SJon Lin SPINAND_ID(SPINAND_READID_METHOD_OPCODE_DUMMY, 0x15), 86788cdc61SJon Lin NAND_MEMORG(1, 2048, 128, 64, 1024, 2, 1, 1), 87788cdc61SJon Lin NAND_ECCREQ(4, 512), 88788cdc61SJon Lin SPINAND_INFO_OP_VARIANTS(&read_cache_variants, 89788cdc61SJon Lin &write_cache_variants, 90788cdc61SJon Lin &update_cache_variants), 91788cdc61SJon Lin SPINAND_HAS_QE_BIT, 92788cdc61SJon Lin SPINAND_ECCINFO(&s35ml04g3_ooblayout, s35ml0xg3_ecc_get_status)), 9327ddc4f5SJon Lin SPINAND_INFO("S35ML02G3", 9427ddc4f5SJon Lin SPINAND_ID(SPINAND_READID_METHOD_OPCODE_DUMMY, 0x25), 9527ddc4f5SJon Lin NAND_MEMORG(1, 2048, 128, 64, 2048, 2, 1, 1), 9627ddc4f5SJon Lin NAND_ECCREQ(4, 512), 9727ddc4f5SJon Lin SPINAND_INFO_OP_VARIANTS(&read_cache_variants, 9827ddc4f5SJon Lin &write_cache_variants, 9927ddc4f5SJon Lin &update_cache_variants), 10027ddc4f5SJon Lin SPINAND_HAS_QE_BIT, 10127ddc4f5SJon Lin SPINAND_ECCINFO(&s35ml04g3_ooblayout, s35ml0xg3_ecc_get_status)), 102f143afc2SJon Lin SPINAND_INFO("S35ML04G3", 103f143afc2SJon Lin SPINAND_ID(SPINAND_READID_METHOD_OPCODE_DUMMY, 0x35), 104f143afc2SJon Lin NAND_MEMORG(1, 2048, 128, 64, 4096, 2, 1, 1), 105f143afc2SJon Lin NAND_ECCREQ(4, 512), 106f143afc2SJon Lin SPINAND_INFO_OP_VARIANTS(&read_cache_variants, 107f143afc2SJon Lin &write_cache_variants, 108f143afc2SJon Lin &update_cache_variants), 109f143afc2SJon Lin SPINAND_HAS_QE_BIT, 11027ddc4f5SJon Lin SPINAND_ECCINFO(&s35ml04g3_ooblayout, s35ml0xg3_ecc_get_status)), 111f143afc2SJon Lin }; 112f143afc2SJon Lin 113f143afc2SJon Lin static const struct spinand_manufacturer_ops skyhigh_spinand_manuf_ops = { 114f143afc2SJon Lin }; 115f143afc2SJon Lin 116f143afc2SJon Lin const struct spinand_manufacturer skyhigh_spinand_manufacturer = { 117f143afc2SJon Lin .id = SPINAND_MFR_SKYHIGH, 118f143afc2SJon Lin .name = "skyhigh", 119f143afc2SJon Lin .chips = skyhigh_spinand_table, 120f143afc2SJon Lin .nchips = ARRAY_SIZE(skyhigh_spinand_table), 121f143afc2SJon Lin .ops = &skyhigh_spinand_manuf_ops, 122f143afc2SJon Lin }; 123