xref: /rk3399_rockchip-uboot/drivers/misc/rockchip_decompress.c (revision 5b7d32987c5cc08642f650c149fa2ee28f40e242)
12bb8d138SSimon Xue // SPDX-License-Identifier:     GPL-2.0+
22bb8d138SSimon Xue /*
32bb8d138SSimon Xue  * Copyright (C) 2019 Rockchip Electronics Co., Ltd
42bb8d138SSimon Xue  */
52bb8d138SSimon Xue #include <common.h>
62bb8d138SSimon Xue #include <asm/io.h>
72bb8d138SSimon Xue #include <dm.h>
82bb8d138SSimon Xue #include <linux/bitops.h>
92bb8d138SSimon Xue #include <misc.h>
10cc05bcfaSJason Zhu #include <misc_decompress.h>
112bb8d138SSimon Xue #include <irq-generic.h>
122bb8d138SSimon Xue 
132bb8d138SSimon Xue DECLARE_GLOBAL_DATA_PTR;
142bb8d138SSimon Xue 
152bb8d138SSimon Xue #define DECOM_CTRL		0x0
162bb8d138SSimon Xue #define DECOM_ENR		0x4
172bb8d138SSimon Xue #define DECOM_RADDR		0x8
182bb8d138SSimon Xue #define DECOM_WADDR		0xc
192bb8d138SSimon Xue #define DECOM_UDDSL		0x10
202bb8d138SSimon Xue #define DECOM_UDDSH		0x14
212bb8d138SSimon Xue #define DECOM_TXTHR		0x18
222bb8d138SSimon Xue #define DECOM_RXTHR		0x1c
232bb8d138SSimon Xue #define DECOM_SLEN		0x20
242bb8d138SSimon Xue #define DECOM_STAT		0x24
252bb8d138SSimon Xue #define DECOM_ISR		0x28
262bb8d138SSimon Xue #define DECOM_IEN		0x2c
272bb8d138SSimon Xue #define DECOM_AXI_STAT		0x30
282bb8d138SSimon Xue #define DECOM_TSIZEL		0x34
292bb8d138SSimon Xue #define DECOM_TSIZEH		0x38
302bb8d138SSimon Xue #define DECOM_MGNUM		0x3c
312bb8d138SSimon Xue #define DECOM_FRAME		0x40
322bb8d138SSimon Xue #define DECOM_DICTID		0x44
332bb8d138SSimon Xue #define DECOM_CSL		0x48
342bb8d138SSimon Xue #define DECOM_CSH		0x4c
352bb8d138SSimon Xue 
362bb8d138SSimon Xue #define LZ4_HEAD_CSUM_CHECK_EN	BIT(1)
372bb8d138SSimon Xue #define LZ4_BLOCK_CSUM_CHECK_EN	BIT(2)
382bb8d138SSimon Xue #define LZ4_CONT_CSUM_CHECK_EN	BIT(3)
392bb8d138SSimon Xue 
402bb8d138SSimon Xue #define DSOLIEN			BIT(19)
412bb8d138SSimon Xue #define ZDICTEIEN		BIT(18)
422bb8d138SSimon Xue #define GCMEIEN			BIT(17)
432bb8d138SSimon Xue #define GIDEIEN			BIT(16)
442bb8d138SSimon Xue #define CCCEIEN			BIT(15)
452bb8d138SSimon Xue #define BCCEIEN			BIT(14)
462bb8d138SSimon Xue #define HCCEIEN			BIT(13)
472bb8d138SSimon Xue #define CSEIEN			BIT(12)
482bb8d138SSimon Xue #define DICTEIEN		BIT(11)
492bb8d138SSimon Xue #define VNEIEN			BIT(10)
502bb8d138SSimon Xue #define WNEIEN			BIT(9)
512bb8d138SSimon Xue #define RDCEIEN			BIT(8)
522bb8d138SSimon Xue #define WRCEIEN			BIT(7)
532bb8d138SSimon Xue #define DISEIEN			BIT(6)
542bb8d138SSimon Xue #define LENEIEN			BIT(5)
552bb8d138SSimon Xue #define LITEIEN			BIT(4)
562bb8d138SSimon Xue #define SQMEIEN			BIT(3)
572bb8d138SSimon Xue #define SLCIEN			BIT(2)
582bb8d138SSimon Xue #define HDEIEN			BIT(1)
592bb8d138SSimon Xue #define DSIEN			BIT(0)
602bb8d138SSimon Xue 
612bb8d138SSimon Xue #define DECOM_STOP		BIT(0)
622bb8d138SSimon Xue #define DECOM_COMPLETE		BIT(0)
632bb8d138SSimon Xue #define DECOM_GZIP_MODE		BIT(4)
642bb8d138SSimon Xue #define DECOM_ZLIB_MODE		BIT(5)
652bb8d138SSimon Xue #define DECOM_DEFLATE_MODE	BIT(0)
66*5b7d3298SJason Zhu #define DECOM_LZ4_MODE		0
672bb8d138SSimon Xue 
682bb8d138SSimon Xue #define DECOM_ENABLE		0x1
692bb8d138SSimon Xue #define DECOM_DISABLE		0x0
702bb8d138SSimon Xue 
712bb8d138SSimon Xue #define DECOM_IRQ		0xffff /* fixme */
722bb8d138SSimon Xue 
732bb8d138SSimon Xue #define DECOM_INT_MASK \
742bb8d138SSimon Xue 	(DSOLIEN | ZDICTEIEN | GCMEIEN | GIDEIEN | \
752bb8d138SSimon Xue 	CCCEIEN | BCCEIEN | HCCEIEN | CSEIEN | \
762bb8d138SSimon Xue 	DICTEIEN | VNEIEN | WNEIEN | RDCEIEN | WRCEIEN | \
772bb8d138SSimon Xue 	DISEIEN | LENEIEN | LITEIEN | SQMEIEN | SLCIEN | \
782bb8d138SSimon Xue 	HDEIEN | DSIEN)
792bb8d138SSimon Xue 
802bb8d138SSimon Xue struct rockchip_decom_priv {
812bb8d138SSimon Xue 	void __iomem *base;
821540ca37SSimon Xue 	unsigned long soft_reset_base;
832bb8d138SSimon Xue 	bool done;
842bb8d138SSimon Xue };
852bb8d138SSimon Xue 
862bb8d138SSimon Xue static int rockchip_decom_start(struct udevice *dev, void *buf)
872bb8d138SSimon Xue {
882bb8d138SSimon Xue 	struct rockchip_decom_priv *priv = dev_get_priv(dev);
89cc05bcfaSJason Zhu 	struct decom_param *param = (struct decom_param *)buf;
902bb8d138SSimon Xue 
912bb8d138SSimon Xue 	priv->done = false;
922bb8d138SSimon Xue 
931540ca37SSimon Xue 	writel(0x00800080, priv->soft_reset_base);
941540ca37SSimon Xue 	writel(0x00800000, priv->soft_reset_base);
951540ca37SSimon Xue 
96*5b7d3298SJason Zhu 	if (param->mode == DECOM_LZ4)
972bb8d138SSimon Xue 		writel(LZ4_CONT_CSUM_CHECK_EN |
982bb8d138SSimon Xue 		       LZ4_HEAD_CSUM_CHECK_EN |
992bb8d138SSimon Xue 		       LZ4_BLOCK_CSUM_CHECK_EN |
100*5b7d3298SJason Zhu 		       DECOM_LZ4_MODE, priv->base + DECOM_CTRL);
1012bb8d138SSimon Xue 
102*5b7d3298SJason Zhu 	if (param->mode == DECOM_GZIP)
1032bb8d138SSimon Xue 		writel(DECOM_DEFLATE_MODE | DECOM_GZIP_MODE,
1042bb8d138SSimon Xue 		       priv->base + DECOM_CTRL);
1052bb8d138SSimon Xue 
106*5b7d3298SJason Zhu 	if (param->mode == DECOM_ZLIB)
1072bb8d138SSimon Xue 		writel(DECOM_DEFLATE_MODE | DECOM_ZLIB_MODE,
1082bb8d138SSimon Xue 		       priv->base + DECOM_CTRL);
1092bb8d138SSimon Xue 
1102bb8d138SSimon Xue 	writel(param->addr_src, priv->base + DECOM_RADDR);
1112bb8d138SSimon Xue 	writel(param->addr_dst, priv->base + DECOM_WADDR);
1122bb8d138SSimon Xue 
1132bb8d138SSimon Xue 	writel(DECOM_INT_MASK, priv->base + DECOM_IEN);
1142bb8d138SSimon Xue 	writel(DECOM_ENABLE, priv->base + DECOM_ENR);
1152bb8d138SSimon Xue 
1162bb8d138SSimon Xue 	return 0;
1172bb8d138SSimon Xue }
1182bb8d138SSimon Xue 
1192bb8d138SSimon Xue static int rockchip_decom_stop(struct udevice *dev)
1202bb8d138SSimon Xue {
1212bb8d138SSimon Xue 	struct rockchip_decom_priv *priv = dev_get_priv(dev);
1222bb8d138SSimon Xue 	int irq_status;
1232bb8d138SSimon Xue 
1242bb8d138SSimon Xue 	irq_status = readl(priv->base + DECOM_ISR);
1252bb8d138SSimon Xue 	/* clear interrupts */
1262bb8d138SSimon Xue 	if (irq_status)
1272bb8d138SSimon Xue 		writel(irq_status, priv->base + DECOM_ISR);
1282bb8d138SSimon Xue 
1292bb8d138SSimon Xue 	writel(DECOM_DISABLE, priv->base + DECOM_ENR);
1302bb8d138SSimon Xue 
1312bb8d138SSimon Xue 	return 0;
1322bb8d138SSimon Xue }
1332bb8d138SSimon Xue 
1342bb8d138SSimon Xue /* Caller must call this function to check if decompress done */
1352bb8d138SSimon Xue static int rockchip_decom_done_poll(struct udevice *dev)
1362bb8d138SSimon Xue {
1372bb8d138SSimon Xue 	struct rockchip_decom_priv *priv = dev_get_priv(dev);
1382bb8d138SSimon Xue 	int decom_status;
1392bb8d138SSimon Xue 
1402bb8d138SSimon Xue 	decom_status = readl(priv->base + DECOM_STAT);
1412bb8d138SSimon Xue 	if (decom_status & DECOM_COMPLETE)
1422bb8d138SSimon Xue 		return 0;
1432bb8d138SSimon Xue 
1442bb8d138SSimon Xue 	return -EINVAL;
1452bb8d138SSimon Xue }
1462bb8d138SSimon Xue 
147cc05bcfaSJason Zhu static int rockchip_decom_ability(void)
148cc05bcfaSJason Zhu {
149*5b7d3298SJason Zhu 	return DECOM_GZIP;
150cc05bcfaSJason Zhu }
151cc05bcfaSJason Zhu 
152cc05bcfaSJason Zhu /* Caller must fill in param @buf which represent struct decom_param */
1532bb8d138SSimon Xue static int rockchip_decom_ioctl(struct udevice *dev, unsigned long request,
1542bb8d138SSimon Xue 				void *buf)
1552bb8d138SSimon Xue {
1562bb8d138SSimon Xue 	int ret = -EINVAL;
1572bb8d138SSimon Xue 
1582bb8d138SSimon Xue 	switch (request) {
1592bb8d138SSimon Xue 	case IOCTL_REQ_START:
1602bb8d138SSimon Xue 		ret = rockchip_decom_start(dev, buf);
1612bb8d138SSimon Xue 		break;
1622bb8d138SSimon Xue 	case IOCTL_REQ_POLL:
1632bb8d138SSimon Xue 		ret = rockchip_decom_done_poll(dev);
1642bb8d138SSimon Xue 		break;
1652bb8d138SSimon Xue 	case IOCTL_REQ_STOP:
1662bb8d138SSimon Xue 		ret = rockchip_decom_stop(dev);
1672bb8d138SSimon Xue 		break;
168cc05bcfaSJason Zhu 	case IOCTL_REQ_CAPABILITY:
169cc05bcfaSJason Zhu 		ret = rockchip_decom_ability();
1702bb8d138SSimon Xue 	}
1712bb8d138SSimon Xue 
1722bb8d138SSimon Xue 	return ret;
1732bb8d138SSimon Xue }
1742bb8d138SSimon Xue 
1752bb8d138SSimon Xue static const struct misc_ops rockchip_decom_ops = {
1762bb8d138SSimon Xue 	.ioctl = rockchip_decom_ioctl,
1772bb8d138SSimon Xue };
1782bb8d138SSimon Xue 
1792bb8d138SSimon Xue static int rockchip_decom_ofdata_to_platdata(struct udevice *dev)
1802bb8d138SSimon Xue {
1812bb8d138SSimon Xue 	struct rockchip_decom_priv *priv = dev_get_priv(dev);
1822bb8d138SSimon Xue 
1832bb8d138SSimon Xue 	priv->base = dev_read_addr_ptr(dev);
1842bb8d138SSimon Xue 	if (!priv->base)
1852bb8d138SSimon Xue 		return -ENOENT;
1862bb8d138SSimon Xue 
1871540ca37SSimon Xue 	priv->soft_reset_base = dev_read_u32_default(dev, "soft-reset-addr", 0)
1881540ca37SSimon Xue 					& 0xffffffff;
1891540ca37SSimon Xue 
1902bb8d138SSimon Xue 	return 0;
1912bb8d138SSimon Xue }
1922bb8d138SSimon Xue 
1932bb8d138SSimon Xue #ifndef CONFIG_SPL_BUILD
1942bb8d138SSimon Xue static void rockchip_decom_irqhandler(int irq, void *data)
1952bb8d138SSimon Xue {
1962bb8d138SSimon Xue 	struct udevice *dev = data;
1972bb8d138SSimon Xue 	struct rockchip_decom_priv *priv = dev_get_priv(dev);
1982bb8d138SSimon Xue 	int irq_status;
1992bb8d138SSimon Xue 	int decom_status;
2002bb8d138SSimon Xue 
2012bb8d138SSimon Xue 	irq_status = readl(priv->base + DECOM_ISR);
2022bb8d138SSimon Xue 	/* clear interrupts */
2032bb8d138SSimon Xue 	writel(irq_status, priv->base + DECOM_ISR);
2042bb8d138SSimon Xue 	if (irq_status & DECOM_STOP) {
2052bb8d138SSimon Xue 		decom_status = readl(priv->base + DECOM_STAT);
2062bb8d138SSimon Xue 		if (decom_status & DECOM_COMPLETE) {
2072bb8d138SSimon Xue 			priv->done = true;
2082bb8d138SSimon Xue 			/*
2092bb8d138SSimon Xue 			 * TODO:
2102bb8d138SSimon Xue 			 * Inform someone that decompress completed
2112bb8d138SSimon Xue 			 */
2122bb8d138SSimon Xue 			printf("decom completed\n");
2132bb8d138SSimon Xue 		} else {
2142bb8d138SSimon Xue 			printf("decom failed, irq_status = 0x%x, decom_status = 0x%x\n",
2152bb8d138SSimon Xue 			       irq_status, decom_status);
2162bb8d138SSimon Xue 		}
2172bb8d138SSimon Xue 	}
2182bb8d138SSimon Xue }
2192bb8d138SSimon Xue #endif
2202bb8d138SSimon Xue 
2212bb8d138SSimon Xue static int rockchip_decom_probe(struct udevice *dev)
2222bb8d138SSimon Xue {
2232bb8d138SSimon Xue #ifndef CONFIG_SPL_BUILD
2242bb8d138SSimon Xue 	irq_install_handler(DECOM_IRQ, rockchip_decom_irqhandler, dev);
2252bb8d138SSimon Xue 	irq_handler_enable(DECOM_IRQ);
2262bb8d138SSimon Xue #endif
2272bb8d138SSimon Xue 	return 0;
2282bb8d138SSimon Xue }
2292bb8d138SSimon Xue 
2302bb8d138SSimon Xue static const struct udevice_id rockchip_decom_ids[] = {
2312bb8d138SSimon Xue 	{ .compatible = "rockchip,hw-decompress" },
2322bb8d138SSimon Xue 	{}
2332bb8d138SSimon Xue };
2342bb8d138SSimon Xue 
2352bb8d138SSimon Xue U_BOOT_DRIVER(rockchip_hw_decompress) = {
2362bb8d138SSimon Xue 	.name = "rockchip_hw_decompress",
2372bb8d138SSimon Xue 	.id = UCLASS_MISC,
2382bb8d138SSimon Xue 	.of_match = rockchip_decom_ids,
2392bb8d138SSimon Xue 	.probe = rockchip_decom_probe,
2402bb8d138SSimon Xue 	.ofdata_to_platdata = rockchip_decom_ofdata_to_platdata,
2412bb8d138SSimon Xue 	.priv_auto_alloc_size = sizeof(struct rockchip_decom_priv),
2422bb8d138SSimon Xue 	.ops = &rockchip_decom_ops,
2432bb8d138SSimon Xue };
244