xref: /rk3399_rockchip-uboot/drivers/misc/fsl_iim.c (revision 064b55cfcb25c0f7692ecf6d4a38f12cd82739f7)
10f67e09eSBenoît Thébaudeau /*
20f67e09eSBenoît Thébaudeau  * (C) Copyright 2009-2013 ADVANSEE
30f67e09eSBenoît Thébaudeau  * Benoît Thébaudeau <benoit.thebaudeau@advansee.com>
40f67e09eSBenoît Thébaudeau  *
50f67e09eSBenoît Thébaudeau  * Based on the mpc512x iim code:
60f67e09eSBenoît Thébaudeau  * Copyright 2008 Silicon Turnkey Express, Inc.
70f67e09eSBenoît Thébaudeau  * Martha Marx <mmarx@silicontkx.com>
80f67e09eSBenoît Thébaudeau  *
91a459660SWolfgang Denk  * SPDX-License-Identifier:	GPL-2.0+
100f67e09eSBenoît Thébaudeau  */
110f67e09eSBenoît Thébaudeau 
120f67e09eSBenoît Thébaudeau #include <common.h>
130f67e09eSBenoît Thébaudeau #include <fuse.h>
14*1221ce45SMasahiro Yamada #include <linux/errno.h>
150f67e09eSBenoît Thébaudeau #include <asm/io.h>
160f67e09eSBenoît Thébaudeau #include <asm/arch/imx-regs.h>
174611d5baSSergey Alyoshin #if defined(CONFIG_MX51) || defined(CONFIG_MX53)
184611d5baSSergey Alyoshin #include <asm/arch/clock.h>
194611d5baSSergey Alyoshin #endif
200f67e09eSBenoît Thébaudeau 
210f67e09eSBenoît Thébaudeau /* FSL IIM-specific constants */
220f67e09eSBenoît Thébaudeau #define STAT_BUSY		0x80
230f67e09eSBenoît Thébaudeau #define STAT_PRGD		0x02
240f67e09eSBenoît Thébaudeau #define STAT_SNSD		0x01
250f67e09eSBenoît Thébaudeau 
260f67e09eSBenoît Thébaudeau #define STATM_PRGD_M		0x02
270f67e09eSBenoît Thébaudeau #define STATM_SNSD_M		0x01
280f67e09eSBenoît Thébaudeau 
290f67e09eSBenoît Thébaudeau #define ERR_PRGE		0x80
300f67e09eSBenoît Thébaudeau #define ERR_WPE			0x40
310f67e09eSBenoît Thébaudeau #define ERR_OPE			0x20
320f67e09eSBenoît Thébaudeau #define ERR_RPE			0x10
330f67e09eSBenoît Thébaudeau #define ERR_WLRE		0x08
340f67e09eSBenoît Thébaudeau #define ERR_SNSE		0x04
350f67e09eSBenoît Thébaudeau #define ERR_PARITYE		0x02
360f67e09eSBenoît Thébaudeau 
370f67e09eSBenoît Thébaudeau #define EMASK_PRGE_M		0x80
380f67e09eSBenoît Thébaudeau #define EMASK_WPE_M		0x40
390f67e09eSBenoît Thébaudeau #define EMASK_OPE_M		0x20
400f67e09eSBenoît Thébaudeau #define EMASK_RPE_M		0x10
410f67e09eSBenoît Thébaudeau #define EMASK_WLRE_M		0x08
420f67e09eSBenoît Thébaudeau #define EMASK_SNSE_M		0x04
430f67e09eSBenoît Thébaudeau #define EMASK_PARITYE_M		0x02
440f67e09eSBenoît Thébaudeau 
450f67e09eSBenoît Thébaudeau #define FCTL_DPC		0x80
460f67e09eSBenoît Thébaudeau #define FCTL_PRG_LENGTH_MASK	0x70
470f67e09eSBenoît Thébaudeau #define FCTL_ESNS_N		0x08
480f67e09eSBenoît Thébaudeau #define FCTL_ESNS_0		0x04
490f67e09eSBenoît Thébaudeau #define FCTL_ESNS_1		0x02
500f67e09eSBenoît Thébaudeau #define FCTL_PRG		0x01
510f67e09eSBenoît Thébaudeau 
520f67e09eSBenoît Thébaudeau #define UA_A_BANK_MASK		0x38
530f67e09eSBenoît Thébaudeau #define UA_A_ROWH_MASK		0x07
540f67e09eSBenoît Thébaudeau 
550f67e09eSBenoît Thébaudeau #define LA_A_ROWL_MASK		0xf8
560f67e09eSBenoît Thébaudeau #define LA_A_BIT_MASK		0x07
570f67e09eSBenoît Thébaudeau 
580f67e09eSBenoît Thébaudeau #define PREV_PROD_REV_MASK	0xf8
590f67e09eSBenoît Thébaudeau #define PREV_PROD_VT_MASK	0x07
600f67e09eSBenoît Thébaudeau 
610f67e09eSBenoît Thébaudeau /* Select the correct accessors depending on endianness */
620f67e09eSBenoît Thébaudeau #if __BYTE_ORDER == __LITTLE_ENDIAN
630f67e09eSBenoît Thébaudeau #define iim_read32		in_le32
640f67e09eSBenoît Thébaudeau #define iim_write32		out_le32
650f67e09eSBenoît Thébaudeau #define iim_clrsetbits32	clrsetbits_le32
660f67e09eSBenoît Thébaudeau #define iim_clrbits32		clrbits_le32
670f67e09eSBenoît Thébaudeau #define iim_setbits32		setbits_le32
680f67e09eSBenoît Thébaudeau #elif __BYTE_ORDER == __BIG_ENDIAN
690f67e09eSBenoît Thébaudeau #define iim_read32		in_be32
700f67e09eSBenoît Thébaudeau #define iim_write32		out_be32
710f67e09eSBenoît Thébaudeau #define iim_clrsetbits32	clrsetbits_be32
720f67e09eSBenoît Thébaudeau #define iim_clrbits32		clrbits_be32
730f67e09eSBenoît Thébaudeau #define iim_setbits32		setbits_be32
740f67e09eSBenoît Thébaudeau #else
750f67e09eSBenoît Thébaudeau #error Endianess is not defined: please fix to continue
760f67e09eSBenoît Thébaudeau #endif
770f67e09eSBenoît Thébaudeau 
780f67e09eSBenoît Thébaudeau /* IIM control registers */
790f67e09eSBenoît Thébaudeau struct fsl_iim {
800f67e09eSBenoît Thébaudeau 	u32 stat;
810f67e09eSBenoît Thébaudeau 	u32 statm;
820f67e09eSBenoît Thébaudeau 	u32 err;
830f67e09eSBenoît Thébaudeau 	u32 emask;
840f67e09eSBenoît Thébaudeau 	u32 fctl;
850f67e09eSBenoît Thébaudeau 	u32 ua;
860f67e09eSBenoît Thébaudeau 	u32 la;
870f67e09eSBenoît Thébaudeau 	u32 sdat;
880f67e09eSBenoît Thébaudeau 	u32 prev;
890f67e09eSBenoît Thébaudeau 	u32 srev;
900f67e09eSBenoît Thébaudeau 	u32 prg_p;
910f67e09eSBenoît Thébaudeau 	u32 scs[0x1f5];
920f67e09eSBenoît Thébaudeau 	struct {
930f67e09eSBenoît Thébaudeau 		u32 word[0x100];
940f67e09eSBenoît Thébaudeau 	} bank[8];
950f67e09eSBenoît Thébaudeau };
960f67e09eSBenoît Thébaudeau 
974611d5baSSergey Alyoshin #if !defined(CONFIG_MX51) && !defined(CONFIG_MX53)
984611d5baSSergey Alyoshin #define enable_efuse_prog_supply(enable)
994611d5baSSergey Alyoshin #endif
1004611d5baSSergey Alyoshin 
prepare_access(struct fsl_iim ** regs,u32 bank,u32 word,int assert,const char * caller)1010f67e09eSBenoît Thébaudeau static int prepare_access(struct fsl_iim **regs, u32 bank, u32 word, int assert,
1020f67e09eSBenoît Thébaudeau 				const char *caller)
1030f67e09eSBenoît Thébaudeau {
1040f67e09eSBenoît Thébaudeau 	*regs = (struct fsl_iim *)IIM_BASE_ADDR;
1050f67e09eSBenoît Thébaudeau 
1060f67e09eSBenoît Thébaudeau 	if (bank >= ARRAY_SIZE((*regs)->bank) ||
1070f67e09eSBenoît Thébaudeau 			word >= ARRAY_SIZE((*regs)->bank[0].word) ||
1080f67e09eSBenoît Thébaudeau 			!assert) {
1090f67e09eSBenoît Thébaudeau 		printf("fsl_iim %s(): Invalid argument\n", caller);
1100f67e09eSBenoît Thébaudeau 		return -EINVAL;
1110f67e09eSBenoît Thébaudeau 	}
1120f67e09eSBenoît Thébaudeau 
1130f67e09eSBenoît Thébaudeau 	return 0;
1140f67e09eSBenoît Thébaudeau }
1150f67e09eSBenoît Thébaudeau 
clear_status(struct fsl_iim * regs)1160f67e09eSBenoît Thébaudeau static void clear_status(struct fsl_iim *regs)
1170f67e09eSBenoît Thébaudeau {
1180f67e09eSBenoît Thébaudeau 	iim_setbits32(&regs->stat, 0);
1190f67e09eSBenoît Thébaudeau 	iim_setbits32(&regs->err, 0);
1200f67e09eSBenoît Thébaudeau }
1210f67e09eSBenoît Thébaudeau 
finish_access(struct fsl_iim * regs,u32 * stat,u32 * err)1220f67e09eSBenoît Thébaudeau static void finish_access(struct fsl_iim *regs, u32 *stat, u32 *err)
1230f67e09eSBenoît Thébaudeau {
1240f67e09eSBenoît Thébaudeau 	*stat = iim_read32(&regs->stat);
1250f67e09eSBenoît Thébaudeau 	*err = iim_read32(&regs->err);
1260f67e09eSBenoît Thébaudeau 	clear_status(regs);
1270f67e09eSBenoît Thébaudeau }
1280f67e09eSBenoît Thébaudeau 
prepare_read(struct fsl_iim ** regs,u32 bank,u32 word,u32 * val,const char * caller)1290f67e09eSBenoît Thébaudeau static int prepare_read(struct fsl_iim **regs, u32 bank, u32 word, u32 *val,
1300f67e09eSBenoît Thébaudeau 			const char *caller)
1310f67e09eSBenoît Thébaudeau {
1320f67e09eSBenoît Thébaudeau 	int ret;
1330f67e09eSBenoît Thébaudeau 
1340f67e09eSBenoît Thébaudeau 	ret = prepare_access(regs, bank, word, val != NULL, caller);
1350f67e09eSBenoît Thébaudeau 	if (ret)
1360f67e09eSBenoît Thébaudeau 		return ret;
1370f67e09eSBenoît Thébaudeau 
1380f67e09eSBenoît Thébaudeau 	clear_status(*regs);
1390f67e09eSBenoît Thébaudeau 
1400f67e09eSBenoît Thébaudeau 	return 0;
1410f67e09eSBenoît Thébaudeau }
1420f67e09eSBenoît Thébaudeau 
fuse_read(u32 bank,u32 word,u32 * val)1430f67e09eSBenoît Thébaudeau int fuse_read(u32 bank, u32 word, u32 *val)
1440f67e09eSBenoît Thébaudeau {
1450f67e09eSBenoît Thébaudeau 	struct fsl_iim *regs;
1460f67e09eSBenoît Thébaudeau 	u32 stat, err;
1470f67e09eSBenoît Thébaudeau 	int ret;
1480f67e09eSBenoît Thébaudeau 
1490f67e09eSBenoît Thébaudeau 	ret = prepare_read(&regs, bank, word, val, __func__);
1500f67e09eSBenoît Thébaudeau 	if (ret)
1510f67e09eSBenoît Thébaudeau 		return ret;
1520f67e09eSBenoît Thébaudeau 
1530f67e09eSBenoît Thébaudeau 	*val = iim_read32(&regs->bank[bank].word[word]);
1540f67e09eSBenoît Thébaudeau 	finish_access(regs, &stat, &err);
1550f67e09eSBenoît Thébaudeau 
1560f67e09eSBenoît Thébaudeau 	if (err & ERR_RPE) {
1570f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_read(): Read protect error\n");
1580f67e09eSBenoît Thébaudeau 		return -EIO;
1590f67e09eSBenoît Thébaudeau 	}
1600f67e09eSBenoît Thébaudeau 
1610f67e09eSBenoît Thébaudeau 	return 0;
1620f67e09eSBenoît Thébaudeau }
1630f67e09eSBenoît Thébaudeau 
direct_access(struct fsl_iim * regs,u32 bank,u32 word,u32 bit,u32 fctl,u32 * stat,u32 * err)1640f67e09eSBenoît Thébaudeau static void direct_access(struct fsl_iim *regs, u32 bank, u32 word, u32 bit,
1650f67e09eSBenoît Thébaudeau 				u32 fctl, u32 *stat, u32 *err)
1660f67e09eSBenoît Thébaudeau {
1670f67e09eSBenoît Thébaudeau 	iim_write32(&regs->ua, bank << 3 | word >> 5);
1680f67e09eSBenoît Thébaudeau 	iim_write32(&regs->la, (word << 3 | bit) & 0xff);
1690f67e09eSBenoît Thébaudeau 	if (fctl == FCTL_PRG)
1700f67e09eSBenoît Thébaudeau 		iim_write32(&regs->prg_p, 0xaa);
1710f67e09eSBenoît Thébaudeau 	iim_setbits32(&regs->fctl, fctl);
1720f67e09eSBenoît Thébaudeau 	while (iim_read32(&regs->stat) & STAT_BUSY)
1730f67e09eSBenoît Thébaudeau 		udelay(20);
1740f67e09eSBenoît Thébaudeau 	finish_access(regs, stat, err);
1750f67e09eSBenoît Thébaudeau }
1760f67e09eSBenoît Thébaudeau 
fuse_sense(u32 bank,u32 word,u32 * val)1770f67e09eSBenoît Thébaudeau int fuse_sense(u32 bank, u32 word, u32 *val)
1780f67e09eSBenoît Thébaudeau {
1790f67e09eSBenoît Thébaudeau 	struct fsl_iim *regs;
1800f67e09eSBenoît Thébaudeau 	u32 stat, err;
1810f67e09eSBenoît Thébaudeau 	int ret;
1820f67e09eSBenoît Thébaudeau 
1830f67e09eSBenoît Thébaudeau 	ret = prepare_read(&regs, bank, word, val, __func__);
1840f67e09eSBenoît Thébaudeau 	if (ret)
1850f67e09eSBenoît Thébaudeau 		return ret;
1860f67e09eSBenoît Thébaudeau 
1870f67e09eSBenoît Thébaudeau 	direct_access(regs, bank, word, 0, FCTL_ESNS_N, &stat, &err);
1880f67e09eSBenoît Thébaudeau 
1890f67e09eSBenoît Thébaudeau 	if (err & ERR_SNSE) {
1900f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_sense(): Explicit sense cycle error\n");
1910f67e09eSBenoît Thébaudeau 		return -EIO;
1920f67e09eSBenoît Thébaudeau 	}
1930f67e09eSBenoît Thébaudeau 
1940f67e09eSBenoît Thébaudeau 	if (!(stat & STAT_SNSD)) {
1950f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_sense(): Explicit sense cycle did not complete\n");
1960f67e09eSBenoît Thébaudeau 		return -EIO;
1970f67e09eSBenoît Thébaudeau 	}
1980f67e09eSBenoît Thébaudeau 
1990f67e09eSBenoît Thébaudeau 	*val = iim_read32(&regs->sdat);
2000f67e09eSBenoît Thébaudeau 	return 0;
2010f67e09eSBenoît Thébaudeau }
2020f67e09eSBenoît Thébaudeau 
prog_bit(struct fsl_iim * regs,u32 bank,u32 word,u32 bit)2030f67e09eSBenoît Thébaudeau static int prog_bit(struct fsl_iim *regs, u32 bank, u32 word, u32 bit)
2040f67e09eSBenoît Thébaudeau {
2050f67e09eSBenoît Thébaudeau 	u32 stat, err;
2060f67e09eSBenoît Thébaudeau 
2070f67e09eSBenoît Thébaudeau 	clear_status(regs);
2080f67e09eSBenoît Thébaudeau 	direct_access(regs, bank, word, bit, FCTL_PRG, &stat, &err);
2090f67e09eSBenoît Thébaudeau 	iim_write32(&regs->prg_p, 0x00);
2100f67e09eSBenoît Thébaudeau 
2110f67e09eSBenoît Thébaudeau 	if (err & ERR_PRGE) {
2120f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_prog(): Program error\n");
2130f67e09eSBenoît Thébaudeau 		return -EIO;
2140f67e09eSBenoît Thébaudeau 	}
2150f67e09eSBenoît Thébaudeau 
2160f67e09eSBenoît Thébaudeau 	if (err & ERR_WPE) {
2170f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_prog(): Write protect error\n");
2180f67e09eSBenoît Thébaudeau 		return -EIO;
2190f67e09eSBenoît Thébaudeau 	}
2200f67e09eSBenoît Thébaudeau 
2210f67e09eSBenoît Thébaudeau 	if (!(stat & STAT_PRGD)) {
2220f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_prog(): Program did not complete\n");
2230f67e09eSBenoît Thébaudeau 		return -EIO;
2240f67e09eSBenoît Thébaudeau 	}
2250f67e09eSBenoît Thébaudeau 
2260f67e09eSBenoît Thébaudeau 	return 0;
2270f67e09eSBenoît Thébaudeau }
2280f67e09eSBenoît Thébaudeau 
prepare_write(struct fsl_iim ** regs,u32 bank,u32 word,u32 val,const char * caller)2290f67e09eSBenoît Thébaudeau static int prepare_write(struct fsl_iim **regs, u32 bank, u32 word, u32 val,
2300f67e09eSBenoît Thébaudeau 				const char *caller)
2310f67e09eSBenoît Thébaudeau {
2320f67e09eSBenoît Thébaudeau 	return prepare_access(regs, bank, word, !(val & ~0xff), caller);
2330f67e09eSBenoît Thébaudeau }
2340f67e09eSBenoît Thébaudeau 
fuse_prog(u32 bank,u32 word,u32 val)2350f67e09eSBenoît Thébaudeau int fuse_prog(u32 bank, u32 word, u32 val)
2360f67e09eSBenoît Thébaudeau {
2370f67e09eSBenoît Thébaudeau 	struct fsl_iim *regs;
2380f67e09eSBenoît Thébaudeau 	u32 bit;
2390f67e09eSBenoît Thébaudeau 	int ret;
2400f67e09eSBenoît Thébaudeau 
2410f67e09eSBenoît Thébaudeau 	ret = prepare_write(&regs, bank, word, val, __func__);
2420f67e09eSBenoît Thébaudeau 	if (ret)
2430f67e09eSBenoît Thébaudeau 		return ret;
2440f67e09eSBenoît Thébaudeau 
2454611d5baSSergey Alyoshin 	enable_efuse_prog_supply(1);
2460f67e09eSBenoît Thébaudeau 	for (bit = 0; val; bit++, val >>= 1)
2470f67e09eSBenoît Thébaudeau 		if (val & 0x01) {
2480f67e09eSBenoît Thébaudeau 			ret = prog_bit(regs, bank, word, bit);
2494611d5baSSergey Alyoshin 			if (ret) {
2504611d5baSSergey Alyoshin 				enable_efuse_prog_supply(0);
2510f67e09eSBenoît Thébaudeau 				return ret;
2520f67e09eSBenoît Thébaudeau 			}
2534611d5baSSergey Alyoshin 		}
2544611d5baSSergey Alyoshin 	enable_efuse_prog_supply(0);
2550f67e09eSBenoît Thébaudeau 
2560f67e09eSBenoît Thébaudeau 	return 0;
2570f67e09eSBenoît Thébaudeau }
2580f67e09eSBenoît Thébaudeau 
fuse_override(u32 bank,u32 word,u32 val)2590f67e09eSBenoît Thébaudeau int fuse_override(u32 bank, u32 word, u32 val)
2600f67e09eSBenoît Thébaudeau {
2610f67e09eSBenoît Thébaudeau 	struct fsl_iim *regs;
2620f67e09eSBenoît Thébaudeau 	u32 stat, err;
2630f67e09eSBenoît Thébaudeau 	int ret;
2640f67e09eSBenoît Thébaudeau 
2650f67e09eSBenoît Thébaudeau 	ret = prepare_write(&regs, bank, word, val, __func__);
2660f67e09eSBenoît Thébaudeau 	if (ret)
2670f67e09eSBenoît Thébaudeau 		return ret;
2680f67e09eSBenoît Thébaudeau 
2690f67e09eSBenoît Thébaudeau 	clear_status(regs);
2700f67e09eSBenoît Thébaudeau 	iim_write32(&regs->bank[bank].word[word], val);
2710f67e09eSBenoît Thébaudeau 	finish_access(regs, &stat, &err);
2720f67e09eSBenoît Thébaudeau 
2730f67e09eSBenoît Thébaudeau 	if (err & ERR_OPE) {
2740f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_override(): Override protect error\n");
2750f67e09eSBenoît Thébaudeau 		return -EIO;
2760f67e09eSBenoît Thébaudeau 	}
2770f67e09eSBenoît Thébaudeau 
2780f67e09eSBenoît Thébaudeau 	return 0;
2790f67e09eSBenoît Thébaudeau }
280