xref: /rk3399_rockchip-uboot/drivers/i2c/soft_i2c.c (revision ea818dbbcd59300b56014ac2d67798a54994eb9b)
14d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*
2*ea818dbbSHeiko Schocher  * (C) Copyright 2009
3*ea818dbbSHeiko Schocher  * Heiko Schocher, DENX Software Engineering, hs@denx.de.
4*ea818dbbSHeiko Schocher  * Changes for multibus/multiadapter I2C support.
5*ea818dbbSHeiko Schocher  *
64d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * (C) Copyright 2001, 2002
74d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
84d75e0aaSJean-Christophe PLAGNIOL-VILLARD  *
94d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * See file CREDITS for list of people who contributed to this
104d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * project.
114d75e0aaSJean-Christophe PLAGNIOL-VILLARD  *
124d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * This program is free software; you can redistribute it and/or
134d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * modify it under the terms of the GNU General Public License as
144d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * published by the Free Software Foundation; either version 2 of
154d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * the License, or (at your option) any later version.
164d75e0aaSJean-Christophe PLAGNIOL-VILLARD  *
174d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * This program is distributed in the hope that it will be useful,
184d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * but WITHOUT ANY WARRANTY; without even the implied warranty of
194d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
204d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * GNU General Public License for more details.
214d75e0aaSJean-Christophe PLAGNIOL-VILLARD  *
224d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * You should have received a copy of the GNU General Public License
234d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * along with this program; if not, write to the Free Software
244d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
254d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * MA 02111-1307 USA
264d75e0aaSJean-Christophe PLAGNIOL-VILLARD  *
274d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * This has been changed substantially by Gerald Van Baren, Custom IDEAS,
284d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * vanbaren@cideas.com.  It was heavily influenced by LiMon, written by
294d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Neil Russell.
304d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
314d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
324d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <common.h>
334d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef	CONFIG_MPC8260			/* only valid for MPC8260 */
344d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <ioports.h>
35a21ca95fSHeiko Schocher #include <asm/io.h>
364d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif
37eabd5d8dSAndreas Bießmann #if defined(CONFIG_AVR32)
38eabd5d8dSAndreas Bießmann #include <asm/arch/portmux.h>
39eabd5d8dSAndreas Bießmann #endif
40f3100ff7SRyan Mallon #if defined(CONFIG_AT91FAMILY)
414d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/io.h>
424d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/hardware.h>
430cf0b931SJens Scharsig #include <asm/arch/at91_pio.h>
440cf0b931SJens Scharsig #ifdef CONFIG_AT91_LEGACY
454e574c4eSDaniel Gorsulowski #include <asm/arch/gpio.h>
460cf0b931SJens Scharsig #endif
474e574c4eSDaniel Gorsulowski #endif
484d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef	CONFIG_IXP425			/* only valid for IXP425 */
494d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/ixp425.h>
504d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif
511b6275dfSHeiko Schocher #if defined(CONFIG_MPC852T) || defined(CONFIG_MPC866)
52a21ca95fSHeiko Schocher #include <asm/io.h>
53a21ca95fSHeiko Schocher #endif
544d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <i2c.h>
554d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
56793b5726SMike Frysinger #if defined(CONFIG_SOFT_I2C_GPIO_SCL)
57793b5726SMike Frysinger # include <asm/gpio.h>
58793b5726SMike Frysinger 
59793b5726SMike Frysinger # ifndef I2C_GPIO_SYNC
60793b5726SMike Frysinger #  define I2C_GPIO_SYNC
61793b5726SMike Frysinger # endif
62793b5726SMike Frysinger 
63793b5726SMike Frysinger # ifndef I2C_INIT
64793b5726SMike Frysinger #  define I2C_INIT \
65793b5726SMike Frysinger 	do { \
66793b5726SMike Frysinger 		gpio_request(CONFIG_SOFT_I2C_GPIO_SCL, "soft_i2c"); \
67793b5726SMike Frysinger 		gpio_request(CONFIG_SOFT_I2C_GPIO_SDA, "soft_i2c"); \
68793b5726SMike Frysinger 	} while (0)
69793b5726SMike Frysinger # endif
70793b5726SMike Frysinger 
71793b5726SMike Frysinger # ifndef I2C_ACTIVE
72793b5726SMike Frysinger #  define I2C_ACTIVE do { } while (0)
73793b5726SMike Frysinger # endif
74793b5726SMike Frysinger 
75793b5726SMike Frysinger # ifndef I2C_TRISTATE
76793b5726SMike Frysinger #  define I2C_TRISTATE do { } while (0)
77793b5726SMike Frysinger # endif
78793b5726SMike Frysinger 
79793b5726SMike Frysinger # ifndef I2C_READ
80793b5726SMike Frysinger #  define I2C_READ gpio_get_value(CONFIG_SOFT_I2C_GPIO_SDA)
81793b5726SMike Frysinger # endif
82793b5726SMike Frysinger 
83793b5726SMike Frysinger # ifndef I2C_SDA
84793b5726SMike Frysinger #  define I2C_SDA(bit) \
85793b5726SMike Frysinger 	do { \
86793b5726SMike Frysinger 		if (bit) \
87793b5726SMike Frysinger 			gpio_direction_input(CONFIG_SOFT_I2C_GPIO_SDA); \
88793b5726SMike Frysinger 		else \
89793b5726SMike Frysinger 			gpio_direction_output(CONFIG_SOFT_I2C_GPIO_SDA, 0); \
90793b5726SMike Frysinger 		I2C_GPIO_SYNC; \
91793b5726SMike Frysinger 	} while (0)
92793b5726SMike Frysinger # endif
93793b5726SMike Frysinger 
94793b5726SMike Frysinger # ifndef I2C_SCL
95793b5726SMike Frysinger #  define I2C_SCL(bit) \
96793b5726SMike Frysinger 	do { \
97793b5726SMike Frysinger 		gpio_direction_output(CONFIG_SOFT_I2C_GPIO_SCL, bit); \
98793b5726SMike Frysinger 		I2C_GPIO_SYNC; \
99793b5726SMike Frysinger 	} while (0)
100793b5726SMike Frysinger # endif
101793b5726SMike Frysinger 
102793b5726SMike Frysinger # ifndef I2C_DELAY
103793b5726SMike Frysinger #  define I2C_DELAY udelay(5)	/* 1/4 I2C clock duration */
104793b5726SMike Frysinger # endif
105793b5726SMike Frysinger 
106793b5726SMike Frysinger #endif
107793b5726SMike Frysinger 
1084d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* #define	DEBUG_I2C	*/
1094d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1104d75e0aaSJean-Christophe PLAGNIOL-VILLARD DECLARE_GLOBAL_DATA_PTR;
111*ea818dbbSHeiko Schocher 
112*ea818dbbSHeiko Schocher #ifndef	I2C_SOFT_DECLARATIONS
113*ea818dbbSHeiko Schocher # if defined(CONFIG_MPC8260)
114*ea818dbbSHeiko Schocher #  define I2C_SOFT_DECLARATIONS volatile ioport_t *iop = \
115*ea818dbbSHeiko Schocher 		ioport_addr((immap_t *)CONFIG_SYS_IMMR, I2C_PORT);
116*ea818dbbSHeiko Schocher # elif defined(CONFIG_8xx)
117*ea818dbbSHeiko Schocher #  define I2C_SOFT_DECLARATIONS	volatile immap_t *immr = \
118*ea818dbbSHeiko Schocher 		(immap_t *)CONFIG_SYS_IMMR;
119*ea818dbbSHeiko Schocher # else
120*ea818dbbSHeiko Schocher #  define I2C_SOFT_DECLARATIONS
121*ea818dbbSHeiko Schocher # endif
122*ea818dbbSHeiko Schocher #endif
123*ea818dbbSHeiko Schocher 
124*ea818dbbSHeiko Schocher #if !defined(CONFIG_SYS_SOFT_I2C_SPEED)
125*ea818dbbSHeiko Schocher #define CONFIG_SYS_SOFT_I2C_SPEED CONFIG_SYS_I2C_SPEED
126*ea818dbbSHeiko Schocher #endif
127*ea818dbbSHeiko Schocher #if !defined(CONFIG_SYS_SOFT_I2C_SLAVE)
128*ea818dbbSHeiko Schocher #define CONFIG_SYS_SOFT_I2C_SLAVE CONFIG_SYS_I2C_SLAVE
1294d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif
1304d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1314d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
1324d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Definitions
1334d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
1344d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define RETRIES		0
1354d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1364d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_ACK		0		/* PD_SDA level to ack a byte */
1374d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_NOACK	1		/* PD_SDA level to noack a byte */
1384d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1394d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1404d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG_I2C
1414d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...)	do {	\
1424d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		printf (fmt ,##args);	\
1434d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	} while (0)
1444d75e0aaSJean-Christophe PLAGNIOL-VILLARD #else
1454d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...)
1464d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif
1474d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1484d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
1494d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Local functions
1504d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
1516d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_I2C_INIT_BOARD)
1524d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void  send_reset	(void);
1534ca107efSHeiko Schocher #endif
1544d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void  send_start	(void);
1554d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void  send_stop	(void);
1564d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void  send_ack	(int);
1574d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int   write_byte	(uchar byte);
1584d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte	(int);
1594d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1606d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_I2C_INIT_BOARD)
1614d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
1624d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Send a reset sequence consisting of 9 clocks with the data signal high
1634d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * to clock any confused device back into an idle state.  Also send a
1644d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * <stop> at the end of the sequence for belts & suspenders.
1654d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
1664d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_reset(void)
1674d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
16898aed379SHeiko Schocher 	I2C_SOFT_DECLARATIONS	/* intentional without ';' */
1694d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int j;
1704d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1714d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(1);
1724d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(1);
1734d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef	I2C_INIT
1744d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_INIT;
1754d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif
1764d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_TRISTATE;
1774d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	for(j = 0; j < 9; j++) {
1784d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SCL(0);
1794d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
1804d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
1814d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SCL(1);
1824d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
1834d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
1844d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
1854d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_stop();
1864d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_TRISTATE;
1874d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
1884ca107efSHeiko Schocher #endif
1894d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1904d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
1914d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * START: High -> Low on SDA while SCL is High
1924d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
1934d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_start(void)
1944d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
19598aed379SHeiko Schocher 	I2C_SOFT_DECLARATIONS	/* intentional without ';' */
1964d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1974d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
1984d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(1);
1994d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_ACTIVE;
2004d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2014d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(1);
2024d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2034d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(0);
2044d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2054d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
2064d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2074d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
2084d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * STOP: Low -> High on SDA while SCL is High
2094d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
2104d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_stop(void)
2114d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
21298aed379SHeiko Schocher 	I2C_SOFT_DECLARATIONS	/* intentional without ';' */
2134d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2144d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(0);
2154d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2164d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(0);
2174d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_ACTIVE;
2184d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2194d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(1);
2204d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2214d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(1);
2224d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2234d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_TRISTATE;
2244d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
2254d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2264d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
2274d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * ack should be I2C_ACK or I2C_NOACK
2284d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
2294d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_ack(int ack)
2304d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
23198aed379SHeiko Schocher 	I2C_SOFT_DECLARATIONS	/* intentional without ';' */
2324d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2334d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(0);
2344d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2354d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_ACTIVE;
2364d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(ack);
2374d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2384d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(1);
2394d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2404d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2414d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(0);
2424d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2434d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
2444d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2454d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
2464d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Send 8 bits and look for an acknowledgement.
2474d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
2484d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int write_byte(uchar data)
2494d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
25098aed379SHeiko Schocher 	I2C_SOFT_DECLARATIONS	/* intentional without ';' */
2514d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int j;
2524d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int nack;
2534d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2544d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_ACTIVE;
2554d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	for(j = 0; j < 8; j++) {
2564d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SCL(0);
2574d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
2584d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SDA(data & 0x80);
2594d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
2604d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SCL(1);
2614d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
2624d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
2634d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2644d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		data <<= 1;
2654d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
2664d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2674d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
2684d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * Look for an <ACK>(negative logic) and return it.
2694d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
2704d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(0);
2714d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2724d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(1);
2734d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_TRISTATE;
2744d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2754d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(1);
2764d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2774d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2784d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	nack = I2C_READ;
2794d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(0);
2804d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2814d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_ACTIVE;
2824d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2834d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	return(nack);	/* not a nack is an ack */
2844d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
2854d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2864d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
2874d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * if ack == I2C_ACK, ACK the byte so can continue reading, else
2884d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * send I2C_NOACK to end the read.
2894d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
2904d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte(int ack)
2914d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
29298aed379SHeiko Schocher 	I2C_SOFT_DECLARATIONS	/* intentional without ';' */
2934d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int  data;
2944d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int  j;
2954d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2964d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
2974d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * Read 8 bits, MSB first.
2984d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
2994d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_TRISTATE;
3004d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(1);
3014d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	data = 0;
3024d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	for(j = 0; j < 8; j++) {
3034d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SCL(0);
3044d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
3054d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SCL(1);
3064d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
3074d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		data <<= 1;
3084d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		data |= I2C_READ;
3094d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
3104d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
3114d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_ack(ack);
3124d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3134d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	return(data);
3144d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
3154d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3164d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
3174d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Initialization
3184d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
319*ea818dbbSHeiko Schocher static void soft_i2c_init(struct i2c_adapter *adap, int speed, int slaveaddr)
3204d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
3216d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if defined(CONFIG_SYS_I2C_INIT_BOARD)
3224ca107efSHeiko Schocher 	/* call board specific i2c bus reset routine before accessing the   */
3234ca107efSHeiko Schocher 	/* environment, which might be in a chip on that bus. For details   */
3244ca107efSHeiko Schocher 	/* about this problem see doc/I2C_Edge_Conditions.                  */
3254ca107efSHeiko Schocher 	i2c_init_board();
3264ca107efSHeiko Schocher #else
3274d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
3284d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * WARNING: Do NOT save speed in a static variable: if the
3294d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * I2C routines are called before RAM is initialized (to read
3304d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * the DIMM SPD, for instance), RAM won't be usable and your
3314d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * system will crash.
3324d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
3334d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_reset ();
3344ca107efSHeiko Schocher #endif
3354d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
3364d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3374d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
3384d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Probe to see if a chip is present.  Also good for checking for the
3394d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * completion of EEPROM writes since the chip stops responding until
3404d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * the write completes (typically 10mSec).
3414d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
342*ea818dbbSHeiko Schocher static int soft_i2c_probe(struct i2c_adapter *adap, uint8_t addr)
3434d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
3444d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int rc;
3454d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3464d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
3474d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * perform 1 byte write transaction with just address byte
3484d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * (fake write)
3494d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
3504d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_start();
3514d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	rc = write_byte ((addr << 1) | 0);
3524d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_stop();
3534d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3544d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	return (rc ? 1 : 0);
3554d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
3564d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3574d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
3584d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Read bytes
3594d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
360*ea818dbbSHeiko Schocher static int  soft_i2c_read(struct i2c_adapter *adap, uchar chip, uint addr,
361*ea818dbbSHeiko Schocher 			int alen, uchar *buffer, int len)
3624d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
3634d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int shift;
3644d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	PRINTD("i2c_read: chip %02X addr %02X alen %d buffer %p len %d\n",
3654d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		chip, addr, alen, buffer, len);
3664d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3676d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW
3684d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
3694d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * EEPROM chips that implement "address overflow" are ones
3704d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * like Catalyst 24WC04/08/16 which has 9/10/11 bits of
3714d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * address and the extra bits end up in the "chip address"
3724d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * bit slots. This makes a 24WC08 (1Kbyte) chip look like
3734d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * four 256 byte chips.
3744d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 *
3754d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * Note that we consider the length of the address field to
3764d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * still be one byte because the extra address bits are
3774d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * hidden in the chip address.
3784d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
3796d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	chip |= ((addr >> (alen * 8)) & CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW);
3804d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3814d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	PRINTD("i2c_read: fix addr_overflow: chip %02X addr %02X\n",
3824d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		chip, addr);
3834d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif
3844d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3854d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
3864d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * Do the addressing portion of a write cycle to set the
3874d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * chip's address pointer.  If the address length is zero,
3884d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * don't do the normal write cycle to set the address pointer,
3894d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * there is no address pointer in this chip.
3904d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
3914d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_start();
3924d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	if(alen > 0) {
3934d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		if(write_byte(chip << 1)) {	/* write cycle */
3944d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			send_stop();
3954d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			PRINTD("i2c_read, no chip responded %02X\n", chip);
3964d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			return(1);
3974d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		}
3984d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		shift = (alen-1) * 8;
3994d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		while(alen-- > 0) {
4004d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			if(write_byte(addr >> shift)) {
4014d75e0aaSJean-Christophe PLAGNIOL-VILLARD 				PRINTD("i2c_read, address not <ACK>ed\n");
4024d75e0aaSJean-Christophe PLAGNIOL-VILLARD 				return(1);
4034d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			}
4044d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			shift -= 8;
4054d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		}
4062ac6985aSAndrew Dyer 
4072ac6985aSAndrew Dyer 		/* Some I2C chips need a stop/start sequence here,
4082ac6985aSAndrew Dyer 		 * other chips don't work with a full stop and need
4092ac6985aSAndrew Dyer 		 * only a start.  Default behaviour is to send the
4102ac6985aSAndrew Dyer 		 * stop/start sequence.
4112ac6985aSAndrew Dyer 		 */
4122ac6985aSAndrew Dyer #ifdef CONFIG_SOFT_I2C_READ_REPEATED_START
4134d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		send_start();
4142ac6985aSAndrew Dyer #else
4152ac6985aSAndrew Dyer 		send_stop();
4162ac6985aSAndrew Dyer 		send_start();
4172ac6985aSAndrew Dyer #endif
4184d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
4194d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
4204d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * Send the chip address again, this time for a read cycle.
4214d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * Then read the data.  On the last byte, we do a NACK instead
4224d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * of an ACK(len == 0) to terminate the read.
4234d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
4244d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	write_byte((chip << 1) | 1);	/* read cycle */
4254d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	while(len-- > 0) {
4264d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		*buffer++ = read_byte(len == 0);
4274d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
4284d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_stop();
4294d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	return(0);
4304d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
4314d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
4324d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
4334d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Write bytes
4344d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
435*ea818dbbSHeiko Schocher static int  soft_i2c_write(struct i2c_adapter *adap, uchar chip, uint addr,
436*ea818dbbSHeiko Schocher 			int alen, uchar *buffer, int len)
4374d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
4384d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int shift, failures = 0;
4394d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
4404d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	PRINTD("i2c_write: chip %02X addr %02X alen %d buffer %p len %d\n",
4414d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		chip, addr, alen, buffer, len);
4424d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
4434d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_start();
4444d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	if(write_byte(chip << 1)) {	/* write cycle */
4454d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		send_stop();
4464d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		PRINTD("i2c_write, no chip responded %02X\n", chip);
4474d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		return(1);
4484d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
4494d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	shift = (alen-1) * 8;
4504d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	while(alen-- > 0) {
4514d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		if(write_byte(addr >> shift)) {
4524d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			PRINTD("i2c_write, address not <ACK>ed\n");
4534d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			return(1);
4544d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		}
4554d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		shift -= 8;
4564d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
4574d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
4584d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	while(len-- > 0) {
4594d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		if(write_byte(*buffer++)) {
4604d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			failures++;
4614d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		}
4624d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
4634d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_stop();
4644d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	return(failures);
4654d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
466*ea818dbbSHeiko Schocher 
467*ea818dbbSHeiko Schocher /*
468*ea818dbbSHeiko Schocher  * Register soft i2c adapters
469*ea818dbbSHeiko Schocher  */
470*ea818dbbSHeiko Schocher U_BOOT_I2C_ADAP_COMPLETE(soft0, soft_i2c_init, soft_i2c_probe,
471*ea818dbbSHeiko Schocher 			 soft_i2c_read, soft_i2c_write, NULL,
472*ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SPEED, CONFIG_SYS_I2C_SOFT_SLAVE,
473*ea818dbbSHeiko Schocher 			 0)
474*ea818dbbSHeiko Schocher #if defined(I2C_SOFT_DECLARATIONS2)
475*ea818dbbSHeiko Schocher U_BOOT_I2C_ADAP_COMPLETE(soft1, soft_i2c_init, soft_i2c_probe,
476*ea818dbbSHeiko Schocher 			 soft_i2c_read, soft_i2c_write, NULL,
477*ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SPEED_2,
478*ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SLAVE_2,
479*ea818dbbSHeiko Schocher 			 1)
480*ea818dbbSHeiko Schocher #endif
481*ea818dbbSHeiko Schocher #if defined(I2C_SOFT_DECLARATIONS3)
482*ea818dbbSHeiko Schocher U_BOOT_I2C_ADAP_COMPLETE(soft2, soft_i2c_init, soft_i2c_probe,
483*ea818dbbSHeiko Schocher 			 soft_i2c_read, soft_i2c_write, NULL,
484*ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SPEED_3,
485*ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SLAVE_3,
486*ea818dbbSHeiko Schocher 			 2)
487*ea818dbbSHeiko Schocher #endif
488*ea818dbbSHeiko Schocher #if defined(I2C_SOFT_DECLARATIONS4)
489*ea818dbbSHeiko Schocher U_BOOT_I2C_ADAP_COMPLETE(soft3, soft_i2c_init, soft_i2c_probe,
490*ea818dbbSHeiko Schocher 			 soft_i2c_read, soft_i2c_write, NULL,
491*ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SPEED_4,
492*ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SLAVE_4,
493*ea818dbbSHeiko Schocher 			 3)
494*ea818dbbSHeiko Schocher #endif
495