14d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 24d75e0aaSJean-Christophe PLAGNIOL-VILLARD * (C) Copyright 2001, 2002 34d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Wolfgang Denk, DENX Software Engineering, wd@denx.de. 44d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 54d75e0aaSJean-Christophe PLAGNIOL-VILLARD * See file CREDITS for list of people who contributed to this 64d75e0aaSJean-Christophe PLAGNIOL-VILLARD * project. 74d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 84d75e0aaSJean-Christophe PLAGNIOL-VILLARD * This program is free software; you can redistribute it and/or 94d75e0aaSJean-Christophe PLAGNIOL-VILLARD * modify it under the terms of the GNU General Public License as 104d75e0aaSJean-Christophe PLAGNIOL-VILLARD * published by the Free Software Foundation; either version 2 of 114d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the License, or (at your option) any later version. 124d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 134d75e0aaSJean-Christophe PLAGNIOL-VILLARD * This program is distributed in the hope that it will be useful, 144d75e0aaSJean-Christophe PLAGNIOL-VILLARD * but WITHOUT ANY WARRANTY; without even the implied warranty of 154d75e0aaSJean-Christophe PLAGNIOL-VILLARD * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the 164d75e0aaSJean-Christophe PLAGNIOL-VILLARD * GNU General Public License for more details. 174d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 184d75e0aaSJean-Christophe PLAGNIOL-VILLARD * You should have received a copy of the GNU General Public License 194d75e0aaSJean-Christophe PLAGNIOL-VILLARD * along with this program; if not, write to the Free Software 204d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Foundation, Inc., 59 Temple Place, Suite 330, Boston, 214d75e0aaSJean-Christophe PLAGNIOL-VILLARD * MA 02111-1307 USA 224d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 234d75e0aaSJean-Christophe PLAGNIOL-VILLARD * This has been changed substantially by Gerald Van Baren, Custom IDEAS, 244d75e0aaSJean-Christophe PLAGNIOL-VILLARD * vanbaren@cideas.com. It was heavily influenced by LiMon, written by 254d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Neil Russell. 264d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 274d75e0aaSJean-Christophe PLAGNIOL-VILLARD 284d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <common.h> 294d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MPC8260 /* only valid for MPC8260 */ 304d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <ioports.h> 31a21ca95fSHeiko Schocher #include <asm/io.h> 324d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 334d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_AT91RM9200 /* need this for the at91rm9200 */ 344d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/io.h> 354d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/hardware.h> 364d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 374d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_IXP425 /* only valid for IXP425 */ 384d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/ixp425.h> 394d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 404d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_LPC2292 414d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/hardware.h> 424d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 431b6275dfSHeiko Schocher #if defined(CONFIG_MPC852T) || defined(CONFIG_MPC866) 44a21ca95fSHeiko Schocher #include <asm/io.h> 45a21ca95fSHeiko Schocher #endif 464d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <i2c.h> 474d75e0aaSJean-Christophe PLAGNIOL-VILLARD 484d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* #define DEBUG_I2C */ 494d75e0aaSJean-Christophe PLAGNIOL-VILLARD 504d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG_I2C 514d75e0aaSJean-Christophe PLAGNIOL-VILLARD DECLARE_GLOBAL_DATA_PTR; 524d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 534d75e0aaSJean-Christophe PLAGNIOL-VILLARD 544d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 554d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Definitions 564d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 574d75e0aaSJean-Christophe PLAGNIOL-VILLARD 584d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define RETRIES 0 594d75e0aaSJean-Christophe PLAGNIOL-VILLARD 604d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_ACK 0 /* PD_SDA level to ack a byte */ 614d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_NOACK 1 /* PD_SDA level to noack a byte */ 624d75e0aaSJean-Christophe PLAGNIOL-VILLARD 634d75e0aaSJean-Christophe PLAGNIOL-VILLARD 644d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG_I2C 654d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...) do { \ 664d75e0aaSJean-Christophe PLAGNIOL-VILLARD if (gd->have_console) \ 674d75e0aaSJean-Christophe PLAGNIOL-VILLARD printf (fmt ,##args); \ 684d75e0aaSJean-Christophe PLAGNIOL-VILLARD } while (0) 694d75e0aaSJean-Christophe PLAGNIOL-VILLARD #else 704d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...) 714d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 724d75e0aaSJean-Christophe PLAGNIOL-VILLARD 73799b784aSHeiko Schocher #if defined(CONFIG_I2C_MULTI_BUS) 745e3ab68eSTrent Piepho static unsigned int i2c_bus_num __attribute__ ((section (".data"))) = 0; 75799b784aSHeiko Schocher #endif /* CONFIG_I2C_MULTI_BUS */ 76799b784aSHeiko Schocher 774d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 784d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Local functions 794d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 806d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_I2C_INIT_BOARD) 814d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_reset (void); 824ca107efSHeiko Schocher #endif 834d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_start (void); 844d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_stop (void); 854d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_ack (int); 864d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int write_byte (uchar byte); 874d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte (int); 884d75e0aaSJean-Christophe PLAGNIOL-VILLARD 896d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_I2C_INIT_BOARD) 904d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 914d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send a reset sequence consisting of 9 clocks with the data signal high 924d75e0aaSJean-Christophe PLAGNIOL-VILLARD * to clock any confused device back into an idle state. Also send a 934d75e0aaSJean-Christophe PLAGNIOL-VILLARD * <stop> at the end of the sequence for belts & suspenders. 944d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 954d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_reset(void) 964d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 9798aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 984d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 994d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1004d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1014d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1024d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef I2C_INIT 1034d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_INIT; 1044d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1054d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1064d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 9; j++) { 1074d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1084d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1094d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1104d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1114d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1124d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1134d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1144d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 1154d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1164d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1174ca107efSHeiko Schocher #endif 1184d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1194d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1204d75e0aaSJean-Christophe PLAGNIOL-VILLARD * START: High -> Low on SDA while SCL is High 1214d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1224d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_start(void) 1234d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 12498aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1254d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1264d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1274d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1284d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1294d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1304d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1314d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1324d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(0); 1334d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1344d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1354d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1364d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1374d75e0aaSJean-Christophe PLAGNIOL-VILLARD * STOP: Low -> High on SDA while SCL is High 1384d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1394d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_stop(void) 1404d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 14198aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1424d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1434d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1444d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1454d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(0); 1464d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1474d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1484d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1494d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1504d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1514d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1524d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1534d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1544d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1554d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1564d75e0aaSJean-Christophe PLAGNIOL-VILLARD * ack should be I2C_ACK or I2C_NOACK 1574d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1584d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_ack(int ack) 1594d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 16098aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1614d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1624d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1634d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1644d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1654d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(ack); 1664d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1674d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1684d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1694d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1704d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1714d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1724d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1734d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1744d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1754d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send 8 bits and look for an acknowledgement. 1764d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1774d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int write_byte(uchar data) 1784d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 17998aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1804d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 1814d75e0aaSJean-Christophe PLAGNIOL-VILLARD int nack; 1824d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1834d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1844d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 8; j++) { 1854d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1864d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1874d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(data & 0x80); 1884d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1894d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1904d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1914d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1924d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1934d75e0aaSJean-Christophe PLAGNIOL-VILLARD data <<= 1; 1944d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1954d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1964d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 1974d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Look for an <ACK>(negative logic) and return it. 1984d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1994d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2004d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2014d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 2024d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 2034d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2044d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2054d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2064d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2074d75e0aaSJean-Christophe PLAGNIOL-VILLARD nack = I2C_READ; 2084d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2094d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2104d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 2114d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2124d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(nack); /* not a nack is an ack */ 2134d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2144d75e0aaSJean-Christophe PLAGNIOL-VILLARD 215799b784aSHeiko Schocher #if defined(CONFIG_I2C_MULTI_BUS) 216799b784aSHeiko Schocher /* 217799b784aSHeiko Schocher * Functions for multiple I2C bus handling 218799b784aSHeiko Schocher */ 219799b784aSHeiko Schocher unsigned int i2c_get_bus_num(void) 220799b784aSHeiko Schocher { 221799b784aSHeiko Schocher return i2c_bus_num; 222799b784aSHeiko Schocher } 223799b784aSHeiko Schocher 224799b784aSHeiko Schocher int i2c_set_bus_num(unsigned int bus) 225799b784aSHeiko Schocher { 22667b23a32SHeiko Schocher #if defined(CONFIG_I2C_MUX) 2276d0f6bcfSJean-Christophe PLAGNIOL-VILLARD if (bus < CONFIG_SYS_MAX_I2C_BUS) { 22867b23a32SHeiko Schocher i2c_bus_num = bus; 22967b23a32SHeiko Schocher } else { 23067b23a32SHeiko Schocher int ret; 23167b23a32SHeiko Schocher 23267b23a32SHeiko Schocher ret = i2x_mux_select_mux(bus); 23367b23a32SHeiko Schocher if (ret == 0) 23467b23a32SHeiko Schocher i2c_bus_num = bus; 23567b23a32SHeiko Schocher else 23667b23a32SHeiko Schocher return ret; 23767b23a32SHeiko Schocher } 23867b23a32SHeiko Schocher #else 2396d0f6bcfSJean-Christophe PLAGNIOL-VILLARD if (bus >= CONFIG_SYS_MAX_I2C_BUS) 240799b784aSHeiko Schocher return -1; 241799b784aSHeiko Schocher i2c_bus_num = bus; 24267b23a32SHeiko Schocher #endif 243799b784aSHeiko Schocher return 0; 244799b784aSHeiko Schocher } 245*d144f94dSJens Scharsig #endif 246799b784aSHeiko Schocher 247799b784aSHeiko Schocher /* TODO: add 100/400k switching */ 248799b784aSHeiko Schocher unsigned int i2c_get_bus_speed(void) 249799b784aSHeiko Schocher { 2506d0f6bcfSJean-Christophe PLAGNIOL-VILLARD return CONFIG_SYS_I2C_SPEED; 251799b784aSHeiko Schocher } 252799b784aSHeiko Schocher 253799b784aSHeiko Schocher int i2c_set_bus_speed(unsigned int speed) 254799b784aSHeiko Schocher { 2556d0f6bcfSJean-Christophe PLAGNIOL-VILLARD if (speed != CONFIG_SYS_I2C_SPEED) 256799b784aSHeiko Schocher return -1; 257799b784aSHeiko Schocher 258799b784aSHeiko Schocher return 0; 259799b784aSHeiko Schocher } 2604d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2614d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 2624d75e0aaSJean-Christophe PLAGNIOL-VILLARD * if ack == I2C_ACK, ACK the byte so can continue reading, else 2634d75e0aaSJean-Christophe PLAGNIOL-VILLARD * send I2C_NOACK to end the read. 2644d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2654d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte(int ack) 2664d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 26798aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 2684d75e0aaSJean-Christophe PLAGNIOL-VILLARD int data; 2694d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 2704d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2714d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 2724d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Read 8 bits, MSB first. 2734d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2744d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 2754d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 2764d75e0aaSJean-Christophe PLAGNIOL-VILLARD data = 0; 2774d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 8; j++) { 2784d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2794d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2804d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2814d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2824d75e0aaSJean-Christophe PLAGNIOL-VILLARD data <<= 1; 2834d75e0aaSJean-Christophe PLAGNIOL-VILLARD data |= I2C_READ; 2844d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2854d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2864d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_ack(ack); 2874d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2884d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(data); 2894d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2904d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2914d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*=====================================================================*/ 2924d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* Public Functions */ 2934d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*=====================================================================*/ 2944d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2954d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 2964d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Initialization 2974d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2984d75e0aaSJean-Christophe PLAGNIOL-VILLARD void i2c_init (int speed, int slaveaddr) 2994d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3006d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if defined(CONFIG_SYS_I2C_INIT_BOARD) 3014ca107efSHeiko Schocher /* call board specific i2c bus reset routine before accessing the */ 3024ca107efSHeiko Schocher /* environment, which might be in a chip on that bus. For details */ 3034ca107efSHeiko Schocher /* about this problem see doc/I2C_Edge_Conditions. */ 3044ca107efSHeiko Schocher i2c_init_board(); 3054ca107efSHeiko Schocher #else 3064d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3074d75e0aaSJean-Christophe PLAGNIOL-VILLARD * WARNING: Do NOT save speed in a static variable: if the 3084d75e0aaSJean-Christophe PLAGNIOL-VILLARD * I2C routines are called before RAM is initialized (to read 3094d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the DIMM SPD, for instance), RAM won't be usable and your 3104d75e0aaSJean-Christophe PLAGNIOL-VILLARD * system will crash. 3114d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3124d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_reset (); 3134ca107efSHeiko Schocher #endif 3144d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3154d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3164d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3174d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Probe to see if a chip is present. Also good for checking for the 3184d75e0aaSJean-Christophe PLAGNIOL-VILLARD * completion of EEPROM writes since the chip stops responding until 3194d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the write completes (typically 10mSec). 3204d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3214d75e0aaSJean-Christophe PLAGNIOL-VILLARD int i2c_probe(uchar addr) 3224d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3234d75e0aaSJean-Christophe PLAGNIOL-VILLARD int rc; 3244d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3254d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3264d75e0aaSJean-Christophe PLAGNIOL-VILLARD * perform 1 byte write transaction with just address byte 3274d75e0aaSJean-Christophe PLAGNIOL-VILLARD * (fake write) 3284d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3294d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 3304d75e0aaSJean-Christophe PLAGNIOL-VILLARD rc = write_byte ((addr << 1) | 0); 3314d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 3324d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3334d75e0aaSJean-Christophe PLAGNIOL-VILLARD return (rc ? 1 : 0); 3344d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3354d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3364d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3374d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Read bytes 3384d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3394d75e0aaSJean-Christophe PLAGNIOL-VILLARD int i2c_read(uchar chip, uint addr, int alen, uchar *buffer, int len) 3404d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3414d75e0aaSJean-Christophe PLAGNIOL-VILLARD int shift; 3424d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read: chip %02X addr %02X alen %d buffer %p len %d\n", 3434d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr, alen, buffer, len); 3444d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3456d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW 3464d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3474d75e0aaSJean-Christophe PLAGNIOL-VILLARD * EEPROM chips that implement "address overflow" are ones 3484d75e0aaSJean-Christophe PLAGNIOL-VILLARD * like Catalyst 24WC04/08/16 which has 9/10/11 bits of 3494d75e0aaSJean-Christophe PLAGNIOL-VILLARD * address and the extra bits end up in the "chip address" 3504d75e0aaSJean-Christophe PLAGNIOL-VILLARD * bit slots. This makes a 24WC08 (1Kbyte) chip look like 3514d75e0aaSJean-Christophe PLAGNIOL-VILLARD * four 256 byte chips. 3524d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 3534d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Note that we consider the length of the address field to 3544d75e0aaSJean-Christophe PLAGNIOL-VILLARD * still be one byte because the extra address bits are 3554d75e0aaSJean-Christophe PLAGNIOL-VILLARD * hidden in the chip address. 3564d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3576d0f6bcfSJean-Christophe PLAGNIOL-VILLARD chip |= ((addr >> (alen * 8)) & CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW); 3584d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3594d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read: fix addr_overflow: chip %02X addr %02X\n", 3604d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr); 3614d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 3624d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3634d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3644d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Do the addressing portion of a write cycle to set the 3654d75e0aaSJean-Christophe PLAGNIOL-VILLARD * chip's address pointer. If the address length is zero, 3664d75e0aaSJean-Christophe PLAGNIOL-VILLARD * don't do the normal write cycle to set the address pointer, 3674d75e0aaSJean-Christophe PLAGNIOL-VILLARD * there is no address pointer in this chip. 3684d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3694d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 3704d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(alen > 0) { 3714d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(chip << 1)) { /* write cycle */ 3724d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 3734d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read, no chip responded %02X\n", chip); 3744d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 3754d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3764d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift = (alen-1) * 8; 3774d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(alen-- > 0) { 3784d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(addr >> shift)) { 3794d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read, address not <ACK>ed\n"); 3804d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 3814d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3824d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift -= 8; 3834d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3842ac6985aSAndrew Dyer 3852ac6985aSAndrew Dyer /* Some I2C chips need a stop/start sequence here, 3862ac6985aSAndrew Dyer * other chips don't work with a full stop and need 3872ac6985aSAndrew Dyer * only a start. Default behaviour is to send the 3882ac6985aSAndrew Dyer * stop/start sequence. 3892ac6985aSAndrew Dyer */ 3902ac6985aSAndrew Dyer #ifdef CONFIG_SOFT_I2C_READ_REPEATED_START 3914d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 3922ac6985aSAndrew Dyer #else 3932ac6985aSAndrew Dyer send_stop(); 3942ac6985aSAndrew Dyer send_start(); 3952ac6985aSAndrew Dyer #endif 3964d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3974d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3984d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send the chip address again, this time for a read cycle. 3994d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Then read the data. On the last byte, we do a NACK instead 4004d75e0aaSJean-Christophe PLAGNIOL-VILLARD * of an ACK(len == 0) to terminate the read. 4014d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 4024d75e0aaSJean-Christophe PLAGNIOL-VILLARD write_byte((chip << 1) | 1); /* read cycle */ 4034d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(len-- > 0) { 4044d75e0aaSJean-Christophe PLAGNIOL-VILLARD *buffer++ = read_byte(len == 0); 4054d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4064d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4074d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(0); 4084d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4094d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4104d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 4114d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Write bytes 4124d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 4134d75e0aaSJean-Christophe PLAGNIOL-VILLARD int i2c_write(uchar chip, uint addr, int alen, uchar *buffer, int len) 4144d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 4154d75e0aaSJean-Christophe PLAGNIOL-VILLARD int shift, failures = 0; 4164d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4174d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write: chip %02X addr %02X alen %d buffer %p len %d\n", 4184d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr, alen, buffer, len); 4194d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4204d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 4214d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(chip << 1)) { /* write cycle */ 4224d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4234d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write, no chip responded %02X\n", chip); 4244d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 4254d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4264d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift = (alen-1) * 8; 4274d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(alen-- > 0) { 4284d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(addr >> shift)) { 4294d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write, address not <ACK>ed\n"); 4304d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 4314d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4324d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift -= 8; 4334d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4344d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4354d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(len-- > 0) { 4364d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(*buffer++)) { 4374d75e0aaSJean-Christophe PLAGNIOL-VILLARD failures++; 4384d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4394d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4404d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4414d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(failures); 4424d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 443