14d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 2ea818dbbSHeiko Schocher * (C) Copyright 2009 3ea818dbbSHeiko Schocher * Heiko Schocher, DENX Software Engineering, hs@denx.de. 4ea818dbbSHeiko Schocher * Changes for multibus/multiadapter I2C support. 5ea818dbbSHeiko Schocher * 64d75e0aaSJean-Christophe PLAGNIOL-VILLARD * (C) Copyright 2001, 2002 74d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Wolfgang Denk, DENX Software Engineering, wd@denx.de. 84d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 91a459660SWolfgang Denk * SPDX-License-Identifier: GPL-2.0+ 104d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 114d75e0aaSJean-Christophe PLAGNIOL-VILLARD * This has been changed substantially by Gerald Van Baren, Custom IDEAS, 124d75e0aaSJean-Christophe PLAGNIOL-VILLARD * vanbaren@cideas.com. It was heavily influenced by LiMon, written by 134d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Neil Russell. 1428527096SSimon Glass * 1528527096SSimon Glass * NOTE: This driver should be converted to driver model before June 2017. 1628527096SSimon Glass * Please see doc/driver-model/i2c-howto.txt for instructions. 174d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 184d75e0aaSJean-Christophe PLAGNIOL-VILLARD 194d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <common.h> 20daab59acSAndy Shevchenko #ifdef CONFIG_MPC8260 /* only valid for MPC8260 */ 21daab59acSAndy Shevchenko #include <ioports.h> 22daab59acSAndy Shevchenko #include <asm/io.h> 23eabd5d8dSAndreas Bießmann #endif 24f3100ff7SRyan Mallon #if defined(CONFIG_AT91FAMILY) 254d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/io.h> 264d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/hardware.h> 270cf0b931SJens Scharsig #include <asm/arch/at91_pio.h> 28cb96a0a4SAndreas Bießmann #ifdef CONFIG_ATMEL_LEGACY 294e574c4eSDaniel Gorsulowski #include <asm/arch/gpio.h> 300cf0b931SJens Scharsig #endif 314e574c4eSDaniel Gorsulowski #endif 32*b1e41d1cSChristophe Leroy #if defined(CONFIG_8xx) 33a21ca95fSHeiko Schocher #include <asm/io.h> 34a21ca95fSHeiko Schocher #endif 354d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <i2c.h> 364d75e0aaSJean-Christophe PLAGNIOL-VILLARD 37793b5726SMike Frysinger #if defined(CONFIG_SOFT_I2C_GPIO_SCL) 38793b5726SMike Frysinger # include <asm/gpio.h> 39793b5726SMike Frysinger 40793b5726SMike Frysinger # ifndef I2C_GPIO_SYNC 41793b5726SMike Frysinger # define I2C_GPIO_SYNC 42793b5726SMike Frysinger # endif 43793b5726SMike Frysinger 44793b5726SMike Frysinger # ifndef I2C_INIT 45793b5726SMike Frysinger # define I2C_INIT \ 46793b5726SMike Frysinger do { \ 47793b5726SMike Frysinger gpio_request(CONFIG_SOFT_I2C_GPIO_SCL, "soft_i2c"); \ 48793b5726SMike Frysinger gpio_request(CONFIG_SOFT_I2C_GPIO_SDA, "soft_i2c"); \ 49793b5726SMike Frysinger } while (0) 50793b5726SMike Frysinger # endif 51793b5726SMike Frysinger 52793b5726SMike Frysinger # ifndef I2C_ACTIVE 53793b5726SMike Frysinger # define I2C_ACTIVE do { } while (0) 54793b5726SMike Frysinger # endif 55793b5726SMike Frysinger 56793b5726SMike Frysinger # ifndef I2C_TRISTATE 57793b5726SMike Frysinger # define I2C_TRISTATE do { } while (0) 58793b5726SMike Frysinger # endif 59793b5726SMike Frysinger 60793b5726SMike Frysinger # ifndef I2C_READ 61793b5726SMike Frysinger # define I2C_READ gpio_get_value(CONFIG_SOFT_I2C_GPIO_SDA) 62793b5726SMike Frysinger # endif 63793b5726SMike Frysinger 64793b5726SMike Frysinger # ifndef I2C_SDA 65793b5726SMike Frysinger # define I2C_SDA(bit) \ 66793b5726SMike Frysinger do { \ 67793b5726SMike Frysinger if (bit) \ 68793b5726SMike Frysinger gpio_direction_input(CONFIG_SOFT_I2C_GPIO_SDA); \ 69793b5726SMike Frysinger else \ 70793b5726SMike Frysinger gpio_direction_output(CONFIG_SOFT_I2C_GPIO_SDA, 0); \ 71793b5726SMike Frysinger I2C_GPIO_SYNC; \ 72793b5726SMike Frysinger } while (0) 73793b5726SMike Frysinger # endif 74793b5726SMike Frysinger 75793b5726SMike Frysinger # ifndef I2C_SCL 76793b5726SMike Frysinger # define I2C_SCL(bit) \ 77793b5726SMike Frysinger do { \ 78793b5726SMike Frysinger gpio_direction_output(CONFIG_SOFT_I2C_GPIO_SCL, bit); \ 79793b5726SMike Frysinger I2C_GPIO_SYNC; \ 80793b5726SMike Frysinger } while (0) 81793b5726SMike Frysinger # endif 82793b5726SMike Frysinger 83793b5726SMike Frysinger # ifndef I2C_DELAY 84793b5726SMike Frysinger # define I2C_DELAY udelay(5) /* 1/4 I2C clock duration */ 85793b5726SMike Frysinger # endif 86793b5726SMike Frysinger 87793b5726SMike Frysinger #endif 88793b5726SMike Frysinger 894d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* #define DEBUG_I2C */ 904d75e0aaSJean-Christophe PLAGNIOL-VILLARD 914d75e0aaSJean-Christophe PLAGNIOL-VILLARD DECLARE_GLOBAL_DATA_PTR; 92ea818dbbSHeiko Schocher 93ea818dbbSHeiko Schocher #ifndef I2C_SOFT_DECLARATIONS 94ea818dbbSHeiko Schocher # define I2C_SOFT_DECLARATIONS 95ea818dbbSHeiko Schocher #endif 96ea818dbbSHeiko Schocher 9790f002a9SMarek Vasut #if !defined(CONFIG_SYS_I2C_SOFT_SPEED) 9890f002a9SMarek Vasut #define CONFIG_SYS_I2C_SOFT_SPEED CONFIG_SYS_I2C_SPEED 99ea818dbbSHeiko Schocher #endif 10090f002a9SMarek Vasut #if !defined(CONFIG_SYS_I2C_SOFT_SLAVE) 10190f002a9SMarek Vasut #define CONFIG_SYS_I2C_SOFT_SLAVE CONFIG_SYS_I2C_SLAVE 1024d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1034d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1044d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1054d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Definitions 1064d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1074d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define RETRIES 0 1084d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1094d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_ACK 0 /* PD_SDA level to ack a byte */ 1104d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_NOACK 1 /* PD_SDA level to noack a byte */ 1114d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1124d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1134d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG_I2C 1144d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...) do { \ 1154d75e0aaSJean-Christophe PLAGNIOL-VILLARD printf (fmt ,##args); \ 1164d75e0aaSJean-Christophe PLAGNIOL-VILLARD } while (0) 1174d75e0aaSJean-Christophe PLAGNIOL-VILLARD #else 1184d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...) 1194d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1204d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1214d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1224d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Local functions 1234d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1246d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_I2C_INIT_BOARD) 1254d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_reset (void); 1264ca107efSHeiko Schocher #endif 1274d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_start (void); 1284d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_stop (void); 1294d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_ack (int); 1304d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int write_byte (uchar byte); 1314d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte (int); 1324d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1336d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_I2C_INIT_BOARD) 1344d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1354d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send a reset sequence consisting of 9 clocks with the data signal high 1364d75e0aaSJean-Christophe PLAGNIOL-VILLARD * to clock any confused device back into an idle state. Also send a 1374d75e0aaSJean-Christophe PLAGNIOL-VILLARD * <stop> at the end of the sequence for belts & suspenders. 1384d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1394d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_reset(void) 1404d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 14198aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1424d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 1434d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1444d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1454d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1464d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef I2C_INIT 1474d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_INIT; 1484d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1494d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1504d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 9; j++) { 1514d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1524d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1534d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1544d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1554d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1564d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1574d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1584d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 1594d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1604d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1614ca107efSHeiko Schocher #endif 1624d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1634d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1644d75e0aaSJean-Christophe PLAGNIOL-VILLARD * START: High -> Low on SDA while SCL is High 1654d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1664d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_start(void) 1674d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 16898aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1694d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1704d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1714d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1724d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1734d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1744d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1754d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1764d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(0); 1774d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1784d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1794d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1804d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1814d75e0aaSJean-Christophe PLAGNIOL-VILLARD * STOP: Low -> High on SDA while SCL is High 1824d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1834d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_stop(void) 1844d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 18598aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1864d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1874d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1884d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1894d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(0); 1904d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1914d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1924d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1934d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1944d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1954d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1964d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1974d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1984d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1994d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 2004d75e0aaSJean-Christophe PLAGNIOL-VILLARD * ack should be I2C_ACK or I2C_NOACK 2014d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2024d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_ack(int ack) 2034d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 20498aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 2054d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2064d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2074d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2084d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 2094d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(ack); 2104d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2114d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2124d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2134d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2144d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2154d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2164d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2174d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2184d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 2194d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send 8 bits and look for an acknowledgement. 2204d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2214d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int write_byte(uchar data) 2224d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 22398aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 2244d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 2254d75e0aaSJean-Christophe PLAGNIOL-VILLARD int nack; 2264d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2274d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 2284d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 8; j++) { 2294d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2304d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2314d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(data & 0x80); 2324d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2334d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2344d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2354d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2364d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2374d75e0aaSJean-Christophe PLAGNIOL-VILLARD data <<= 1; 2384d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2394d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2404d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 2414d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Look for an <ACK>(negative logic) and return it. 2424d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2434d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2444d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2454d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 2464d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 2474d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2484d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2494d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2504d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2514d75e0aaSJean-Christophe PLAGNIOL-VILLARD nack = I2C_READ; 2524d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2534d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2544d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 2554d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2564d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(nack); /* not a nack is an ack */ 2574d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2584d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2594d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 2604d75e0aaSJean-Christophe PLAGNIOL-VILLARD * if ack == I2C_ACK, ACK the byte so can continue reading, else 2614d75e0aaSJean-Christophe PLAGNIOL-VILLARD * send I2C_NOACK to end the read. 2624d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2634d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte(int ack) 2644d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 26598aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 2664d75e0aaSJean-Christophe PLAGNIOL-VILLARD int data; 2674d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 2684d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2694d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 2704d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Read 8 bits, MSB first. 2714d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2724d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 2734d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 2744d75e0aaSJean-Christophe PLAGNIOL-VILLARD data = 0; 2754d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 8; j++) { 2764d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2774d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2784d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2794d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2804d75e0aaSJean-Christophe PLAGNIOL-VILLARD data <<= 1; 2814d75e0aaSJean-Christophe PLAGNIOL-VILLARD data |= I2C_READ; 2824d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2834d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2844d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_ack(ack); 2854d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2864d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(data); 2874d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2884d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2894d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 2904d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Initialization 2914d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 292ea818dbbSHeiko Schocher static void soft_i2c_init(struct i2c_adapter *adap, int speed, int slaveaddr) 2934d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 2946d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if defined(CONFIG_SYS_I2C_INIT_BOARD) 2954ca107efSHeiko Schocher /* call board specific i2c bus reset routine before accessing the */ 2964ca107efSHeiko Schocher /* environment, which might be in a chip on that bus. For details */ 2974ca107efSHeiko Schocher /* about this problem see doc/I2C_Edge_Conditions. */ 2984ca107efSHeiko Schocher i2c_init_board(); 2994ca107efSHeiko Schocher #else 3004d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3014d75e0aaSJean-Christophe PLAGNIOL-VILLARD * WARNING: Do NOT save speed in a static variable: if the 3024d75e0aaSJean-Christophe PLAGNIOL-VILLARD * I2C routines are called before RAM is initialized (to read 3034d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the DIMM SPD, for instance), RAM won't be usable and your 3044d75e0aaSJean-Christophe PLAGNIOL-VILLARD * system will crash. 3054d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3064d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_reset (); 3074ca107efSHeiko Schocher #endif 3084d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3094d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3104d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3114d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Probe to see if a chip is present. Also good for checking for the 3124d75e0aaSJean-Christophe PLAGNIOL-VILLARD * completion of EEPROM writes since the chip stops responding until 3134d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the write completes (typically 10mSec). 3144d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 315ea818dbbSHeiko Schocher static int soft_i2c_probe(struct i2c_adapter *adap, uint8_t addr) 3164d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3174d75e0aaSJean-Christophe PLAGNIOL-VILLARD int rc; 3184d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3194d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3204d75e0aaSJean-Christophe PLAGNIOL-VILLARD * perform 1 byte write transaction with just address byte 3214d75e0aaSJean-Christophe PLAGNIOL-VILLARD * (fake write) 3224d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3234d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 3244d75e0aaSJean-Christophe PLAGNIOL-VILLARD rc = write_byte ((addr << 1) | 0); 3254d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 3264d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3274d75e0aaSJean-Christophe PLAGNIOL-VILLARD return (rc ? 1 : 0); 3284d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3294d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3304d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3314d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Read bytes 3324d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 333ea818dbbSHeiko Schocher static int soft_i2c_read(struct i2c_adapter *adap, uchar chip, uint addr, 334ea818dbbSHeiko Schocher int alen, uchar *buffer, int len) 3354d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3364d75e0aaSJean-Christophe PLAGNIOL-VILLARD int shift; 3374d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read: chip %02X addr %02X alen %d buffer %p len %d\n", 3384d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr, alen, buffer, len); 3394d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3406d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW 3414d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3424d75e0aaSJean-Christophe PLAGNIOL-VILLARD * EEPROM chips that implement "address overflow" are ones 3434d75e0aaSJean-Christophe PLAGNIOL-VILLARD * like Catalyst 24WC04/08/16 which has 9/10/11 bits of 3444d75e0aaSJean-Christophe PLAGNIOL-VILLARD * address and the extra bits end up in the "chip address" 3454d75e0aaSJean-Christophe PLAGNIOL-VILLARD * bit slots. This makes a 24WC08 (1Kbyte) chip look like 3464d75e0aaSJean-Christophe PLAGNIOL-VILLARD * four 256 byte chips. 3474d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 3484d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Note that we consider the length of the address field to 3494d75e0aaSJean-Christophe PLAGNIOL-VILLARD * still be one byte because the extra address bits are 3504d75e0aaSJean-Christophe PLAGNIOL-VILLARD * hidden in the chip address. 3514d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3526d0f6bcfSJean-Christophe PLAGNIOL-VILLARD chip |= ((addr >> (alen * 8)) & CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW); 3534d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3544d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read: fix addr_overflow: chip %02X addr %02X\n", 3554d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr); 3564d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 3574d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3584d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3594d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Do the addressing portion of a write cycle to set the 3604d75e0aaSJean-Christophe PLAGNIOL-VILLARD * chip's address pointer. If the address length is zero, 3614d75e0aaSJean-Christophe PLAGNIOL-VILLARD * don't do the normal write cycle to set the address pointer, 3624d75e0aaSJean-Christophe PLAGNIOL-VILLARD * there is no address pointer in this chip. 3634d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3644d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 3654d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(alen > 0) { 3664d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(chip << 1)) { /* write cycle */ 3674d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 3684d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read, no chip responded %02X\n", chip); 3694d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 3704d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3714d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift = (alen-1) * 8; 3724d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(alen-- > 0) { 3734d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(addr >> shift)) { 3744d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read, address not <ACK>ed\n"); 3754d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 3764d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3774d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift -= 8; 3784d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3792ac6985aSAndrew Dyer 3802ac6985aSAndrew Dyer /* Some I2C chips need a stop/start sequence here, 3812ac6985aSAndrew Dyer * other chips don't work with a full stop and need 3822ac6985aSAndrew Dyer * only a start. Default behaviour is to send the 3832ac6985aSAndrew Dyer * stop/start sequence. 3842ac6985aSAndrew Dyer */ 3852ac6985aSAndrew Dyer #ifdef CONFIG_SOFT_I2C_READ_REPEATED_START 3864d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 3872ac6985aSAndrew Dyer #else 3882ac6985aSAndrew Dyer send_stop(); 3892ac6985aSAndrew Dyer send_start(); 3902ac6985aSAndrew Dyer #endif 3914d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3924d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3934d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send the chip address again, this time for a read cycle. 3944d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Then read the data. On the last byte, we do a NACK instead 3954d75e0aaSJean-Christophe PLAGNIOL-VILLARD * of an ACK(len == 0) to terminate the read. 3964d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3974d75e0aaSJean-Christophe PLAGNIOL-VILLARD write_byte((chip << 1) | 1); /* read cycle */ 3984d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(len-- > 0) { 3994d75e0aaSJean-Christophe PLAGNIOL-VILLARD *buffer++ = read_byte(len == 0); 4004d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4014d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4024d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(0); 4034d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4044d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4054d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 4064d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Write bytes 4074d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 408ea818dbbSHeiko Schocher static int soft_i2c_write(struct i2c_adapter *adap, uchar chip, uint addr, 409ea818dbbSHeiko Schocher int alen, uchar *buffer, int len) 4104d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 4114d75e0aaSJean-Christophe PLAGNIOL-VILLARD int shift, failures = 0; 4124d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4134d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write: chip %02X addr %02X alen %d buffer %p len %d\n", 4144d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr, alen, buffer, len); 4154d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4164d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 4174d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(chip << 1)) { /* write cycle */ 4184d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4194d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write, no chip responded %02X\n", chip); 4204d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 4214d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4224d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift = (alen-1) * 8; 4234d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(alen-- > 0) { 4244d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(addr >> shift)) { 4254d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write, address not <ACK>ed\n"); 4264d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 4274d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4284d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift -= 8; 4294d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4304d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4314d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(len-- > 0) { 4324d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(*buffer++)) { 4334d75e0aaSJean-Christophe PLAGNIOL-VILLARD failures++; 4344d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4354d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4364d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4374d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(failures); 4384d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 439ea818dbbSHeiko Schocher 440ea818dbbSHeiko Schocher /* 441ea818dbbSHeiko Schocher * Register soft i2c adapters 442ea818dbbSHeiko Schocher */ 44337b33254SDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft00, soft_i2c_init, soft_i2c_probe, 444ea818dbbSHeiko Schocher soft_i2c_read, soft_i2c_write, NULL, 445ea818dbbSHeiko Schocher CONFIG_SYS_I2C_SOFT_SPEED, CONFIG_SYS_I2C_SOFT_SLAVE, 446ea818dbbSHeiko Schocher 0) 447ea818dbbSHeiko Schocher #if defined(I2C_SOFT_DECLARATIONS2) 44837b33254SDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft01, soft_i2c_init, soft_i2c_probe, 449ea818dbbSHeiko Schocher soft_i2c_read, soft_i2c_write, NULL, 450ea818dbbSHeiko Schocher CONFIG_SYS_I2C_SOFT_SPEED_2, 451ea818dbbSHeiko Schocher CONFIG_SYS_I2C_SOFT_SLAVE_2, 452ea818dbbSHeiko Schocher 1) 453ea818dbbSHeiko Schocher #endif 454ea818dbbSHeiko Schocher #if defined(I2C_SOFT_DECLARATIONS3) 45537b33254SDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft02, soft_i2c_init, soft_i2c_probe, 456ea818dbbSHeiko Schocher soft_i2c_read, soft_i2c_write, NULL, 457ea818dbbSHeiko Schocher CONFIG_SYS_I2C_SOFT_SPEED_3, 458ea818dbbSHeiko Schocher CONFIG_SYS_I2C_SOFT_SLAVE_3, 459ea818dbbSHeiko Schocher 2) 460ea818dbbSHeiko Schocher #endif 461ea818dbbSHeiko Schocher #if defined(I2C_SOFT_DECLARATIONS4) 46237b33254SDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft03, soft_i2c_init, soft_i2c_probe, 463ea818dbbSHeiko Schocher soft_i2c_read, soft_i2c_write, NULL, 464ea818dbbSHeiko Schocher CONFIG_SYS_I2C_SOFT_SPEED_4, 465ea818dbbSHeiko Schocher CONFIG_SYS_I2C_SOFT_SLAVE_4, 466ea818dbbSHeiko Schocher 3) 467ea818dbbSHeiko Schocher #endif 4687ed45d3dSDirk Eibach #if defined(I2C_SOFT_DECLARATIONS5) 46937b33254SDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft04, soft_i2c_init, soft_i2c_probe, 4707ed45d3dSDirk Eibach soft_i2c_read, soft_i2c_write, NULL, 4717ed45d3dSDirk Eibach CONFIG_SYS_I2C_SOFT_SPEED_5, 4727ed45d3dSDirk Eibach CONFIG_SYS_I2C_SOFT_SLAVE_5, 4737ed45d3dSDirk Eibach 4) 4747ed45d3dSDirk Eibach #endif 4757ed45d3dSDirk Eibach #if defined(I2C_SOFT_DECLARATIONS6) 47637b33254SDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft05, soft_i2c_init, soft_i2c_probe, 4777ed45d3dSDirk Eibach soft_i2c_read, soft_i2c_write, NULL, 4787ed45d3dSDirk Eibach CONFIG_SYS_I2C_SOFT_SPEED_6, 4797ed45d3dSDirk Eibach CONFIG_SYS_I2C_SOFT_SLAVE_6, 4807ed45d3dSDirk Eibach 5) 4817ed45d3dSDirk Eibach #endif 4827ed45d3dSDirk Eibach #if defined(I2C_SOFT_DECLARATIONS7) 48337b33254SDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft06, soft_i2c_init, soft_i2c_probe, 4847ed45d3dSDirk Eibach soft_i2c_read, soft_i2c_write, NULL, 4857ed45d3dSDirk Eibach CONFIG_SYS_I2C_SOFT_SPEED_7, 4867ed45d3dSDirk Eibach CONFIG_SYS_I2C_SOFT_SLAVE_7, 4877ed45d3dSDirk Eibach 6) 4887ed45d3dSDirk Eibach #endif 4897ed45d3dSDirk Eibach #if defined(I2C_SOFT_DECLARATIONS8) 49037b33254SDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft07, soft_i2c_init, soft_i2c_probe, 4917ed45d3dSDirk Eibach soft_i2c_read, soft_i2c_write, NULL, 4927ed45d3dSDirk Eibach CONFIG_SYS_I2C_SOFT_SPEED_8, 4937ed45d3dSDirk Eibach CONFIG_SYS_I2C_SOFT_SLAVE_8, 4947ed45d3dSDirk Eibach 7) 4957ed45d3dSDirk Eibach #endif 4965c3b6dc1SDirk Eibach #if defined(I2C_SOFT_DECLARATIONS9) 49737b33254SDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft08, soft_i2c_init, soft_i2c_probe, 4985c3b6dc1SDirk Eibach soft_i2c_read, soft_i2c_write, NULL, 4995c3b6dc1SDirk Eibach CONFIG_SYS_I2C_SOFT_SPEED_9, 5005c3b6dc1SDirk Eibach CONFIG_SYS_I2C_SOFT_SLAVE_9, 5015c3b6dc1SDirk Eibach 8) 5025c3b6dc1SDirk Eibach #endif 5035c3b6dc1SDirk Eibach #if defined(I2C_SOFT_DECLARATIONS10) 50437b33254SDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft09, soft_i2c_init, soft_i2c_probe, 5055c3b6dc1SDirk Eibach soft_i2c_read, soft_i2c_write, NULL, 5065c3b6dc1SDirk Eibach CONFIG_SYS_I2C_SOFT_SPEED_10, 5075c3b6dc1SDirk Eibach CONFIG_SYS_I2C_SOFT_SLAVE_10, 5085c3b6dc1SDirk Eibach 9) 5095c3b6dc1SDirk Eibach #endif 5105c3b6dc1SDirk Eibach #if defined(I2C_SOFT_DECLARATIONS11) 5115c3b6dc1SDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft10, soft_i2c_init, soft_i2c_probe, 5125c3b6dc1SDirk Eibach soft_i2c_read, soft_i2c_write, NULL, 5135c3b6dc1SDirk Eibach CONFIG_SYS_I2C_SOFT_SPEED_11, 5145c3b6dc1SDirk Eibach CONFIG_SYS_I2C_SOFT_SLAVE_11, 5155c3b6dc1SDirk Eibach 10) 5165c3b6dc1SDirk Eibach #endif 5175c3b6dc1SDirk Eibach #if defined(I2C_SOFT_DECLARATIONS12) 5185c3b6dc1SDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft11, soft_i2c_init, soft_i2c_probe, 5195c3b6dc1SDirk Eibach soft_i2c_read, soft_i2c_write, NULL, 5205c3b6dc1SDirk Eibach CONFIG_SYS_I2C_SOFT_SPEED_12, 5215c3b6dc1SDirk Eibach CONFIG_SYS_I2C_SOFT_SLAVE_12, 5225c3b6dc1SDirk Eibach 11) 5235c3b6dc1SDirk Eibach #endif 524