xref: /rk3399_rockchip-uboot/drivers/i2c/soft_i2c.c (revision 7ed45d3d0a1deec19dd44d3590b779fc128ced8c)
14d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*
2ea818dbbSHeiko Schocher  * (C) Copyright 2009
3ea818dbbSHeiko Schocher  * Heiko Schocher, DENX Software Engineering, hs@denx.de.
4ea818dbbSHeiko Schocher  * Changes for multibus/multiadapter I2C support.
5ea818dbbSHeiko Schocher  *
64d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * (C) Copyright 2001, 2002
74d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
84d75e0aaSJean-Christophe PLAGNIOL-VILLARD  *
91a459660SWolfgang Denk  * SPDX-License-Identifier:	GPL-2.0+
104d75e0aaSJean-Christophe PLAGNIOL-VILLARD  *
114d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * This has been changed substantially by Gerald Van Baren, Custom IDEAS,
124d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * vanbaren@cideas.com.  It was heavily influenced by LiMon, written by
134d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Neil Russell.
144d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
154d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
164d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <common.h>
174d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef	CONFIG_MPC8260			/* only valid for MPC8260 */
184d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <ioports.h>
19a21ca95fSHeiko Schocher #include <asm/io.h>
204d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif
21eabd5d8dSAndreas Bießmann #if defined(CONFIG_AVR32)
22eabd5d8dSAndreas Bießmann #include <asm/arch/portmux.h>
23eabd5d8dSAndreas Bießmann #endif
24f3100ff7SRyan Mallon #if defined(CONFIG_AT91FAMILY)
254d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/io.h>
264d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/hardware.h>
270cf0b931SJens Scharsig #include <asm/arch/at91_pio.h>
28cb96a0a4SAndreas Bießmann #ifdef CONFIG_ATMEL_LEGACY
294e574c4eSDaniel Gorsulowski #include <asm/arch/gpio.h>
300cf0b931SJens Scharsig #endif
314e574c4eSDaniel Gorsulowski #endif
321b6275dfSHeiko Schocher #if defined(CONFIG_MPC852T) || defined(CONFIG_MPC866)
33a21ca95fSHeiko Schocher #include <asm/io.h>
34a21ca95fSHeiko Schocher #endif
354d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <i2c.h>
364d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
37793b5726SMike Frysinger #if defined(CONFIG_SOFT_I2C_GPIO_SCL)
38793b5726SMike Frysinger # include <asm/gpio.h>
39793b5726SMike Frysinger 
40793b5726SMike Frysinger # ifndef I2C_GPIO_SYNC
41793b5726SMike Frysinger #  define I2C_GPIO_SYNC
42793b5726SMike Frysinger # endif
43793b5726SMike Frysinger 
44793b5726SMike Frysinger # ifndef I2C_INIT
45793b5726SMike Frysinger #  define I2C_INIT \
46793b5726SMike Frysinger 	do { \
47793b5726SMike Frysinger 		gpio_request(CONFIG_SOFT_I2C_GPIO_SCL, "soft_i2c"); \
48793b5726SMike Frysinger 		gpio_request(CONFIG_SOFT_I2C_GPIO_SDA, "soft_i2c"); \
49793b5726SMike Frysinger 	} while (0)
50793b5726SMike Frysinger # endif
51793b5726SMike Frysinger 
52793b5726SMike Frysinger # ifndef I2C_ACTIVE
53793b5726SMike Frysinger #  define I2C_ACTIVE do { } while (0)
54793b5726SMike Frysinger # endif
55793b5726SMike Frysinger 
56793b5726SMike Frysinger # ifndef I2C_TRISTATE
57793b5726SMike Frysinger #  define I2C_TRISTATE do { } while (0)
58793b5726SMike Frysinger # endif
59793b5726SMike Frysinger 
60793b5726SMike Frysinger # ifndef I2C_READ
61793b5726SMike Frysinger #  define I2C_READ gpio_get_value(CONFIG_SOFT_I2C_GPIO_SDA)
62793b5726SMike Frysinger # endif
63793b5726SMike Frysinger 
64793b5726SMike Frysinger # ifndef I2C_SDA
65793b5726SMike Frysinger #  define I2C_SDA(bit) \
66793b5726SMike Frysinger 	do { \
67793b5726SMike Frysinger 		if (bit) \
68793b5726SMike Frysinger 			gpio_direction_input(CONFIG_SOFT_I2C_GPIO_SDA); \
69793b5726SMike Frysinger 		else \
70793b5726SMike Frysinger 			gpio_direction_output(CONFIG_SOFT_I2C_GPIO_SDA, 0); \
71793b5726SMike Frysinger 		I2C_GPIO_SYNC; \
72793b5726SMike Frysinger 	} while (0)
73793b5726SMike Frysinger # endif
74793b5726SMike Frysinger 
75793b5726SMike Frysinger # ifndef I2C_SCL
76793b5726SMike Frysinger #  define I2C_SCL(bit) \
77793b5726SMike Frysinger 	do { \
78793b5726SMike Frysinger 		gpio_direction_output(CONFIG_SOFT_I2C_GPIO_SCL, bit); \
79793b5726SMike Frysinger 		I2C_GPIO_SYNC; \
80793b5726SMike Frysinger 	} while (0)
81793b5726SMike Frysinger # endif
82793b5726SMike Frysinger 
83793b5726SMike Frysinger # ifndef I2C_DELAY
84793b5726SMike Frysinger #  define I2C_DELAY udelay(5)	/* 1/4 I2C clock duration */
85793b5726SMike Frysinger # endif
86793b5726SMike Frysinger 
87793b5726SMike Frysinger #endif
88793b5726SMike Frysinger 
894d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* #define	DEBUG_I2C	*/
904d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
914d75e0aaSJean-Christophe PLAGNIOL-VILLARD DECLARE_GLOBAL_DATA_PTR;
92ea818dbbSHeiko Schocher 
93ea818dbbSHeiko Schocher #ifndef	I2C_SOFT_DECLARATIONS
94ea818dbbSHeiko Schocher # if defined(CONFIG_MPC8260)
95ea818dbbSHeiko Schocher #  define I2C_SOFT_DECLARATIONS volatile ioport_t *iop = \
96ea818dbbSHeiko Schocher 		ioport_addr((immap_t *)CONFIG_SYS_IMMR, I2C_PORT);
97ea818dbbSHeiko Schocher # elif defined(CONFIG_8xx)
98ea818dbbSHeiko Schocher #  define I2C_SOFT_DECLARATIONS	volatile immap_t *immr = \
99ea818dbbSHeiko Schocher 		(immap_t *)CONFIG_SYS_IMMR;
100ea818dbbSHeiko Schocher # else
101ea818dbbSHeiko Schocher #  define I2C_SOFT_DECLARATIONS
102ea818dbbSHeiko Schocher # endif
103ea818dbbSHeiko Schocher #endif
104ea818dbbSHeiko Schocher 
10590f002a9SMarek Vasut #if !defined(CONFIG_SYS_I2C_SOFT_SPEED)
10690f002a9SMarek Vasut #define CONFIG_SYS_I2C_SOFT_SPEED CONFIG_SYS_I2C_SPEED
107ea818dbbSHeiko Schocher #endif
10890f002a9SMarek Vasut #if !defined(CONFIG_SYS_I2C_SOFT_SLAVE)
10990f002a9SMarek Vasut #define CONFIG_SYS_I2C_SOFT_SLAVE CONFIG_SYS_I2C_SLAVE
1104d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif
1114d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1124d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
1134d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Definitions
1144d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
1154d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define RETRIES		0
1164d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1174d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_ACK		0		/* PD_SDA level to ack a byte */
1184d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_NOACK	1		/* PD_SDA level to noack a byte */
1194d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1204d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1214d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG_I2C
1224d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...)	do {	\
1234d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		printf (fmt ,##args);	\
1244d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	} while (0)
1254d75e0aaSJean-Christophe PLAGNIOL-VILLARD #else
1264d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...)
1274d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif
1284d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1294d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
1304d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Local functions
1314d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
1326d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_I2C_INIT_BOARD)
1334d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void  send_reset	(void);
1344ca107efSHeiko Schocher #endif
1354d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void  send_start	(void);
1364d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void  send_stop	(void);
1374d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void  send_ack	(int);
1384d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int   write_byte	(uchar byte);
1394d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte	(int);
1404d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1416d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_I2C_INIT_BOARD)
1424d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
1434d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Send a reset sequence consisting of 9 clocks with the data signal high
1444d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * to clock any confused device back into an idle state.  Also send a
1454d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * <stop> at the end of the sequence for belts & suspenders.
1464d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
1474d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_reset(void)
1484d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
14998aed379SHeiko Schocher 	I2C_SOFT_DECLARATIONS	/* intentional without ';' */
1504d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int j;
1514d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1524d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(1);
1534d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(1);
1544d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef	I2C_INIT
1554d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_INIT;
1564d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif
1574d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_TRISTATE;
1584d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	for(j = 0; j < 9; j++) {
1594d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SCL(0);
1604d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
1614d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
1624d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SCL(1);
1634d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
1644d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
1654d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
1664d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_stop();
1674d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_TRISTATE;
1684d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
1694ca107efSHeiko Schocher #endif
1704d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1714d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
1724d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * START: High -> Low on SDA while SCL is High
1734d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
1744d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_start(void)
1754d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
17698aed379SHeiko Schocher 	I2C_SOFT_DECLARATIONS	/* intentional without ';' */
1774d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1784d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
1794d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(1);
1804d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_ACTIVE;
1814d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
1824d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(1);
1834d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
1844d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(0);
1854d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
1864d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
1874d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1884d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
1894d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * STOP: Low -> High on SDA while SCL is High
1904d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
1914d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_stop(void)
1924d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
19398aed379SHeiko Schocher 	I2C_SOFT_DECLARATIONS	/* intentional without ';' */
1944d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
1954d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(0);
1964d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
1974d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(0);
1984d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_ACTIVE;
1994d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2004d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(1);
2014d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2024d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(1);
2034d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2044d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_TRISTATE;
2054d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
2064d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2074d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
2084d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * ack should be I2C_ACK or I2C_NOACK
2094d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
2104d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_ack(int ack)
2114d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
21298aed379SHeiko Schocher 	I2C_SOFT_DECLARATIONS	/* intentional without ';' */
2134d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2144d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(0);
2154d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2164d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_ACTIVE;
2174d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(ack);
2184d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2194d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(1);
2204d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2214d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2224d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(0);
2234d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2244d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
2254d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2264d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
2274d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Send 8 bits and look for an acknowledgement.
2284d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
2294d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int write_byte(uchar data)
2304d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
23198aed379SHeiko Schocher 	I2C_SOFT_DECLARATIONS	/* intentional without ';' */
2324d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int j;
2334d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int nack;
2344d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2354d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_ACTIVE;
2364d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	for(j = 0; j < 8; j++) {
2374d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SCL(0);
2384d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
2394d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SDA(data & 0x80);
2404d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
2414d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SCL(1);
2424d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
2434d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
2444d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2454d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		data <<= 1;
2464d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
2474d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2484d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
2494d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * Look for an <ACK>(negative logic) and return it.
2504d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
2514d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(0);
2524d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2534d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(1);
2544d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_TRISTATE;
2554d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2564d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(1);
2574d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2584d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2594d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	nack = I2C_READ;
2604d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SCL(0);
2614d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_DELAY;
2624d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_ACTIVE;
2634d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2644d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	return(nack);	/* not a nack is an ack */
2654d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
2664d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2674d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
2684d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * if ack == I2C_ACK, ACK the byte so can continue reading, else
2694d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * send I2C_NOACK to end the read.
2704d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
2714d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte(int ack)
2724d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
27398aed379SHeiko Schocher 	I2C_SOFT_DECLARATIONS	/* intentional without ';' */
2744d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int  data;
2754d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int  j;
2764d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2774d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
2784d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * Read 8 bits, MSB first.
2794d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
2804d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_TRISTATE;
2814d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	I2C_SDA(1);
2824d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	data = 0;
2834d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	for(j = 0; j < 8; j++) {
2844d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SCL(0);
2854d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
2864d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_SCL(1);
2874d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
2884d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		data <<= 1;
2894d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		data |= I2C_READ;
2904d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		I2C_DELAY;
2914d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
2924d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_ack(ack);
2934d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2944d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	return(data);
2954d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
2964d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
2974d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
2984d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Initialization
2994d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
300ea818dbbSHeiko Schocher static void soft_i2c_init(struct i2c_adapter *adap, int speed, int slaveaddr)
3014d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
3026d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if defined(CONFIG_SYS_I2C_INIT_BOARD)
3034ca107efSHeiko Schocher 	/* call board specific i2c bus reset routine before accessing the   */
3044ca107efSHeiko Schocher 	/* environment, which might be in a chip on that bus. For details   */
3054ca107efSHeiko Schocher 	/* about this problem see doc/I2C_Edge_Conditions.                  */
3064ca107efSHeiko Schocher 	i2c_init_board();
3074ca107efSHeiko Schocher #else
3084d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
3094d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * WARNING: Do NOT save speed in a static variable: if the
3104d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * I2C routines are called before RAM is initialized (to read
3114d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * the DIMM SPD, for instance), RAM won't be usable and your
3124d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * system will crash.
3134d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
3144d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_reset ();
3154ca107efSHeiko Schocher #endif
3164d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
3174d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3184d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
3194d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Probe to see if a chip is present.  Also good for checking for the
3204d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * completion of EEPROM writes since the chip stops responding until
3214d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * the write completes (typically 10mSec).
3224d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
323ea818dbbSHeiko Schocher static int soft_i2c_probe(struct i2c_adapter *adap, uint8_t addr)
3244d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
3254d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int rc;
3264d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3274d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
3284d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * perform 1 byte write transaction with just address byte
3294d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * (fake write)
3304d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
3314d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_start();
3324d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	rc = write_byte ((addr << 1) | 0);
3334d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_stop();
3344d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3354d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	return (rc ? 1 : 0);
3364d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
3374d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3384d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
3394d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Read bytes
3404d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
341ea818dbbSHeiko Schocher static int  soft_i2c_read(struct i2c_adapter *adap, uchar chip, uint addr,
342ea818dbbSHeiko Schocher 			int alen, uchar *buffer, int len)
3434d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
3444d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int shift;
3454d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	PRINTD("i2c_read: chip %02X addr %02X alen %d buffer %p len %d\n",
3464d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		chip, addr, alen, buffer, len);
3474d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3486d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW
3494d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
3504d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * EEPROM chips that implement "address overflow" are ones
3514d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * like Catalyst 24WC04/08/16 which has 9/10/11 bits of
3524d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * address and the extra bits end up in the "chip address"
3534d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * bit slots. This makes a 24WC08 (1Kbyte) chip look like
3544d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * four 256 byte chips.
3554d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 *
3564d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * Note that we consider the length of the address field to
3574d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * still be one byte because the extra address bits are
3584d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * hidden in the chip address.
3594d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
3606d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	chip |= ((addr >> (alen * 8)) & CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW);
3614d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3624d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	PRINTD("i2c_read: fix addr_overflow: chip %02X addr %02X\n",
3634d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		chip, addr);
3644d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif
3654d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
3664d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
3674d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * Do the addressing portion of a write cycle to set the
3684d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * chip's address pointer.  If the address length is zero,
3694d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * don't do the normal write cycle to set the address pointer,
3704d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * there is no address pointer in this chip.
3714d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
3724d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_start();
3734d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	if(alen > 0) {
3744d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		if(write_byte(chip << 1)) {	/* write cycle */
3754d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			send_stop();
3764d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			PRINTD("i2c_read, no chip responded %02X\n", chip);
3774d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			return(1);
3784d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		}
3794d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		shift = (alen-1) * 8;
3804d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		while(alen-- > 0) {
3814d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			if(write_byte(addr >> shift)) {
3824d75e0aaSJean-Christophe PLAGNIOL-VILLARD 				PRINTD("i2c_read, address not <ACK>ed\n");
3834d75e0aaSJean-Christophe PLAGNIOL-VILLARD 				return(1);
3844d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			}
3854d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			shift -= 8;
3864d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		}
3872ac6985aSAndrew Dyer 
3882ac6985aSAndrew Dyer 		/* Some I2C chips need a stop/start sequence here,
3892ac6985aSAndrew Dyer 		 * other chips don't work with a full stop and need
3902ac6985aSAndrew Dyer 		 * only a start.  Default behaviour is to send the
3912ac6985aSAndrew Dyer 		 * stop/start sequence.
3922ac6985aSAndrew Dyer 		 */
3932ac6985aSAndrew Dyer #ifdef CONFIG_SOFT_I2C_READ_REPEATED_START
3944d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		send_start();
3952ac6985aSAndrew Dyer #else
3962ac6985aSAndrew Dyer 		send_stop();
3972ac6985aSAndrew Dyer 		send_start();
3982ac6985aSAndrew Dyer #endif
3994d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
4004d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	/*
4014d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * Send the chip address again, this time for a read cycle.
4024d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * Then read the data.  On the last byte, we do a NACK instead
4034d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 * of an ACK(len == 0) to terminate the read.
4044d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	 */
4054d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	write_byte((chip << 1) | 1);	/* read cycle */
4064d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	while(len-- > 0) {
4074d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		*buffer++ = read_byte(len == 0);
4084d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
4094d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_stop();
4104d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	return(0);
4114d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
4124d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
4134d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*-----------------------------------------------------------------------
4144d75e0aaSJean-Christophe PLAGNIOL-VILLARD  * Write bytes
4154d75e0aaSJean-Christophe PLAGNIOL-VILLARD  */
416ea818dbbSHeiko Schocher static int  soft_i2c_write(struct i2c_adapter *adap, uchar chip, uint addr,
417ea818dbbSHeiko Schocher 			int alen, uchar *buffer, int len)
4184d75e0aaSJean-Christophe PLAGNIOL-VILLARD {
4194d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	int shift, failures = 0;
4204d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
4214d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	PRINTD("i2c_write: chip %02X addr %02X alen %d buffer %p len %d\n",
4224d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		chip, addr, alen, buffer, len);
4234d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
4244d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_start();
4254d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	if(write_byte(chip << 1)) {	/* write cycle */
4264d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		send_stop();
4274d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		PRINTD("i2c_write, no chip responded %02X\n", chip);
4284d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		return(1);
4294d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
4304d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	shift = (alen-1) * 8;
4314d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	while(alen-- > 0) {
4324d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		if(write_byte(addr >> shift)) {
4334d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			PRINTD("i2c_write, address not <ACK>ed\n");
4344d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			return(1);
4354d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		}
4364d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		shift -= 8;
4374d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
4384d75e0aaSJean-Christophe PLAGNIOL-VILLARD 
4394d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	while(len-- > 0) {
4404d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		if(write_byte(*buffer++)) {
4414d75e0aaSJean-Christophe PLAGNIOL-VILLARD 			failures++;
4424d75e0aaSJean-Christophe PLAGNIOL-VILLARD 		}
4434d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	}
4444d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	send_stop();
4454d75e0aaSJean-Christophe PLAGNIOL-VILLARD 	return(failures);
4464d75e0aaSJean-Christophe PLAGNIOL-VILLARD }
447ea818dbbSHeiko Schocher 
448ea818dbbSHeiko Schocher /*
449ea818dbbSHeiko Schocher  * Register soft i2c adapters
450ea818dbbSHeiko Schocher  */
451ea818dbbSHeiko Schocher U_BOOT_I2C_ADAP_COMPLETE(soft0, soft_i2c_init, soft_i2c_probe,
452ea818dbbSHeiko Schocher 			 soft_i2c_read, soft_i2c_write, NULL,
453ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SPEED, CONFIG_SYS_I2C_SOFT_SLAVE,
454ea818dbbSHeiko Schocher 			 0)
455ea818dbbSHeiko Schocher #if defined(I2C_SOFT_DECLARATIONS2)
456ea818dbbSHeiko Schocher U_BOOT_I2C_ADAP_COMPLETE(soft1, soft_i2c_init, soft_i2c_probe,
457ea818dbbSHeiko Schocher 			 soft_i2c_read, soft_i2c_write, NULL,
458ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SPEED_2,
459ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SLAVE_2,
460ea818dbbSHeiko Schocher 			 1)
461ea818dbbSHeiko Schocher #endif
462ea818dbbSHeiko Schocher #if defined(I2C_SOFT_DECLARATIONS3)
463ea818dbbSHeiko Schocher U_BOOT_I2C_ADAP_COMPLETE(soft2, soft_i2c_init, soft_i2c_probe,
464ea818dbbSHeiko Schocher 			 soft_i2c_read, soft_i2c_write, NULL,
465ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SPEED_3,
466ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SLAVE_3,
467ea818dbbSHeiko Schocher 			 2)
468ea818dbbSHeiko Schocher #endif
469ea818dbbSHeiko Schocher #if defined(I2C_SOFT_DECLARATIONS4)
470ea818dbbSHeiko Schocher U_BOOT_I2C_ADAP_COMPLETE(soft3, soft_i2c_init, soft_i2c_probe,
471ea818dbbSHeiko Schocher 			 soft_i2c_read, soft_i2c_write, NULL,
472ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SPEED_4,
473ea818dbbSHeiko Schocher 			 CONFIG_SYS_I2C_SOFT_SLAVE_4,
474ea818dbbSHeiko Schocher 			 3)
475ea818dbbSHeiko Schocher #endif
476*7ed45d3dSDirk Eibach #if defined(I2C_SOFT_DECLARATIONS5)
477*7ed45d3dSDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft4, soft_i2c_init, soft_i2c_probe,
478*7ed45d3dSDirk Eibach 			 soft_i2c_read, soft_i2c_write, NULL,
479*7ed45d3dSDirk Eibach 			 CONFIG_SYS_I2C_SOFT_SPEED_5,
480*7ed45d3dSDirk Eibach 			 CONFIG_SYS_I2C_SOFT_SLAVE_5,
481*7ed45d3dSDirk Eibach 			 4)
482*7ed45d3dSDirk Eibach #endif
483*7ed45d3dSDirk Eibach #if defined(I2C_SOFT_DECLARATIONS6)
484*7ed45d3dSDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft5, soft_i2c_init, soft_i2c_probe,
485*7ed45d3dSDirk Eibach 			 soft_i2c_read, soft_i2c_write, NULL,
486*7ed45d3dSDirk Eibach 			 CONFIG_SYS_I2C_SOFT_SPEED_6,
487*7ed45d3dSDirk Eibach 			 CONFIG_SYS_I2C_SOFT_SLAVE_6,
488*7ed45d3dSDirk Eibach 			 5)
489*7ed45d3dSDirk Eibach #endif
490*7ed45d3dSDirk Eibach #if defined(I2C_SOFT_DECLARATIONS7)
491*7ed45d3dSDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft6, soft_i2c_init, soft_i2c_probe,
492*7ed45d3dSDirk Eibach 			 soft_i2c_read, soft_i2c_write, NULL,
493*7ed45d3dSDirk Eibach 			 CONFIG_SYS_I2C_SOFT_SPEED_7,
494*7ed45d3dSDirk Eibach 			 CONFIG_SYS_I2C_SOFT_SLAVE_7,
495*7ed45d3dSDirk Eibach 			 6)
496*7ed45d3dSDirk Eibach #endif
497*7ed45d3dSDirk Eibach #if defined(I2C_SOFT_DECLARATIONS8)
498*7ed45d3dSDirk Eibach U_BOOT_I2C_ADAP_COMPLETE(soft7, soft_i2c_init, soft_i2c_probe,
499*7ed45d3dSDirk Eibach 			 soft_i2c_read, soft_i2c_write, NULL,
500*7ed45d3dSDirk Eibach 			 CONFIG_SYS_I2C_SOFT_SPEED_8,
501*7ed45d3dSDirk Eibach 			 CONFIG_SYS_I2C_SOFT_SLAVE_8,
502*7ed45d3dSDirk Eibach 			 7)
503*7ed45d3dSDirk Eibach #endif
504