14d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 24d75e0aaSJean-Christophe PLAGNIOL-VILLARD * (C) Copyright 2001, 2002 34d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Wolfgang Denk, DENX Software Engineering, wd@denx.de. 44d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 54d75e0aaSJean-Christophe PLAGNIOL-VILLARD * See file CREDITS for list of people who contributed to this 64d75e0aaSJean-Christophe PLAGNIOL-VILLARD * project. 74d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 84d75e0aaSJean-Christophe PLAGNIOL-VILLARD * This program is free software; you can redistribute it and/or 94d75e0aaSJean-Christophe PLAGNIOL-VILLARD * modify it under the terms of the GNU General Public License as 104d75e0aaSJean-Christophe PLAGNIOL-VILLARD * published by the Free Software Foundation; either version 2 of 114d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the License, or (at your option) any later version. 124d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 134d75e0aaSJean-Christophe PLAGNIOL-VILLARD * This program is distributed in the hope that it will be useful, 144d75e0aaSJean-Christophe PLAGNIOL-VILLARD * but WITHOUT ANY WARRANTY; without even the implied warranty of 154d75e0aaSJean-Christophe PLAGNIOL-VILLARD * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the 164d75e0aaSJean-Christophe PLAGNIOL-VILLARD * GNU General Public License for more details. 174d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 184d75e0aaSJean-Christophe PLAGNIOL-VILLARD * You should have received a copy of the GNU General Public License 194d75e0aaSJean-Christophe PLAGNIOL-VILLARD * along with this program; if not, write to the Free Software 204d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Foundation, Inc., 59 Temple Place, Suite 330, Boston, 214d75e0aaSJean-Christophe PLAGNIOL-VILLARD * MA 02111-1307 USA 224d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 234d75e0aaSJean-Christophe PLAGNIOL-VILLARD * This has been changed substantially by Gerald Van Baren, Custom IDEAS, 244d75e0aaSJean-Christophe PLAGNIOL-VILLARD * vanbaren@cideas.com. It was heavily influenced by LiMon, written by 254d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Neil Russell. 264d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 274d75e0aaSJean-Christophe PLAGNIOL-VILLARD 284d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <common.h> 294d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MPC8260 /* only valid for MPC8260 */ 304d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <ioports.h> 314d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 324d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_AT91RM9200 /* need this for the at91rm9200 */ 334d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/io.h> 344d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/hardware.h> 354d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 364d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_IXP425 /* only valid for IXP425 */ 374d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/ixp425.h> 384d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 394d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_LPC2292 404d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/hardware.h> 414d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 424d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <i2c.h> 434d75e0aaSJean-Christophe PLAGNIOL-VILLARD 444d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* #define DEBUG_I2C */ 454d75e0aaSJean-Christophe PLAGNIOL-VILLARD 464d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG_I2C 474d75e0aaSJean-Christophe PLAGNIOL-VILLARD DECLARE_GLOBAL_DATA_PTR; 484d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 494d75e0aaSJean-Christophe PLAGNIOL-VILLARD 504d75e0aaSJean-Christophe PLAGNIOL-VILLARD 514d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 524d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Definitions 534d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 544d75e0aaSJean-Christophe PLAGNIOL-VILLARD 554d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define RETRIES 0 564d75e0aaSJean-Christophe PLAGNIOL-VILLARD 574d75e0aaSJean-Christophe PLAGNIOL-VILLARD 584d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_ACK 0 /* PD_SDA level to ack a byte */ 594d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_NOACK 1 /* PD_SDA level to noack a byte */ 604d75e0aaSJean-Christophe PLAGNIOL-VILLARD 614d75e0aaSJean-Christophe PLAGNIOL-VILLARD 624d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG_I2C 634d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...) do { \ 644d75e0aaSJean-Christophe PLAGNIOL-VILLARD if (gd->have_console) \ 654d75e0aaSJean-Christophe PLAGNIOL-VILLARD printf (fmt ,##args); \ 664d75e0aaSJean-Christophe PLAGNIOL-VILLARD } while (0) 674d75e0aaSJean-Christophe PLAGNIOL-VILLARD #else 684d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...) 694d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 704d75e0aaSJean-Christophe PLAGNIOL-VILLARD 71*799b784aSHeiko Schocher #if defined(CONFIG_I2C_MULTI_BUS) 72*799b784aSHeiko Schocher static unsigned int i2c_bus_num __attribute__ ((section ("data"))) = 0; 73*799b784aSHeiko Schocher #endif /* CONFIG_I2C_MULTI_BUS */ 74*799b784aSHeiko Schocher 754d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 764d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Local functions 774d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 784d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_reset (void); 794d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_start (void); 804d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_stop (void); 814d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_ack (int); 824d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int write_byte (uchar byte); 834d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte (int); 844d75e0aaSJean-Christophe PLAGNIOL-VILLARD 854d75e0aaSJean-Christophe PLAGNIOL-VILLARD 864d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 874d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send a reset sequence consisting of 9 clocks with the data signal high 884d75e0aaSJean-Christophe PLAGNIOL-VILLARD * to clock any confused device back into an idle state. Also send a 894d75e0aaSJean-Christophe PLAGNIOL-VILLARD * <stop> at the end of the sequence for belts & suspenders. 904d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 914d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_reset(void) 924d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 934d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MPC8260 944d75e0aaSJean-Christophe PLAGNIOL-VILLARD volatile ioport_t *iop = ioport_addr((immap_t *)CFG_IMMR, I2C_PORT); 954d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 964d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_8xx 974d75e0aaSJean-Christophe PLAGNIOL-VILLARD volatile immap_t *immr = (immap_t *)CFG_IMMR; 984d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 994d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 1004d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1014d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1024d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1034d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef I2C_INIT 1044d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_INIT; 1054d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1064d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1074d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 9; j++) { 1084d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1094d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1104d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1114d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1124d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1134d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1144d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1154d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 1164d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1174d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1184d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1194d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1204d75e0aaSJean-Christophe PLAGNIOL-VILLARD * START: High -> Low on SDA while SCL is High 1214d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1224d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_start(void) 1234d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 1244d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MPC8260 1254d75e0aaSJean-Christophe PLAGNIOL-VILLARD volatile ioport_t *iop = ioport_addr((immap_t *)CFG_IMMR, I2C_PORT); 1264d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1274d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_8xx 1284d75e0aaSJean-Christophe PLAGNIOL-VILLARD volatile immap_t *immr = (immap_t *)CFG_IMMR; 1294d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1304d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1314d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1324d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1334d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1344d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1354d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1364d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1374d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(0); 1384d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1394d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1404d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1414d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1424d75e0aaSJean-Christophe PLAGNIOL-VILLARD * STOP: Low -> High on SDA while SCL is High 1434d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1444d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_stop(void) 1454d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 1464d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MPC8260 1474d75e0aaSJean-Christophe PLAGNIOL-VILLARD volatile ioport_t *iop = ioport_addr((immap_t *)CFG_IMMR, I2C_PORT); 1484d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1494d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_8xx 1504d75e0aaSJean-Christophe PLAGNIOL-VILLARD volatile immap_t *immr = (immap_t *)CFG_IMMR; 1514d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1524d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1534d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1544d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1554d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(0); 1564d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1574d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1584d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1594d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1604d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1614d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1624d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1634d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1644d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1654d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1664d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1674d75e0aaSJean-Christophe PLAGNIOL-VILLARD * ack should be I2C_ACK or I2C_NOACK 1684d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1694d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_ack(int ack) 1704d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 1714d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MPC8260 1724d75e0aaSJean-Christophe PLAGNIOL-VILLARD volatile ioport_t *iop = ioport_addr((immap_t *)CFG_IMMR, I2C_PORT); 1734d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1744d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_8xx 1754d75e0aaSJean-Christophe PLAGNIOL-VILLARD volatile immap_t *immr = (immap_t *)CFG_IMMR; 1764d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1774d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1784d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1794d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1804d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1814d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(ack); 1824d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1834d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1844d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1854d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1864d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1874d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1884d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1894d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1904d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1914d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1924d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send 8 bits and look for an acknowledgement. 1934d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1944d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int write_byte(uchar data) 1954d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 1964d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MPC8260 1974d75e0aaSJean-Christophe PLAGNIOL-VILLARD volatile ioport_t *iop = ioport_addr((immap_t *)CFG_IMMR, I2C_PORT); 1984d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1994d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_8xx 2004d75e0aaSJean-Christophe PLAGNIOL-VILLARD volatile immap_t *immr = (immap_t *)CFG_IMMR; 2014d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 2024d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 2034d75e0aaSJean-Christophe PLAGNIOL-VILLARD int nack; 2044d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2054d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 2064d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 8; j++) { 2074d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2084d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2094d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(data & 0x80); 2104d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2114d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2124d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2134d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2144d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2154d75e0aaSJean-Christophe PLAGNIOL-VILLARD data <<= 1; 2164d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2174d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2184d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 2194d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Look for an <ACK>(negative logic) and return it. 2204d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2214d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2224d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2234d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 2244d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 2254d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2264d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2274d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2284d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2294d75e0aaSJean-Christophe PLAGNIOL-VILLARD nack = I2C_READ; 2304d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2314d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2324d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 2334d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2344d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(nack); /* not a nack is an ack */ 2354d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2364d75e0aaSJean-Christophe PLAGNIOL-VILLARD 237*799b784aSHeiko Schocher #if defined(CONFIG_I2C_MULTI_BUS) 238*799b784aSHeiko Schocher /* 239*799b784aSHeiko Schocher * Functions for multiple I2C bus handling 240*799b784aSHeiko Schocher */ 241*799b784aSHeiko Schocher unsigned int i2c_get_bus_num(void) 242*799b784aSHeiko Schocher { 243*799b784aSHeiko Schocher return i2c_bus_num; 244*799b784aSHeiko Schocher } 245*799b784aSHeiko Schocher 246*799b784aSHeiko Schocher int i2c_set_bus_num(unsigned int bus) 247*799b784aSHeiko Schocher { 248*799b784aSHeiko Schocher if (bus >= CFG_MAX_I2C_BUS) 249*799b784aSHeiko Schocher return -1; 250*799b784aSHeiko Schocher i2c_bus_num = bus; 251*799b784aSHeiko Schocher 252*799b784aSHeiko Schocher return 0; 253*799b784aSHeiko Schocher } 254*799b784aSHeiko Schocher 255*799b784aSHeiko Schocher /* TODO: add 100/400k switching */ 256*799b784aSHeiko Schocher unsigned int i2c_get_bus_speed(void) 257*799b784aSHeiko Schocher { 258*799b784aSHeiko Schocher return CFG_I2C_SPEED; 259*799b784aSHeiko Schocher } 260*799b784aSHeiko Schocher 261*799b784aSHeiko Schocher int i2c_set_bus_speed(unsigned int speed) 262*799b784aSHeiko Schocher { 263*799b784aSHeiko Schocher if (speed != CFG_I2C_SPEED) 264*799b784aSHeiko Schocher return -1; 265*799b784aSHeiko Schocher 266*799b784aSHeiko Schocher return 0; 267*799b784aSHeiko Schocher } 268*799b784aSHeiko Schocher #endif 2694d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2704d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 2714d75e0aaSJean-Christophe PLAGNIOL-VILLARD * if ack == I2C_ACK, ACK the byte so can continue reading, else 2724d75e0aaSJean-Christophe PLAGNIOL-VILLARD * send I2C_NOACK to end the read. 2734d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2744d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte(int ack) 2754d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 2764d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MPC8260 2774d75e0aaSJean-Christophe PLAGNIOL-VILLARD volatile ioport_t *iop = ioport_addr((immap_t *)CFG_IMMR, I2C_PORT); 2784d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 2794d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_8xx 2804d75e0aaSJean-Christophe PLAGNIOL-VILLARD volatile immap_t *immr = (immap_t *)CFG_IMMR; 2814d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 2824d75e0aaSJean-Christophe PLAGNIOL-VILLARD int data; 2834d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 2844d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2854d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 2864d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Read 8 bits, MSB first. 2874d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2884d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 2894d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 2904d75e0aaSJean-Christophe PLAGNIOL-VILLARD data = 0; 2914d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 8; j++) { 2924d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2934d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2944d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2954d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2964d75e0aaSJean-Christophe PLAGNIOL-VILLARD data <<= 1; 2974d75e0aaSJean-Christophe PLAGNIOL-VILLARD data |= I2C_READ; 2984d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2994d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3004d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_ack(ack); 3014d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3024d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(data); 3034d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3044d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3054d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*=====================================================================*/ 3064d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* Public Functions */ 3074d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*=====================================================================*/ 3084d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3094d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3104d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Initialization 3114d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3124d75e0aaSJean-Christophe PLAGNIOL-VILLARD void i2c_init (int speed, int slaveaddr) 3134d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3144d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3154d75e0aaSJean-Christophe PLAGNIOL-VILLARD * WARNING: Do NOT save speed in a static variable: if the 3164d75e0aaSJean-Christophe PLAGNIOL-VILLARD * I2C routines are called before RAM is initialized (to read 3174d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the DIMM SPD, for instance), RAM won't be usable and your 3184d75e0aaSJean-Christophe PLAGNIOL-VILLARD * system will crash. 3194d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3204d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_reset (); 3214d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3224d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3234d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3244d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Probe to see if a chip is present. Also good for checking for the 3254d75e0aaSJean-Christophe PLAGNIOL-VILLARD * completion of EEPROM writes since the chip stops responding until 3264d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the write completes (typically 10mSec). 3274d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3284d75e0aaSJean-Christophe PLAGNIOL-VILLARD int i2c_probe(uchar addr) 3294d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3304d75e0aaSJean-Christophe PLAGNIOL-VILLARD int rc; 3314d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3324d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3334d75e0aaSJean-Christophe PLAGNIOL-VILLARD * perform 1 byte write transaction with just address byte 3344d75e0aaSJean-Christophe PLAGNIOL-VILLARD * (fake write) 3354d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3364d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 3374d75e0aaSJean-Christophe PLAGNIOL-VILLARD rc = write_byte ((addr << 1) | 0); 3384d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 3394d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3404d75e0aaSJean-Christophe PLAGNIOL-VILLARD return (rc ? 1 : 0); 3414d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3424d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3434d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3444d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Read bytes 3454d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3464d75e0aaSJean-Christophe PLAGNIOL-VILLARD int i2c_read(uchar chip, uint addr, int alen, uchar *buffer, int len) 3474d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3484d75e0aaSJean-Christophe PLAGNIOL-VILLARD int shift; 3494d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read: chip %02X addr %02X alen %d buffer %p len %d\n", 3504d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr, alen, buffer, len); 3514d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3524d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CFG_I2C_EEPROM_ADDR_OVERFLOW 3534d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3544d75e0aaSJean-Christophe PLAGNIOL-VILLARD * EEPROM chips that implement "address overflow" are ones 3554d75e0aaSJean-Christophe PLAGNIOL-VILLARD * like Catalyst 24WC04/08/16 which has 9/10/11 bits of 3564d75e0aaSJean-Christophe PLAGNIOL-VILLARD * address and the extra bits end up in the "chip address" 3574d75e0aaSJean-Christophe PLAGNIOL-VILLARD * bit slots. This makes a 24WC08 (1Kbyte) chip look like 3584d75e0aaSJean-Christophe PLAGNIOL-VILLARD * four 256 byte chips. 3594d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 3604d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Note that we consider the length of the address field to 3614d75e0aaSJean-Christophe PLAGNIOL-VILLARD * still be one byte because the extra address bits are 3624d75e0aaSJean-Christophe PLAGNIOL-VILLARD * hidden in the chip address. 3634d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3644d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip |= ((addr >> (alen * 8)) & CFG_I2C_EEPROM_ADDR_OVERFLOW); 3654d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3664d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read: fix addr_overflow: chip %02X addr %02X\n", 3674d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr); 3684d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 3694d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3704d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3714d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Do the addressing portion of a write cycle to set the 3724d75e0aaSJean-Christophe PLAGNIOL-VILLARD * chip's address pointer. If the address length is zero, 3734d75e0aaSJean-Christophe PLAGNIOL-VILLARD * don't do the normal write cycle to set the address pointer, 3744d75e0aaSJean-Christophe PLAGNIOL-VILLARD * there is no address pointer in this chip. 3754d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3764d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 3774d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(alen > 0) { 3784d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(chip << 1)) { /* write cycle */ 3794d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 3804d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read, no chip responded %02X\n", chip); 3814d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 3824d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3834d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift = (alen-1) * 8; 3844d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(alen-- > 0) { 3854d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(addr >> shift)) { 3864d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read, address not <ACK>ed\n"); 3874d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 3884d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3894d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift -= 8; 3904d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3914d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); /* reportedly some chips need a full stop */ 3924d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 3934d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3944d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3954d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send the chip address again, this time for a read cycle. 3964d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Then read the data. On the last byte, we do a NACK instead 3974d75e0aaSJean-Christophe PLAGNIOL-VILLARD * of an ACK(len == 0) to terminate the read. 3984d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3994d75e0aaSJean-Christophe PLAGNIOL-VILLARD write_byte((chip << 1) | 1); /* read cycle */ 4004d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(len-- > 0) { 4014d75e0aaSJean-Christophe PLAGNIOL-VILLARD *buffer++ = read_byte(len == 0); 4024d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4034d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4044d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(0); 4054d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4064d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4074d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 4084d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Write bytes 4094d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 4104d75e0aaSJean-Christophe PLAGNIOL-VILLARD int i2c_write(uchar chip, uint addr, int alen, uchar *buffer, int len) 4114d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 4124d75e0aaSJean-Christophe PLAGNIOL-VILLARD int shift, failures = 0; 4134d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4144d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write: chip %02X addr %02X alen %d buffer %p len %d\n", 4154d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr, alen, buffer, len); 4164d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4174d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 4184d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(chip << 1)) { /* write cycle */ 4194d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4204d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write, no chip responded %02X\n", chip); 4214d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 4224d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4234d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift = (alen-1) * 8; 4244d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(alen-- > 0) { 4254d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(addr >> shift)) { 4264d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write, address not <ACK>ed\n"); 4274d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 4284d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4294d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift -= 8; 4304d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4314d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4324d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(len-- > 0) { 4334d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(*buffer++)) { 4344d75e0aaSJean-Christophe PLAGNIOL-VILLARD failures++; 4354d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4364d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4374d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4384d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(failures); 4394d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4404d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4414d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 4424d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Read a register 4434d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 4444d75e0aaSJean-Christophe PLAGNIOL-VILLARD uchar i2c_reg_read(uchar i2c_addr, uchar reg) 4454d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 4464d75e0aaSJean-Christophe PLAGNIOL-VILLARD uchar buf; 4474d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4484d75e0aaSJean-Christophe PLAGNIOL-VILLARD i2c_read(i2c_addr, reg, 1, &buf, 1); 4494d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4504d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(buf); 4514d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4524d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4534d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 4544d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Write a register 4554d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 4564d75e0aaSJean-Christophe PLAGNIOL-VILLARD void i2c_reg_write(uchar i2c_addr, uchar reg, uchar val) 4574d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 4584d75e0aaSJean-Christophe PLAGNIOL-VILLARD i2c_write(i2c_addr, reg, 1, &val, 1); 4594d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 460