14d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 24d75e0aaSJean-Christophe PLAGNIOL-VILLARD * (C) Copyright 2001, 2002 34d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Wolfgang Denk, DENX Software Engineering, wd@denx.de. 44d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 54d75e0aaSJean-Christophe PLAGNIOL-VILLARD * See file CREDITS for list of people who contributed to this 64d75e0aaSJean-Christophe PLAGNIOL-VILLARD * project. 74d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 84d75e0aaSJean-Christophe PLAGNIOL-VILLARD * This program is free software; you can redistribute it and/or 94d75e0aaSJean-Christophe PLAGNIOL-VILLARD * modify it under the terms of the GNU General Public License as 104d75e0aaSJean-Christophe PLAGNIOL-VILLARD * published by the Free Software Foundation; either version 2 of 114d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the License, or (at your option) any later version. 124d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 134d75e0aaSJean-Christophe PLAGNIOL-VILLARD * This program is distributed in the hope that it will be useful, 144d75e0aaSJean-Christophe PLAGNIOL-VILLARD * but WITHOUT ANY WARRANTY; without even the implied warranty of 154d75e0aaSJean-Christophe PLAGNIOL-VILLARD * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the 164d75e0aaSJean-Christophe PLAGNIOL-VILLARD * GNU General Public License for more details. 174d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 184d75e0aaSJean-Christophe PLAGNIOL-VILLARD * You should have received a copy of the GNU General Public License 194d75e0aaSJean-Christophe PLAGNIOL-VILLARD * along with this program; if not, write to the Free Software 204d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Foundation, Inc., 59 Temple Place, Suite 330, Boston, 214d75e0aaSJean-Christophe PLAGNIOL-VILLARD * MA 02111-1307 USA 224d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 234d75e0aaSJean-Christophe PLAGNIOL-VILLARD * This has been changed substantially by Gerald Van Baren, Custom IDEAS, 244d75e0aaSJean-Christophe PLAGNIOL-VILLARD * vanbaren@cideas.com. It was heavily influenced by LiMon, written by 254d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Neil Russell. 264d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 274d75e0aaSJean-Christophe PLAGNIOL-VILLARD 284d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <common.h> 294d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MPC8260 /* only valid for MPC8260 */ 304d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <ioports.h> 31a21ca95fSHeiko Schocher #include <asm/io.h> 324d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 330cf0b931SJens Scharsig #if defined(CONFIG_AT91RM9200) || \ 340cf0b931SJens Scharsig defined(CONFIG_AT91SAM9260) || defined(CONFIG_AT91SAM9261) || \ 350cf0b931SJens Scharsig defined(CONFIG_AT91SAM9263) 364d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/io.h> 374d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/hardware.h> 380cf0b931SJens Scharsig #include <asm/arch/at91_pio.h> 390cf0b931SJens Scharsig #ifdef CONFIG_AT91_LEGACY 404e574c4eSDaniel Gorsulowski #include <asm/arch/gpio.h> 410cf0b931SJens Scharsig #endif 424e574c4eSDaniel Gorsulowski #endif 434d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_IXP425 /* only valid for IXP425 */ 444d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/ixp425.h> 454d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 464d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_LPC2292 474d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/hardware.h> 484d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 491b6275dfSHeiko Schocher #if defined(CONFIG_MPC852T) || defined(CONFIG_MPC866) 50a21ca95fSHeiko Schocher #include <asm/io.h> 51a21ca95fSHeiko Schocher #endif 524d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <i2c.h> 534d75e0aaSJean-Christophe PLAGNIOL-VILLARD 54*793b5726SMike Frysinger #if defined(CONFIG_SOFT_I2C_GPIO_SCL) 55*793b5726SMike Frysinger # include <asm/gpio.h> 56*793b5726SMike Frysinger 57*793b5726SMike Frysinger # ifndef I2C_GPIO_SYNC 58*793b5726SMike Frysinger # define I2C_GPIO_SYNC 59*793b5726SMike Frysinger # endif 60*793b5726SMike Frysinger 61*793b5726SMike Frysinger # ifndef I2C_INIT 62*793b5726SMike Frysinger # define I2C_INIT \ 63*793b5726SMike Frysinger do { \ 64*793b5726SMike Frysinger gpio_request(CONFIG_SOFT_I2C_GPIO_SCL, "soft_i2c"); \ 65*793b5726SMike Frysinger gpio_request(CONFIG_SOFT_I2C_GPIO_SDA, "soft_i2c"); \ 66*793b5726SMike Frysinger } while (0) 67*793b5726SMike Frysinger # endif 68*793b5726SMike Frysinger 69*793b5726SMike Frysinger # ifndef I2C_ACTIVE 70*793b5726SMike Frysinger # define I2C_ACTIVE do { } while (0) 71*793b5726SMike Frysinger # endif 72*793b5726SMike Frysinger 73*793b5726SMike Frysinger # ifndef I2C_TRISTATE 74*793b5726SMike Frysinger # define I2C_TRISTATE do { } while (0) 75*793b5726SMike Frysinger # endif 76*793b5726SMike Frysinger 77*793b5726SMike Frysinger # ifndef I2C_READ 78*793b5726SMike Frysinger # define I2C_READ gpio_get_value(CONFIG_SOFT_I2C_GPIO_SDA) 79*793b5726SMike Frysinger # endif 80*793b5726SMike Frysinger 81*793b5726SMike Frysinger # ifndef I2C_SDA 82*793b5726SMike Frysinger # define I2C_SDA(bit) \ 83*793b5726SMike Frysinger do { \ 84*793b5726SMike Frysinger if (bit) \ 85*793b5726SMike Frysinger gpio_direction_input(CONFIG_SOFT_I2C_GPIO_SDA); \ 86*793b5726SMike Frysinger else \ 87*793b5726SMike Frysinger gpio_direction_output(CONFIG_SOFT_I2C_GPIO_SDA, 0); \ 88*793b5726SMike Frysinger I2C_GPIO_SYNC; \ 89*793b5726SMike Frysinger } while (0) 90*793b5726SMike Frysinger # endif 91*793b5726SMike Frysinger 92*793b5726SMike Frysinger # ifndef I2C_SCL 93*793b5726SMike Frysinger # define I2C_SCL(bit) \ 94*793b5726SMike Frysinger do { \ 95*793b5726SMike Frysinger gpio_direction_output(CONFIG_SOFT_I2C_GPIO_SCL, bit); \ 96*793b5726SMike Frysinger I2C_GPIO_SYNC; \ 97*793b5726SMike Frysinger } while (0) 98*793b5726SMike Frysinger # endif 99*793b5726SMike Frysinger 100*793b5726SMike Frysinger # ifndef I2C_DELAY 101*793b5726SMike Frysinger # define I2C_DELAY udelay(5) /* 1/4 I2C clock duration */ 102*793b5726SMike Frysinger # endif 103*793b5726SMike Frysinger 104*793b5726SMike Frysinger #endif 105*793b5726SMike Frysinger 1064d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* #define DEBUG_I2C */ 1074d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1084d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG_I2C 1094d75e0aaSJean-Christophe PLAGNIOL-VILLARD DECLARE_GLOBAL_DATA_PTR; 1104d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1114d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1124d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1134d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Definitions 1144d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1154d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1164d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define RETRIES 0 1174d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1184d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_ACK 0 /* PD_SDA level to ack a byte */ 1194d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_NOACK 1 /* PD_SDA level to noack a byte */ 1204d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1214d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1224d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG_I2C 1234d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...) do { \ 1244d75e0aaSJean-Christophe PLAGNIOL-VILLARD if (gd->have_console) \ 1254d75e0aaSJean-Christophe PLAGNIOL-VILLARD printf (fmt ,##args); \ 1264d75e0aaSJean-Christophe PLAGNIOL-VILLARD } while (0) 1274d75e0aaSJean-Christophe PLAGNIOL-VILLARD #else 1284d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...) 1294d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1304d75e0aaSJean-Christophe PLAGNIOL-VILLARD 131799b784aSHeiko Schocher #if defined(CONFIG_I2C_MULTI_BUS) 1325e3ab68eSTrent Piepho static unsigned int i2c_bus_num __attribute__ ((section (".data"))) = 0; 133799b784aSHeiko Schocher #endif /* CONFIG_I2C_MULTI_BUS */ 134799b784aSHeiko Schocher 1354d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1364d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Local functions 1374d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1386d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_I2C_INIT_BOARD) 1394d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_reset (void); 1404ca107efSHeiko Schocher #endif 1414d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_start (void); 1424d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_stop (void); 1434d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_ack (int); 1444d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int write_byte (uchar byte); 1454d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte (int); 1464d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1476d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_I2C_INIT_BOARD) 1484d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1494d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send a reset sequence consisting of 9 clocks with the data signal high 1504d75e0aaSJean-Christophe PLAGNIOL-VILLARD * to clock any confused device back into an idle state. Also send a 1514d75e0aaSJean-Christophe PLAGNIOL-VILLARD * <stop> at the end of the sequence for belts & suspenders. 1524d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1534d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_reset(void) 1544d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 15598aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1564d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 1574d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1584d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1594d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1604d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef I2C_INIT 1614d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_INIT; 1624d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1634d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1644d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 9; j++) { 1654d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1664d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1674d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1684d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1694d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1704d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1714d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1724d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 1734d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1744d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1754ca107efSHeiko Schocher #endif 1764d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1774d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1784d75e0aaSJean-Christophe PLAGNIOL-VILLARD * START: High -> Low on SDA while SCL is High 1794d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1804d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_start(void) 1814d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 18298aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1834d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1844d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1854d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1864d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1874d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1884d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1894d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1904d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(0); 1914d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1924d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1934d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1944d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1954d75e0aaSJean-Christophe PLAGNIOL-VILLARD * STOP: Low -> High on SDA while SCL is High 1964d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1974d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_stop(void) 1984d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 19998aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 2004d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2014d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2024d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2034d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(0); 2044d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 2054d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2064d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2074d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2084d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 2094d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2104d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 2114d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2124d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2134d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 2144d75e0aaSJean-Christophe PLAGNIOL-VILLARD * ack should be I2C_ACK or I2C_NOACK 2154d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2164d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_ack(int ack) 2174d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 21898aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 2194d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2204d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2214d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2224d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 2234d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(ack); 2244d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2254d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2264d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2274d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2284d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2294d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2304d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2314d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2324d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 2334d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send 8 bits and look for an acknowledgement. 2344d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2354d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int write_byte(uchar data) 2364d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 23798aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 2384d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 2394d75e0aaSJean-Christophe PLAGNIOL-VILLARD int nack; 2404d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2414d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 2424d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 8; j++) { 2434d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2444d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2454d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(data & 0x80); 2464d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2474d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2484d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2494d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2504d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2514d75e0aaSJean-Christophe PLAGNIOL-VILLARD data <<= 1; 2524d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2534d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2544d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 2554d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Look for an <ACK>(negative logic) and return it. 2564d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2574d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2584d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2594d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 2604d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 2614d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2624d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2634d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2644d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2654d75e0aaSJean-Christophe PLAGNIOL-VILLARD nack = I2C_READ; 2664d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2674d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2684d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 2694d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2704d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(nack); /* not a nack is an ack */ 2714d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2724d75e0aaSJean-Christophe PLAGNIOL-VILLARD 273799b784aSHeiko Schocher #if defined(CONFIG_I2C_MULTI_BUS) 274799b784aSHeiko Schocher /* 275799b784aSHeiko Schocher * Functions for multiple I2C bus handling 276799b784aSHeiko Schocher */ 277799b784aSHeiko Schocher unsigned int i2c_get_bus_num(void) 278799b784aSHeiko Schocher { 279799b784aSHeiko Schocher return i2c_bus_num; 280799b784aSHeiko Schocher } 281799b784aSHeiko Schocher 282799b784aSHeiko Schocher int i2c_set_bus_num(unsigned int bus) 283799b784aSHeiko Schocher { 28467b23a32SHeiko Schocher #if defined(CONFIG_I2C_MUX) 2856d0f6bcfSJean-Christophe PLAGNIOL-VILLARD if (bus < CONFIG_SYS_MAX_I2C_BUS) { 28667b23a32SHeiko Schocher i2c_bus_num = bus; 28767b23a32SHeiko Schocher } else { 28867b23a32SHeiko Schocher int ret; 28967b23a32SHeiko Schocher 29067b23a32SHeiko Schocher ret = i2x_mux_select_mux(bus); 29167b23a32SHeiko Schocher if (ret == 0) 29267b23a32SHeiko Schocher i2c_bus_num = bus; 29367b23a32SHeiko Schocher else 29467b23a32SHeiko Schocher return ret; 29567b23a32SHeiko Schocher } 29667b23a32SHeiko Schocher #else 2976d0f6bcfSJean-Christophe PLAGNIOL-VILLARD if (bus >= CONFIG_SYS_MAX_I2C_BUS) 298799b784aSHeiko Schocher return -1; 299799b784aSHeiko Schocher i2c_bus_num = bus; 30067b23a32SHeiko Schocher #endif 301799b784aSHeiko Schocher return 0; 302799b784aSHeiko Schocher } 303d144f94dSJens Scharsig #endif 304799b784aSHeiko Schocher 3054d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3064d75e0aaSJean-Christophe PLAGNIOL-VILLARD * if ack == I2C_ACK, ACK the byte so can continue reading, else 3074d75e0aaSJean-Christophe PLAGNIOL-VILLARD * send I2C_NOACK to end the read. 3084d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3094d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte(int ack) 3104d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 31198aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 3124d75e0aaSJean-Christophe PLAGNIOL-VILLARD int data; 3134d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 3144d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3154d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3164d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Read 8 bits, MSB first. 3174d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3184d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 3194d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 3204d75e0aaSJean-Christophe PLAGNIOL-VILLARD data = 0; 3214d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 8; j++) { 3224d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 3234d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 3244d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 3254d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 3264d75e0aaSJean-Christophe PLAGNIOL-VILLARD data <<= 1; 3274d75e0aaSJean-Christophe PLAGNIOL-VILLARD data |= I2C_READ; 3284d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 3294d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3304d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_ack(ack); 3314d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3324d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(data); 3334d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3344d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3354d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*=====================================================================*/ 3364d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* Public Functions */ 3374d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*=====================================================================*/ 3384d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3394d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3404d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Initialization 3414d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3424d75e0aaSJean-Christophe PLAGNIOL-VILLARD void i2c_init (int speed, int slaveaddr) 3434d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3446d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if defined(CONFIG_SYS_I2C_INIT_BOARD) 3454ca107efSHeiko Schocher /* call board specific i2c bus reset routine before accessing the */ 3464ca107efSHeiko Schocher /* environment, which might be in a chip on that bus. For details */ 3474ca107efSHeiko Schocher /* about this problem see doc/I2C_Edge_Conditions. */ 3484ca107efSHeiko Schocher i2c_init_board(); 3494ca107efSHeiko Schocher #else 3504d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3514d75e0aaSJean-Christophe PLAGNIOL-VILLARD * WARNING: Do NOT save speed in a static variable: if the 3524d75e0aaSJean-Christophe PLAGNIOL-VILLARD * I2C routines are called before RAM is initialized (to read 3534d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the DIMM SPD, for instance), RAM won't be usable and your 3544d75e0aaSJean-Christophe PLAGNIOL-VILLARD * system will crash. 3554d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3564d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_reset (); 3574ca107efSHeiko Schocher #endif 3584d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3594d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3604d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3614d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Probe to see if a chip is present. Also good for checking for the 3624d75e0aaSJean-Christophe PLAGNIOL-VILLARD * completion of EEPROM writes since the chip stops responding until 3634d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the write completes (typically 10mSec). 3644d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3654d75e0aaSJean-Christophe PLAGNIOL-VILLARD int i2c_probe(uchar addr) 3664d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3674d75e0aaSJean-Christophe PLAGNIOL-VILLARD int rc; 3684d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3694d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3704d75e0aaSJean-Christophe PLAGNIOL-VILLARD * perform 1 byte write transaction with just address byte 3714d75e0aaSJean-Christophe PLAGNIOL-VILLARD * (fake write) 3724d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3734d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 3744d75e0aaSJean-Christophe PLAGNIOL-VILLARD rc = write_byte ((addr << 1) | 0); 3754d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 3764d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3774d75e0aaSJean-Christophe PLAGNIOL-VILLARD return (rc ? 1 : 0); 3784d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3794d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3804d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3814d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Read bytes 3824d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3834d75e0aaSJean-Christophe PLAGNIOL-VILLARD int i2c_read(uchar chip, uint addr, int alen, uchar *buffer, int len) 3844d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3854d75e0aaSJean-Christophe PLAGNIOL-VILLARD int shift; 3864d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read: chip %02X addr %02X alen %d buffer %p len %d\n", 3874d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr, alen, buffer, len); 3884d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3896d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW 3904d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3914d75e0aaSJean-Christophe PLAGNIOL-VILLARD * EEPROM chips that implement "address overflow" are ones 3924d75e0aaSJean-Christophe PLAGNIOL-VILLARD * like Catalyst 24WC04/08/16 which has 9/10/11 bits of 3934d75e0aaSJean-Christophe PLAGNIOL-VILLARD * address and the extra bits end up in the "chip address" 3944d75e0aaSJean-Christophe PLAGNIOL-VILLARD * bit slots. This makes a 24WC08 (1Kbyte) chip look like 3954d75e0aaSJean-Christophe PLAGNIOL-VILLARD * four 256 byte chips. 3964d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 3974d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Note that we consider the length of the address field to 3984d75e0aaSJean-Christophe PLAGNIOL-VILLARD * still be one byte because the extra address bits are 3994d75e0aaSJean-Christophe PLAGNIOL-VILLARD * hidden in the chip address. 4004d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 4016d0f6bcfSJean-Christophe PLAGNIOL-VILLARD chip |= ((addr >> (alen * 8)) & CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW); 4024d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4034d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read: fix addr_overflow: chip %02X addr %02X\n", 4044d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr); 4054d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 4064d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4074d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 4084d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Do the addressing portion of a write cycle to set the 4094d75e0aaSJean-Christophe PLAGNIOL-VILLARD * chip's address pointer. If the address length is zero, 4104d75e0aaSJean-Christophe PLAGNIOL-VILLARD * don't do the normal write cycle to set the address pointer, 4114d75e0aaSJean-Christophe PLAGNIOL-VILLARD * there is no address pointer in this chip. 4124d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 4134d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 4144d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(alen > 0) { 4154d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(chip << 1)) { /* write cycle */ 4164d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4174d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read, no chip responded %02X\n", chip); 4184d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 4194d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4204d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift = (alen-1) * 8; 4214d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(alen-- > 0) { 4224d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(addr >> shift)) { 4234d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read, address not <ACK>ed\n"); 4244d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 4254d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4264d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift -= 8; 4274d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4282ac6985aSAndrew Dyer 4292ac6985aSAndrew Dyer /* Some I2C chips need a stop/start sequence here, 4302ac6985aSAndrew Dyer * other chips don't work with a full stop and need 4312ac6985aSAndrew Dyer * only a start. Default behaviour is to send the 4322ac6985aSAndrew Dyer * stop/start sequence. 4332ac6985aSAndrew Dyer */ 4342ac6985aSAndrew Dyer #ifdef CONFIG_SOFT_I2C_READ_REPEATED_START 4354d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 4362ac6985aSAndrew Dyer #else 4372ac6985aSAndrew Dyer send_stop(); 4382ac6985aSAndrew Dyer send_start(); 4392ac6985aSAndrew Dyer #endif 4404d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4414d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 4424d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send the chip address again, this time for a read cycle. 4434d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Then read the data. On the last byte, we do a NACK instead 4444d75e0aaSJean-Christophe PLAGNIOL-VILLARD * of an ACK(len == 0) to terminate the read. 4454d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 4464d75e0aaSJean-Christophe PLAGNIOL-VILLARD write_byte((chip << 1) | 1); /* read cycle */ 4474d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(len-- > 0) { 4484d75e0aaSJean-Christophe PLAGNIOL-VILLARD *buffer++ = read_byte(len == 0); 4494d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4504d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4514d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(0); 4524d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4534d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4544d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 4554d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Write bytes 4564d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 4574d75e0aaSJean-Christophe PLAGNIOL-VILLARD int i2c_write(uchar chip, uint addr, int alen, uchar *buffer, int len) 4584d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 4594d75e0aaSJean-Christophe PLAGNIOL-VILLARD int shift, failures = 0; 4604d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4614d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write: chip %02X addr %02X alen %d buffer %p len %d\n", 4624d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr, alen, buffer, len); 4634d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4644d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 4654d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(chip << 1)) { /* write cycle */ 4664d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4674d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write, no chip responded %02X\n", chip); 4684d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 4694d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4704d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift = (alen-1) * 8; 4714d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(alen-- > 0) { 4724d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(addr >> shift)) { 4734d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write, address not <ACK>ed\n"); 4744d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 4754d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4764d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift -= 8; 4774d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4784d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4794d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(len-- > 0) { 4804d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(*buffer++)) { 4814d75e0aaSJean-Christophe PLAGNIOL-VILLARD failures++; 4824d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4834d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4844d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4854d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(failures); 4864d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 487