14d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 24d75e0aaSJean-Christophe PLAGNIOL-VILLARD * (C) Copyright 2001, 2002 34d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Wolfgang Denk, DENX Software Engineering, wd@denx.de. 44d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 54d75e0aaSJean-Christophe PLAGNIOL-VILLARD * See file CREDITS for list of people who contributed to this 64d75e0aaSJean-Christophe PLAGNIOL-VILLARD * project. 74d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 84d75e0aaSJean-Christophe PLAGNIOL-VILLARD * This program is free software; you can redistribute it and/or 94d75e0aaSJean-Christophe PLAGNIOL-VILLARD * modify it under the terms of the GNU General Public License as 104d75e0aaSJean-Christophe PLAGNIOL-VILLARD * published by the Free Software Foundation; either version 2 of 114d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the License, or (at your option) any later version. 124d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 134d75e0aaSJean-Christophe PLAGNIOL-VILLARD * This program is distributed in the hope that it will be useful, 144d75e0aaSJean-Christophe PLAGNIOL-VILLARD * but WITHOUT ANY WARRANTY; without even the implied warranty of 154d75e0aaSJean-Christophe PLAGNIOL-VILLARD * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the 164d75e0aaSJean-Christophe PLAGNIOL-VILLARD * GNU General Public License for more details. 174d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 184d75e0aaSJean-Christophe PLAGNIOL-VILLARD * You should have received a copy of the GNU General Public License 194d75e0aaSJean-Christophe PLAGNIOL-VILLARD * along with this program; if not, write to the Free Software 204d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Foundation, Inc., 59 Temple Place, Suite 330, Boston, 214d75e0aaSJean-Christophe PLAGNIOL-VILLARD * MA 02111-1307 USA 224d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 234d75e0aaSJean-Christophe PLAGNIOL-VILLARD * This has been changed substantially by Gerald Van Baren, Custom IDEAS, 244d75e0aaSJean-Christophe PLAGNIOL-VILLARD * vanbaren@cideas.com. It was heavily influenced by LiMon, written by 254d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Neil Russell. 264d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 274d75e0aaSJean-Christophe PLAGNIOL-VILLARD 284d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <common.h> 294d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_MPC8260 /* only valid for MPC8260 */ 304d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <ioports.h> 31a21ca95fSHeiko Schocher #include <asm/io.h> 324d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 334d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_AT91RM9200 /* need this for the at91rm9200 */ 344d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/io.h> 354d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/hardware.h> 364d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 374d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_IXP425 /* only valid for IXP425 */ 384d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/ixp425.h> 394d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 404d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_LPC2292 414d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <asm/arch/hardware.h> 424d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 43a21ca95fSHeiko Schocher #ifdef CONFIG_MPC866 /* only valid for MPC866 */ 44a21ca95fSHeiko Schocher #include <asm/io.h> 45a21ca95fSHeiko Schocher #endif 464d75e0aaSJean-Christophe PLAGNIOL-VILLARD #include <i2c.h> 474d75e0aaSJean-Christophe PLAGNIOL-VILLARD 484d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* #define DEBUG_I2C */ 494d75e0aaSJean-Christophe PLAGNIOL-VILLARD 504d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG_I2C 514d75e0aaSJean-Christophe PLAGNIOL-VILLARD DECLARE_GLOBAL_DATA_PTR; 524d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 534d75e0aaSJean-Christophe PLAGNIOL-VILLARD 544d75e0aaSJean-Christophe PLAGNIOL-VILLARD 554d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 564d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Definitions 574d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 584d75e0aaSJean-Christophe PLAGNIOL-VILLARD 594d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define RETRIES 0 604d75e0aaSJean-Christophe PLAGNIOL-VILLARD 614d75e0aaSJean-Christophe PLAGNIOL-VILLARD 624d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_ACK 0 /* PD_SDA level to ack a byte */ 634d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define I2C_NOACK 1 /* PD_SDA level to noack a byte */ 644d75e0aaSJean-Christophe PLAGNIOL-VILLARD 654d75e0aaSJean-Christophe PLAGNIOL-VILLARD 664d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef DEBUG_I2C 674d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...) do { \ 684d75e0aaSJean-Christophe PLAGNIOL-VILLARD if (gd->have_console) \ 694d75e0aaSJean-Christophe PLAGNIOL-VILLARD printf (fmt ,##args); \ 704d75e0aaSJean-Christophe PLAGNIOL-VILLARD } while (0) 714d75e0aaSJean-Christophe PLAGNIOL-VILLARD #else 724d75e0aaSJean-Christophe PLAGNIOL-VILLARD #define PRINTD(fmt,args...) 734d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 744d75e0aaSJean-Christophe PLAGNIOL-VILLARD 75799b784aSHeiko Schocher #if defined(CONFIG_I2C_MULTI_BUS) 765e3ab68eSTrent Piepho static unsigned int i2c_bus_num __attribute__ ((section (".data"))) = 0; 77799b784aSHeiko Schocher #endif /* CONFIG_I2C_MULTI_BUS */ 78799b784aSHeiko Schocher 794d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 804d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Local functions 814d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 826d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_I2C_INIT_BOARD) 834d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_reset (void); 844ca107efSHeiko Schocher #endif 854d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_start (void); 864d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_stop (void); 874d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_ack (int); 884d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int write_byte (uchar byte); 894d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte (int); 904d75e0aaSJean-Christophe PLAGNIOL-VILLARD 916d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_I2C_INIT_BOARD) 924d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 934d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send a reset sequence consisting of 9 clocks with the data signal high 944d75e0aaSJean-Christophe PLAGNIOL-VILLARD * to clock any confused device back into an idle state. Also send a 954d75e0aaSJean-Christophe PLAGNIOL-VILLARD * <stop> at the end of the sequence for belts & suspenders. 964d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 974d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_reset(void) 984d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 9998aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1004d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 1014d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1024d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1034d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1044d75e0aaSJean-Christophe PLAGNIOL-VILLARD #ifdef I2C_INIT 1054d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_INIT; 1064d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 1074d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1084d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 9; j++) { 1094d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1104d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1114d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1124d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1134d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1144d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1154d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1164d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 1174d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1184d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1194ca107efSHeiko Schocher #endif 1204d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1214d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1224d75e0aaSJean-Christophe PLAGNIOL-VILLARD * START: High -> Low on SDA while SCL is High 1234d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1244d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_start(void) 1254d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 12698aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1274d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1284d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1294d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1304d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1314d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1324d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1334d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1344d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(0); 1354d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1364d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1374d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1384d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1394d75e0aaSJean-Christophe PLAGNIOL-VILLARD * STOP: Low -> High on SDA while SCL is High 1404d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1414d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_stop(void) 1424d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 14398aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1444d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1454d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1464d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1474d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(0); 1484d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1494d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1504d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1514d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1524d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 1534d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1544d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 1554d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1564d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1574d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1584d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1594d75e0aaSJean-Christophe PLAGNIOL-VILLARD * ack should be I2C_ACK or I2C_NOACK 1604d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1614d75e0aaSJean-Christophe PLAGNIOL-VILLARD static void send_ack(int ack) 1624d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 16398aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1644d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1654d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1664d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1674d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1684d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(ack); 1694d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1704d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1714d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1724d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1734d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1744d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1754d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1764d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1774d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1784d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 1794d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send 8 bits and look for an acknowledgement. 1804d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 1814d75e0aaSJean-Christophe PLAGNIOL-VILLARD static int write_byte(uchar data) 1824d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 18398aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 1844d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 1854d75e0aaSJean-Christophe PLAGNIOL-VILLARD int nack; 1864d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1874d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 1884d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 8; j++) { 1894d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 1904d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1914d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(data & 0x80); 1924d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1934d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 1944d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1954d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 1964d75e0aaSJean-Christophe PLAGNIOL-VILLARD 1974d75e0aaSJean-Christophe PLAGNIOL-VILLARD data <<= 1; 1984d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 1994d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2004d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 2014d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Look for an <ACK>(negative logic) and return it. 2024d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2034d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2044d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2054d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 2064d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 2074d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2084d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2094d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2104d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2114d75e0aaSJean-Christophe PLAGNIOL-VILLARD nack = I2C_READ; 2124d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2134d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2144d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_ACTIVE; 2154d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2164d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(nack); /* not a nack is an ack */ 2174d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2184d75e0aaSJean-Christophe PLAGNIOL-VILLARD 219799b784aSHeiko Schocher #if defined(CONFIG_I2C_MULTI_BUS) 220799b784aSHeiko Schocher /* 221799b784aSHeiko Schocher * Functions for multiple I2C bus handling 222799b784aSHeiko Schocher */ 223799b784aSHeiko Schocher unsigned int i2c_get_bus_num(void) 224799b784aSHeiko Schocher { 225799b784aSHeiko Schocher return i2c_bus_num; 226799b784aSHeiko Schocher } 227799b784aSHeiko Schocher 228799b784aSHeiko Schocher int i2c_set_bus_num(unsigned int bus) 229799b784aSHeiko Schocher { 23067b23a32SHeiko Schocher #if defined(CONFIG_I2C_MUX) 2316d0f6bcfSJean-Christophe PLAGNIOL-VILLARD if (bus < CONFIG_SYS_MAX_I2C_BUS) { 23267b23a32SHeiko Schocher i2c_bus_num = bus; 23367b23a32SHeiko Schocher } else { 23467b23a32SHeiko Schocher int ret; 23567b23a32SHeiko Schocher 23667b23a32SHeiko Schocher ret = i2x_mux_select_mux(bus); 23767b23a32SHeiko Schocher if (ret == 0) 23867b23a32SHeiko Schocher i2c_bus_num = bus; 23967b23a32SHeiko Schocher else 24067b23a32SHeiko Schocher return ret; 24167b23a32SHeiko Schocher } 24267b23a32SHeiko Schocher #else 2436d0f6bcfSJean-Christophe PLAGNIOL-VILLARD if (bus >= CONFIG_SYS_MAX_I2C_BUS) 244799b784aSHeiko Schocher return -1; 245799b784aSHeiko Schocher i2c_bus_num = bus; 24667b23a32SHeiko Schocher #endif 247799b784aSHeiko Schocher return 0; 248799b784aSHeiko Schocher } 249799b784aSHeiko Schocher 250799b784aSHeiko Schocher /* TODO: add 100/400k switching */ 251799b784aSHeiko Schocher unsigned int i2c_get_bus_speed(void) 252799b784aSHeiko Schocher { 2536d0f6bcfSJean-Christophe PLAGNIOL-VILLARD return CONFIG_SYS_I2C_SPEED; 254799b784aSHeiko Schocher } 255799b784aSHeiko Schocher 256799b784aSHeiko Schocher int i2c_set_bus_speed(unsigned int speed) 257799b784aSHeiko Schocher { 2586d0f6bcfSJean-Christophe PLAGNIOL-VILLARD if (speed != CONFIG_SYS_I2C_SPEED) 259799b784aSHeiko Schocher return -1; 260799b784aSHeiko Schocher 261799b784aSHeiko Schocher return 0; 262799b784aSHeiko Schocher } 263799b784aSHeiko Schocher #endif 2644d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2654d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 2664d75e0aaSJean-Christophe PLAGNIOL-VILLARD * if ack == I2C_ACK, ACK the byte so can continue reading, else 2674d75e0aaSJean-Christophe PLAGNIOL-VILLARD * send I2C_NOACK to end the read. 2684d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2694d75e0aaSJean-Christophe PLAGNIOL-VILLARD static uchar read_byte(int ack) 2704d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 27198aed379SHeiko Schocher I2C_SOFT_DECLARATIONS /* intentional without ';' */ 2724d75e0aaSJean-Christophe PLAGNIOL-VILLARD int data; 2734d75e0aaSJean-Christophe PLAGNIOL-VILLARD int j; 2744d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2754d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 2764d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Read 8 bits, MSB first. 2774d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 2784d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_TRISTATE; 2794d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SDA(1); 2804d75e0aaSJean-Christophe PLAGNIOL-VILLARD data = 0; 2814d75e0aaSJean-Christophe PLAGNIOL-VILLARD for(j = 0; j < 8; j++) { 2824d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(0); 2834d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2844d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_SCL(1); 2854d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2864d75e0aaSJean-Christophe PLAGNIOL-VILLARD data <<= 1; 2874d75e0aaSJean-Christophe PLAGNIOL-VILLARD data |= I2C_READ; 2884d75e0aaSJean-Christophe PLAGNIOL-VILLARD I2C_DELAY; 2894d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2904d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_ack(ack); 2914d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2924d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(data); 2934d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 2944d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2954d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*=====================================================================*/ 2964d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* Public Functions */ 2974d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*=====================================================================*/ 2984d75e0aaSJean-Christophe PLAGNIOL-VILLARD 2994d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3004d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Initialization 3014d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3024d75e0aaSJean-Christophe PLAGNIOL-VILLARD void i2c_init (int speed, int slaveaddr) 3034d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3046d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if defined(CONFIG_SYS_I2C_INIT_BOARD) 3054ca107efSHeiko Schocher /* call board specific i2c bus reset routine before accessing the */ 3064ca107efSHeiko Schocher /* environment, which might be in a chip on that bus. For details */ 3074ca107efSHeiko Schocher /* about this problem see doc/I2C_Edge_Conditions. */ 3084ca107efSHeiko Schocher i2c_init_board(); 3094ca107efSHeiko Schocher #else 3104d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3114d75e0aaSJean-Christophe PLAGNIOL-VILLARD * WARNING: Do NOT save speed in a static variable: if the 3124d75e0aaSJean-Christophe PLAGNIOL-VILLARD * I2C routines are called before RAM is initialized (to read 3134d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the DIMM SPD, for instance), RAM won't be usable and your 3144d75e0aaSJean-Christophe PLAGNIOL-VILLARD * system will crash. 3154d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3164d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_reset (); 3174ca107efSHeiko Schocher #endif 3184d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3194d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3204d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3214d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Probe to see if a chip is present. Also good for checking for the 3224d75e0aaSJean-Christophe PLAGNIOL-VILLARD * completion of EEPROM writes since the chip stops responding until 3234d75e0aaSJean-Christophe PLAGNIOL-VILLARD * the write completes (typically 10mSec). 3244d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3254d75e0aaSJean-Christophe PLAGNIOL-VILLARD int i2c_probe(uchar addr) 3264d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3274d75e0aaSJean-Christophe PLAGNIOL-VILLARD int rc; 3284d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3294d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3304d75e0aaSJean-Christophe PLAGNIOL-VILLARD * perform 1 byte write transaction with just address byte 3314d75e0aaSJean-Christophe PLAGNIOL-VILLARD * (fake write) 3324d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3334d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 3344d75e0aaSJean-Christophe PLAGNIOL-VILLARD rc = write_byte ((addr << 1) | 0); 3354d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 3364d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3374d75e0aaSJean-Christophe PLAGNIOL-VILLARD return (rc ? 1 : 0); 3384d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3394d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3404d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 3414d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Read bytes 3424d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3434d75e0aaSJean-Christophe PLAGNIOL-VILLARD int i2c_read(uchar chip, uint addr, int alen, uchar *buffer, int len) 3444d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 3454d75e0aaSJean-Christophe PLAGNIOL-VILLARD int shift; 3464d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read: chip %02X addr %02X alen %d buffer %p len %d\n", 3474d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr, alen, buffer, len); 3484d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3496d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #ifdef CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW 3504d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3514d75e0aaSJean-Christophe PLAGNIOL-VILLARD * EEPROM chips that implement "address overflow" are ones 3524d75e0aaSJean-Christophe PLAGNIOL-VILLARD * like Catalyst 24WC04/08/16 which has 9/10/11 bits of 3534d75e0aaSJean-Christophe PLAGNIOL-VILLARD * address and the extra bits end up in the "chip address" 3544d75e0aaSJean-Christophe PLAGNIOL-VILLARD * bit slots. This makes a 24WC08 (1Kbyte) chip look like 3554d75e0aaSJean-Christophe PLAGNIOL-VILLARD * four 256 byte chips. 3564d75e0aaSJean-Christophe PLAGNIOL-VILLARD * 3574d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Note that we consider the length of the address field to 3584d75e0aaSJean-Christophe PLAGNIOL-VILLARD * still be one byte because the extra address bits are 3594d75e0aaSJean-Christophe PLAGNIOL-VILLARD * hidden in the chip address. 3604d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3616d0f6bcfSJean-Christophe PLAGNIOL-VILLARD chip |= ((addr >> (alen * 8)) & CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW); 3624d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3634d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read: fix addr_overflow: chip %02X addr %02X\n", 3644d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr); 3654d75e0aaSJean-Christophe PLAGNIOL-VILLARD #endif 3664d75e0aaSJean-Christophe PLAGNIOL-VILLARD 3674d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 3684d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Do the addressing portion of a write cycle to set the 3694d75e0aaSJean-Christophe PLAGNIOL-VILLARD * chip's address pointer. If the address length is zero, 3704d75e0aaSJean-Christophe PLAGNIOL-VILLARD * don't do the normal write cycle to set the address pointer, 3714d75e0aaSJean-Christophe PLAGNIOL-VILLARD * there is no address pointer in this chip. 3724d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 3734d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 3744d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(alen > 0) { 3754d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(chip << 1)) { /* write cycle */ 3764d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 3774d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read, no chip responded %02X\n", chip); 3784d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 3794d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3804d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift = (alen-1) * 8; 3814d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(alen-- > 0) { 3824d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(addr >> shift)) { 3834d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_read, address not <ACK>ed\n"); 3844d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 3854d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 3864d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift -= 8; 3874d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 388*2ac6985aSAndrew Dyer 389*2ac6985aSAndrew Dyer /* Some I2C chips need a stop/start sequence here, 390*2ac6985aSAndrew Dyer * other chips don't work with a full stop and need 391*2ac6985aSAndrew Dyer * only a start. Default behaviour is to send the 392*2ac6985aSAndrew Dyer * stop/start sequence. 393*2ac6985aSAndrew Dyer */ 394*2ac6985aSAndrew Dyer #ifdef CONFIG_SOFT_I2C_READ_REPEATED_START 3954d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 396*2ac6985aSAndrew Dyer #else 397*2ac6985aSAndrew Dyer send_stop(); 398*2ac6985aSAndrew Dyer send_start(); 399*2ac6985aSAndrew Dyer #endif 4004d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4014d75e0aaSJean-Christophe PLAGNIOL-VILLARD /* 4024d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Send the chip address again, this time for a read cycle. 4034d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Then read the data. On the last byte, we do a NACK instead 4044d75e0aaSJean-Christophe PLAGNIOL-VILLARD * of an ACK(len == 0) to terminate the read. 4054d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 4064d75e0aaSJean-Christophe PLAGNIOL-VILLARD write_byte((chip << 1) | 1); /* read cycle */ 4074d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(len-- > 0) { 4084d75e0aaSJean-Christophe PLAGNIOL-VILLARD *buffer++ = read_byte(len == 0); 4094d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4104d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4114d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(0); 4124d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4134d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4144d75e0aaSJean-Christophe PLAGNIOL-VILLARD /*----------------------------------------------------------------------- 4154d75e0aaSJean-Christophe PLAGNIOL-VILLARD * Write bytes 4164d75e0aaSJean-Christophe PLAGNIOL-VILLARD */ 4174d75e0aaSJean-Christophe PLAGNIOL-VILLARD int i2c_write(uchar chip, uint addr, int alen, uchar *buffer, int len) 4184d75e0aaSJean-Christophe PLAGNIOL-VILLARD { 4194d75e0aaSJean-Christophe PLAGNIOL-VILLARD int shift, failures = 0; 4204d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4214d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write: chip %02X addr %02X alen %d buffer %p len %d\n", 4224d75e0aaSJean-Christophe PLAGNIOL-VILLARD chip, addr, alen, buffer, len); 4234d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4244d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_start(); 4254d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(chip << 1)) { /* write cycle */ 4264d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4274d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write, no chip responded %02X\n", chip); 4284d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 4294d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4304d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift = (alen-1) * 8; 4314d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(alen-- > 0) { 4324d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(addr >> shift)) { 4334d75e0aaSJean-Christophe PLAGNIOL-VILLARD PRINTD("i2c_write, address not <ACK>ed\n"); 4344d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(1); 4354d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4364d75e0aaSJean-Christophe PLAGNIOL-VILLARD shift -= 8; 4374d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4384d75e0aaSJean-Christophe PLAGNIOL-VILLARD 4394d75e0aaSJean-Christophe PLAGNIOL-VILLARD while(len-- > 0) { 4404d75e0aaSJean-Christophe PLAGNIOL-VILLARD if(write_byte(*buffer++)) { 4414d75e0aaSJean-Christophe PLAGNIOL-VILLARD failures++; 4424d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4434d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 4444d75e0aaSJean-Christophe PLAGNIOL-VILLARD send_stop(); 4454d75e0aaSJean-Christophe PLAGNIOL-VILLARD return(failures); 4464d75e0aaSJean-Christophe PLAGNIOL-VILLARD } 447