xref: /rk3399_rockchip-uboot/drivers/gpio/axp_gpio.c (revision f9b7a04bc8aae9b1ffe35c8cc90e1a59f618a9ab)
12fcf033dSHans de Goede /*
22fcf033dSHans de Goede  * (C) Copyright 2015 Hans de Goede <hdegoede@redhat.com>
32fcf033dSHans de Goede  *
42fcf033dSHans de Goede  * X-Powers AXP Power Management ICs gpio driver
52fcf033dSHans de Goede  *
62fcf033dSHans de Goede  * SPDX-License-Identifier:	GPL-2.0+
72fcf033dSHans de Goede  */
82fcf033dSHans de Goede 
92fcf033dSHans de Goede #include <common.h>
102fcf033dSHans de Goede #include <asm/arch/gpio.h>
112fcf033dSHans de Goede #include <asm/arch/pmic_bus.h>
12*f9b7a04bSHans de Goede #include <asm/gpio.h>
13*f9b7a04bSHans de Goede #include <dm.h>
14*f9b7a04bSHans de Goede #include <dm/device-internal.h>
15*f9b7a04bSHans de Goede #include <dm/lists.h>
16*f9b7a04bSHans de Goede #include <dm/root.h>
172fcf033dSHans de Goede #include <errno.h>
182fcf033dSHans de Goede 
192fcf033dSHans de Goede #ifdef CONFIG_AXP152_POWER
202fcf033dSHans de Goede #include <axp152.h>
212fcf033dSHans de Goede #elif defined CONFIG_AXP209_POWER
222fcf033dSHans de Goede #include <axp209.h>
232fcf033dSHans de Goede #elif defined CONFIG_AXP221_POWER
242fcf033dSHans de Goede #include <axp221.h>
252fcf033dSHans de Goede #else
262fcf033dSHans de Goede #error Unknown AXP model
272fcf033dSHans de Goede #endif
282fcf033dSHans de Goede 
292fcf033dSHans de Goede static u8 axp_get_gpio_ctrl_reg(unsigned pin)
302fcf033dSHans de Goede {
312fcf033dSHans de Goede 	switch (pin) {
322fcf033dSHans de Goede 	case 0: return AXP_GPIO0_CTRL;
332fcf033dSHans de Goede 	case 1: return AXP_GPIO1_CTRL;
342fcf033dSHans de Goede #ifdef AXP_GPIO2_CTRL
352fcf033dSHans de Goede 	case 2: return AXP_GPIO2_CTRL;
362fcf033dSHans de Goede #endif
372fcf033dSHans de Goede #ifdef AXP_GPIO3_CTRL
382fcf033dSHans de Goede 	case 3: return AXP_GPIO3_CTRL;
392fcf033dSHans de Goede #endif
402fcf033dSHans de Goede 	}
412fcf033dSHans de Goede 	return 0;
422fcf033dSHans de Goede }
432fcf033dSHans de Goede 
442fcf033dSHans de Goede int axp_gpio_direction_input(struct udevice *dev, unsigned pin)
452fcf033dSHans de Goede {
462fcf033dSHans de Goede 	u8 reg;
472fcf033dSHans de Goede 
482fcf033dSHans de Goede 	switch (pin) {
492fcf033dSHans de Goede #ifndef CONFIG_AXP152_POWER /* NA on axp152 */
502fcf033dSHans de Goede 	case SUNXI_GPIO_AXP0_VBUS_DETECT:
512fcf033dSHans de Goede 		return 0;
522fcf033dSHans de Goede #endif
532fcf033dSHans de Goede 	default:
542fcf033dSHans de Goede 		reg = axp_get_gpio_ctrl_reg(pin);
552fcf033dSHans de Goede 		if (reg == 0)
562fcf033dSHans de Goede 			return -EINVAL;
572fcf033dSHans de Goede 
582fcf033dSHans de Goede 		return pmic_bus_write(reg, AXP_GPIO_CTRL_INPUT);
592fcf033dSHans de Goede 	}
602fcf033dSHans de Goede }
612fcf033dSHans de Goede 
622fcf033dSHans de Goede int axp_gpio_direction_output(struct udevice *dev, unsigned pin, int val)
632fcf033dSHans de Goede {
642fcf033dSHans de Goede 	__maybe_unused int ret;
652fcf033dSHans de Goede 	u8 reg;
662fcf033dSHans de Goede 
672fcf033dSHans de Goede 	switch (pin) {
682fcf033dSHans de Goede #ifdef CONFIG_AXP221_POWER /* Only available on axp221/axp223 */
692fcf033dSHans de Goede 	case SUNXI_GPIO_AXP0_VBUS_ENABLE:
702fcf033dSHans de Goede 		ret = pmic_bus_clrbits(AXP221_MISC_CTRL,
712fcf033dSHans de Goede 				       AXP221_MISC_CTRL_N_VBUSEN_FUNC);
722fcf033dSHans de Goede 		if (ret)
732fcf033dSHans de Goede 			return ret;
742fcf033dSHans de Goede 
752fcf033dSHans de Goede 		return axp_gpio_set_value(dev, pin, val);
762fcf033dSHans de Goede #endif
772fcf033dSHans de Goede 	default:
782fcf033dSHans de Goede 		reg = axp_get_gpio_ctrl_reg(pin);
792fcf033dSHans de Goede 		if (reg == 0)
802fcf033dSHans de Goede 			return -EINVAL;
812fcf033dSHans de Goede 
822fcf033dSHans de Goede 		return pmic_bus_write(reg, val ? AXP_GPIO_CTRL_OUTPUT_HIGH :
832fcf033dSHans de Goede 						 AXP_GPIO_CTRL_OUTPUT_LOW);
842fcf033dSHans de Goede 	}
852fcf033dSHans de Goede }
862fcf033dSHans de Goede 
872fcf033dSHans de Goede int axp_gpio_get_value(struct udevice *dev, unsigned pin)
882fcf033dSHans de Goede {
892fcf033dSHans de Goede 	u8 reg, val, mask;
902fcf033dSHans de Goede 	int ret;
912fcf033dSHans de Goede 
922fcf033dSHans de Goede 	switch (pin) {
932fcf033dSHans de Goede #ifndef CONFIG_AXP152_POWER /* NA on axp152 */
942fcf033dSHans de Goede 	case SUNXI_GPIO_AXP0_VBUS_DETECT:
952fcf033dSHans de Goede 		ret = pmic_bus_read(AXP_POWER_STATUS, &val);
962fcf033dSHans de Goede 		mask = AXP_POWER_STATUS_VBUS_PRESENT;
972fcf033dSHans de Goede 		break;
982fcf033dSHans de Goede #endif
992fcf033dSHans de Goede #ifdef CONFIG_AXP221_POWER /* Only available on axp221/axp223 */
1002fcf033dSHans de Goede 	case SUNXI_GPIO_AXP0_VBUS_ENABLE:
1012fcf033dSHans de Goede 		ret = pmic_bus_read(AXP221_VBUS_IPSOUT, &val);
1022fcf033dSHans de Goede 		mask = AXP221_VBUS_IPSOUT_DRIVEBUS;
1032fcf033dSHans de Goede 		break;
1042fcf033dSHans de Goede #endif
1052fcf033dSHans de Goede 	default:
1062fcf033dSHans de Goede 		reg = axp_get_gpio_ctrl_reg(pin);
1072fcf033dSHans de Goede 		if (reg == 0)
1082fcf033dSHans de Goede 			return -EINVAL;
1092fcf033dSHans de Goede 
1102fcf033dSHans de Goede 		ret = pmic_bus_read(AXP_GPIO_STATE, &val);
1112fcf033dSHans de Goede 		mask = 1 << (pin + AXP_GPIO_STATE_OFFSET);
1122fcf033dSHans de Goede 	}
1132fcf033dSHans de Goede 	if (ret)
1142fcf033dSHans de Goede 		return ret;
1152fcf033dSHans de Goede 
1162fcf033dSHans de Goede 	return (val & mask) ? 1 : 0;
1172fcf033dSHans de Goede }
1182fcf033dSHans de Goede 
1192fcf033dSHans de Goede int axp_gpio_set_value(struct udevice *dev, unsigned pin, int val)
1202fcf033dSHans de Goede {
1212fcf033dSHans de Goede 	u8 reg;
1222fcf033dSHans de Goede 
1232fcf033dSHans de Goede 	switch (pin) {
1242fcf033dSHans de Goede #ifdef CONFIG_AXP221_POWER /* Only available on axp221/axp223 */
1252fcf033dSHans de Goede 	case SUNXI_GPIO_AXP0_VBUS_ENABLE:
1262fcf033dSHans de Goede 		if (val)
1272fcf033dSHans de Goede 			return pmic_bus_setbits(AXP221_VBUS_IPSOUT,
1282fcf033dSHans de Goede 						AXP221_VBUS_IPSOUT_DRIVEBUS);
1292fcf033dSHans de Goede 		else
1302fcf033dSHans de Goede 			return pmic_bus_clrbits(AXP221_VBUS_IPSOUT,
1312fcf033dSHans de Goede 						AXP221_VBUS_IPSOUT_DRIVEBUS);
1322fcf033dSHans de Goede #endif
1332fcf033dSHans de Goede 	default:
1342fcf033dSHans de Goede 		reg = axp_get_gpio_ctrl_reg(pin);
1352fcf033dSHans de Goede 		if (reg == 0)
1362fcf033dSHans de Goede 			return -EINVAL;
1372fcf033dSHans de Goede 
1382fcf033dSHans de Goede 		return pmic_bus_write(reg, val ? AXP_GPIO_CTRL_OUTPUT_HIGH :
1392fcf033dSHans de Goede 						 AXP_GPIO_CTRL_OUTPUT_LOW);
1402fcf033dSHans de Goede 	}
1412fcf033dSHans de Goede }
1422fcf033dSHans de Goede 
143*f9b7a04bSHans de Goede #ifdef CONFIG_DM_GPIO
144*f9b7a04bSHans de Goede static const struct dm_gpio_ops gpio_axp_ops = {
145*f9b7a04bSHans de Goede 	.direction_input	= axp_gpio_direction_input,
146*f9b7a04bSHans de Goede 	.direction_output	= axp_gpio_direction_output,
147*f9b7a04bSHans de Goede 	.get_value		= axp_gpio_get_value,
148*f9b7a04bSHans de Goede 	.set_value		= axp_gpio_set_value,
149*f9b7a04bSHans de Goede };
150*f9b7a04bSHans de Goede 
151*f9b7a04bSHans de Goede static int gpio_axp_probe(struct udevice *dev)
152*f9b7a04bSHans de Goede {
153*f9b7a04bSHans de Goede 	struct gpio_dev_priv *uc_priv = dev_get_uclass_priv(dev);
154*f9b7a04bSHans de Goede 
155*f9b7a04bSHans de Goede 	/* Tell the uclass how many GPIOs we have */
156*f9b7a04bSHans de Goede 	uc_priv->bank_name = strdup(SUNXI_GPIO_AXP0_PREFIX);
157*f9b7a04bSHans de Goede 	uc_priv->gpio_count = SUNXI_GPIO_AXP0_GPIO_COUNT;
158*f9b7a04bSHans de Goede 
159*f9b7a04bSHans de Goede 	return 0;
160*f9b7a04bSHans de Goede }
161*f9b7a04bSHans de Goede 
162*f9b7a04bSHans de Goede U_BOOT_DRIVER(gpio_axp) = {
163*f9b7a04bSHans de Goede 	.name	= "gpio_axp",
164*f9b7a04bSHans de Goede 	.id	= UCLASS_GPIO,
165*f9b7a04bSHans de Goede 	.ops	= &gpio_axp_ops,
166*f9b7a04bSHans de Goede 	.probe	= gpio_axp_probe,
167*f9b7a04bSHans de Goede };
168*f9b7a04bSHans de Goede #endif
169*f9b7a04bSHans de Goede 
1702fcf033dSHans de Goede int axp_gpio_init(void)
1712fcf033dSHans de Goede {
172*f9b7a04bSHans de Goede 	__maybe_unused struct udevice *dev;
1732fcf033dSHans de Goede 	int ret;
1742fcf033dSHans de Goede 
1752fcf033dSHans de Goede 	ret = pmic_bus_init();
1762fcf033dSHans de Goede 	if (ret)
1772fcf033dSHans de Goede 		return ret;
1782fcf033dSHans de Goede 
179*f9b7a04bSHans de Goede #ifdef CONFIG_DM_GPIO
180*f9b7a04bSHans de Goede 	/* There is no devicetree support for the axp yet, so bind directly */
181*f9b7a04bSHans de Goede 	ret = device_bind_driver(dm_root(), "gpio_axp", "AXP-gpio", &dev);
182*f9b7a04bSHans de Goede 	if (ret)
183*f9b7a04bSHans de Goede 		return ret;
184*f9b7a04bSHans de Goede #endif
185*f9b7a04bSHans de Goede 
1862fcf033dSHans de Goede 	return 0;
1872fcf033dSHans de Goede }
188