xref: /rk3399_rockchip-uboot/board/technologic/ts4600/iomux.c (revision 4d6647ab17ab9d33c60f7a9f07576c5fbdf6336f)
1*d9e268edSSebastien Bourdelin /*
2*d9e268edSSebastien Bourdelin  * (C) Copyright 2016 Savoir-faire Linux Inc.
3*d9e268edSSebastien Bourdelin  *
4*d9e268edSSebastien Bourdelin  * Author: Sebastien Bourdelin <sebastien.bourdelin@savoirfairelinux.com>
5*d9e268edSSebastien Bourdelin  *
6*d9e268edSSebastien Bourdelin  * Based on work from TS7680 code by:
7*d9e268edSSebastien Bourdelin  *   Kris Bahnsen <kris@embeddedarm.com>
8*d9e268edSSebastien Bourdelin  *   Mark Featherston <mark@embeddedarm.com>
9*d9e268edSSebastien Bourdelin  *   https://github.com/embeddedarm/u-boot/tree/master/board/technologic/ts7680
10*d9e268edSSebastien Bourdelin  *
11*d9e268edSSebastien Bourdelin  * Derived from MX28EVK code by
12*d9e268edSSebastien Bourdelin  *   Freescale Semiconductor, Inc.
13*d9e268edSSebastien Bourdelin  *
14*d9e268edSSebastien Bourdelin  * SPDX-License-Identifier:	GPL-2.0+
15*d9e268edSSebastien Bourdelin  */
16*d9e268edSSebastien Bourdelin 
17*d9e268edSSebastien Bourdelin #include <common.h>
18*d9e268edSSebastien Bourdelin #include <config.h>
19*d9e268edSSebastien Bourdelin #include <asm/io.h>
20*d9e268edSSebastien Bourdelin #include <asm/arch/iomux-mx28.h>
21*d9e268edSSebastien Bourdelin #include <asm/arch/imx-regs.h>
22*d9e268edSSebastien Bourdelin #include <asm/arch/sys_proto.h>
23*d9e268edSSebastien Bourdelin 
24*d9e268edSSebastien Bourdelin #define	MUX_CONFIG_SSP0	(MXS_PAD_3V3 | MXS_PAD_8MA | MXS_PAD_PULLUP)
25*d9e268edSSebastien Bourdelin #define	MUX_CONFIG_EMI	(MXS_PAD_3V3 | MXS_PAD_12MA | MXS_PAD_NOPULL)
26*d9e268edSSebastien Bourdelin 
27*d9e268edSSebastien Bourdelin const iomux_cfg_t iomux_setup[] = {
28*d9e268edSSebastien Bourdelin 	/* DUART */
29*d9e268edSSebastien Bourdelin 	MX28_PAD_PWM0__DUART_RX,
30*d9e268edSSebastien Bourdelin 	MX28_PAD_PWM1__DUART_TX,
31*d9e268edSSebastien Bourdelin 
32*d9e268edSSebastien Bourdelin 	/* MMC0 */
33*d9e268edSSebastien Bourdelin 	MX28_PAD_SSP0_DATA0__SSP0_D0 | MUX_CONFIG_SSP0,
34*d9e268edSSebastien Bourdelin 	MX28_PAD_SSP0_DATA1__SSP0_D1 | MUX_CONFIG_SSP0,
35*d9e268edSSebastien Bourdelin 	MX28_PAD_SSP0_DATA2__SSP0_D2 | MUX_CONFIG_SSP0,
36*d9e268edSSebastien Bourdelin 	MX28_PAD_SSP0_DATA3__SSP0_D3 | MUX_CONFIG_SSP0,
37*d9e268edSSebastien Bourdelin 	MX28_PAD_SSP0_CMD__SSP0_CMD | MUX_CONFIG_SSP0,
38*d9e268edSSebastien Bourdelin 	MX28_PAD_SSP0_SCK__SSP0_SCK |
39*d9e268edSSebastien Bourdelin 		(MXS_PAD_12MA | MXS_PAD_3V3 | MXS_PAD_NOPULL),
40*d9e268edSSebastien Bourdelin 
41*d9e268edSSebastien Bourdelin 	/* MMC0 slot power enable */
42*d9e268edSSebastien Bourdelin 	MX28_PAD_PWM3__GPIO_3_28 |
43*d9e268edSSebastien Bourdelin 		(MXS_PAD_12MA | MXS_PAD_3V3 | MXS_PAD_PULLUP),
44*d9e268edSSebastien Bourdelin 
45*d9e268edSSebastien Bourdelin 	/* EMI */
46*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D00__EMI_DATA0 | MUX_CONFIG_EMI,
47*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D01__EMI_DATA1 | MUX_CONFIG_EMI,
48*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D02__EMI_DATA2 | MUX_CONFIG_EMI,
49*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D03__EMI_DATA3 | MUX_CONFIG_EMI,
50*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D04__EMI_DATA4 | MUX_CONFIG_EMI,
51*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D05__EMI_DATA5 | MUX_CONFIG_EMI,
52*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D06__EMI_DATA6 | MUX_CONFIG_EMI,
53*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D07__EMI_DATA7 | MUX_CONFIG_EMI,
54*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D08__EMI_DATA8 | MUX_CONFIG_EMI,
55*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D09__EMI_DATA9 | MUX_CONFIG_EMI,
56*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D10__EMI_DATA10 | MUX_CONFIG_EMI,
57*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D11__EMI_DATA11 | MUX_CONFIG_EMI,
58*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D12__EMI_DATA12 | MUX_CONFIG_EMI,
59*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D13__EMI_DATA13 | MUX_CONFIG_EMI,
60*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D14__EMI_DATA14 | MUX_CONFIG_EMI,
61*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_D15__EMI_DATA15 | MUX_CONFIG_EMI,
62*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_ODT0__EMI_ODT0 | MUX_CONFIG_EMI,
63*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_DQM0__EMI_DQM0 | MUX_CONFIG_EMI,
64*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_ODT1__EMI_ODT1 | MUX_CONFIG_EMI,
65*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_DQM1__EMI_DQM1 | MUX_CONFIG_EMI,
66*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_DDR_OPEN_FB__EMI_DDR_OPEN_FEEDBACK | MUX_CONFIG_EMI,
67*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_CLK__EMI_CLK | MUX_CONFIG_EMI,
68*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_DQS0__EMI_DQS0 | MUX_CONFIG_EMI,
69*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_DQS1__EMI_DQS1 | MUX_CONFIG_EMI,
70*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_DDR_OPEN__EMI_DDR_OPEN | MUX_CONFIG_EMI,
71*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A00__EMI_ADDR0 | MUX_CONFIG_EMI,
72*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A01__EMI_ADDR1 | MUX_CONFIG_EMI,
73*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A02__EMI_ADDR2 | MUX_CONFIG_EMI,
74*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A03__EMI_ADDR3 | MUX_CONFIG_EMI,
75*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A04__EMI_ADDR4 | MUX_CONFIG_EMI,
76*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A05__EMI_ADDR5 | MUX_CONFIG_EMI,
77*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A06__EMI_ADDR6 | MUX_CONFIG_EMI,
78*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A07__EMI_ADDR7 | MUX_CONFIG_EMI,
79*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A08__EMI_ADDR8 | MUX_CONFIG_EMI,
80*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A09__EMI_ADDR9 | MUX_CONFIG_EMI,
81*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A10__EMI_ADDR10 | MUX_CONFIG_EMI,
82*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A11__EMI_ADDR11 | MUX_CONFIG_EMI,
83*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A12__EMI_ADDR12 | MUX_CONFIG_EMI,
84*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A13__EMI_ADDR13 | MUX_CONFIG_EMI,
85*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_A14__EMI_ADDR14 | MUX_CONFIG_EMI,
86*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_BA0__EMI_BA0 | MUX_CONFIG_EMI,
87*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_BA1__EMI_BA1 | MUX_CONFIG_EMI,
88*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_BA2__EMI_BA2 | MUX_CONFIG_EMI,
89*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_CASN__EMI_CASN | MUX_CONFIG_EMI,
90*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_RASN__EMI_RASN | MUX_CONFIG_EMI,
91*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_WEN__EMI_WEN | MUX_CONFIG_EMI,
92*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_CE0N__EMI_CE0N | MUX_CONFIG_EMI,
93*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_CE1N__EMI_CE1N | MUX_CONFIG_EMI,
94*d9e268edSSebastien Bourdelin 	MX28_PAD_EMI_CKE__EMI_CKE | MUX_CONFIG_EMI,
95*d9e268edSSebastien Bourdelin 
96*d9e268edSSebastien Bourdelin 	/* I2C */
97*d9e268edSSebastien Bourdelin 	MX28_PAD_I2C0_SCL__I2C0_SCL,
98*d9e268edSSebastien Bourdelin 	MX28_PAD_I2C0_SDA__I2C0_SDA,
99*d9e268edSSebastien Bourdelin 
100*d9e268edSSebastien Bourdelin };
101*d9e268edSSebastien Bourdelin 
102*d9e268edSSebastien Bourdelin #define HW_DRAM_CTL29	(0x74 >> 2)
103*d9e268edSSebastien Bourdelin #define CS_MAP		0xf
104*d9e268edSSebastien Bourdelin #define COLUMN_SIZE	0x2
105*d9e268edSSebastien Bourdelin #define ADDR_PINS	0x1
106*d9e268edSSebastien Bourdelin #define APREBIT		0xa
107*d9e268edSSebastien Bourdelin 
108*d9e268edSSebastien Bourdelin #define HW_DRAM_CTL29_CONFIG	(CS_MAP << 24 | COLUMN_SIZE << 16 | \
109*d9e268edSSebastien Bourdelin 					ADDR_PINS << 8 | APREBIT)
110*d9e268edSSebastien Bourdelin 
111*d9e268edSSebastien Bourdelin #define HW_DRAM_CTL39	(0x9c >> 2)
112*d9e268edSSebastien Bourdelin #define TFAW		0xb
113*d9e268edSSebastien Bourdelin #define TDLL		0xc8
114*d9e268edSSebastien Bourdelin 
115*d9e268edSSebastien Bourdelin #define HW_DRAM_CTL39_CONFIG	(TFAW << 24 | TDLL)
116*d9e268edSSebastien Bourdelin 
117*d9e268edSSebastien Bourdelin #define HW_DRAM_CTL41	(0xa4 >> 2)
118*d9e268edSSebastien Bourdelin #define TPDEX		0x2
119*d9e268edSSebastien Bourdelin #define TRCD_INT	0x4
120*d9e268edSSebastien Bourdelin #define TRC		0xd
121*d9e268edSSebastien Bourdelin 
122*d9e268edSSebastien Bourdelin #define HW_DRAM_CTL41_CONFIG	(TPDEX << 24 | TRCD_INT << 8 | TRC)
123*d9e268edSSebastien Bourdelin 
124*d9e268edSSebastien Bourdelin #define HW_DRAM_CTL42	(0xa8 >> 2)
125*d9e268edSSebastien Bourdelin #define TRAS_MAX	0x36a6
126*d9e268edSSebastien Bourdelin #define TRAS_MIN	0xa
127*d9e268edSSebastien Bourdelin 
128*d9e268edSSebastien Bourdelin #define HW_DRAM_CTL42_CONFIG  (TRAS_MAX << 8 | TRAS_MIN)
129*d9e268edSSebastien Bourdelin 
130*d9e268edSSebastien Bourdelin #define HW_DRAM_CTL43	(0xac >> 2)
131*d9e268edSSebastien Bourdelin #define TRP		0x4
132*d9e268edSSebastien Bourdelin #define TRFC		0x27
133*d9e268edSSebastien Bourdelin #define TREF		0x2a0
134*d9e268edSSebastien Bourdelin 
135*d9e268edSSebastien Bourdelin #define HW_DRAM_CTL43_CONFIG (TRP << 24 | TRFC << 16 | TREF)
136*d9e268edSSebastien Bourdelin 
mxs_adjust_memory_params(uint32_t * dram_vals)137*d9e268edSSebastien Bourdelin void mxs_adjust_memory_params(uint32_t *dram_vals)
138*d9e268edSSebastien Bourdelin {
139*d9e268edSSebastien Bourdelin 	dram_vals[HW_DRAM_CTL29] = HW_DRAM_CTL29_CONFIG;
140*d9e268edSSebastien Bourdelin 	dram_vals[HW_DRAM_CTL39] = HW_DRAM_CTL39_CONFIG;
141*d9e268edSSebastien Bourdelin 	dram_vals[HW_DRAM_CTL41] = HW_DRAM_CTL41_CONFIG;
142*d9e268edSSebastien Bourdelin 	dram_vals[HW_DRAM_CTL42] = HW_DRAM_CTL42_CONFIG;
143*d9e268edSSebastien Bourdelin 	dram_vals[HW_DRAM_CTL43] = HW_DRAM_CTL43_CONFIG;
144*d9e268edSSebastien Bourdelin }
145*d9e268edSSebastien Bourdelin 
board_init_ll(const uint32_t arg,const uint32_t * resptr)146*d9e268edSSebastien Bourdelin void board_init_ll(const uint32_t arg, const uint32_t *resptr)
147*d9e268edSSebastien Bourdelin {
148*d9e268edSSebastien Bourdelin 	mxs_common_spl_init(arg, resptr, iomux_setup, ARRAY_SIZE(iomux_setup));
149*d9e268edSSebastien Bourdelin }
150