1*ae9996c8SStefan Roese /* 2*ae9996c8SStefan Roese * Altera SoCFPGA PinMux configuration 3*ae9996c8SStefan Roese * 4*ae9996c8SStefan Roese * SPDX-License-Identifier: BSD-3-Clause 5*ae9996c8SStefan Roese */ 6*ae9996c8SStefan Roese 7*ae9996c8SStefan Roese #ifndef __SOCFPGA_PINMUX_CONFIG_H__ 8*ae9996c8SStefan Roese #define __SOCFPGA_PINMUX_CONFIG_H__ 9*ae9996c8SStefan Roese 10*ae9996c8SStefan Roese const u8 sys_mgr_init_table[] = { 11*ae9996c8SStefan Roese 0, /* EMACIO0 */ 12*ae9996c8SStefan Roese 2, /* EMACIO1 */ 13*ae9996c8SStefan Roese 2, /* EMACIO2 */ 14*ae9996c8SStefan Roese 2, /* EMACIO3 */ 15*ae9996c8SStefan Roese 2, /* EMACIO4 */ 16*ae9996c8SStefan Roese 2, /* EMACIO5 */ 17*ae9996c8SStefan Roese 2, /* EMACIO6 */ 18*ae9996c8SStefan Roese 2, /* EMACIO7 */ 19*ae9996c8SStefan Roese 2, /* EMACIO8 */ 20*ae9996c8SStefan Roese 0, /* EMACIO9 */ 21*ae9996c8SStefan Roese 2, /* EMACIO10 */ 22*ae9996c8SStefan Roese 2, /* EMACIO11 */ 23*ae9996c8SStefan Roese 2, /* EMACIO12 */ 24*ae9996c8SStefan Roese 2, /* EMACIO13 */ 25*ae9996c8SStefan Roese 0, /* EMACIO14 */ 26*ae9996c8SStefan Roese 0, /* EMACIO15 */ 27*ae9996c8SStefan Roese 0, /* EMACIO16 */ 28*ae9996c8SStefan Roese 0, /* EMACIO17 */ 29*ae9996c8SStefan Roese 0, /* EMACIO18 */ 30*ae9996c8SStefan Roese 0, /* EMACIO19 */ 31*ae9996c8SStefan Roese 3, /* FLASHIO0 */ 32*ae9996c8SStefan Roese 0, /* FLASHIO1 */ 33*ae9996c8SStefan Roese 3, /* FLASHIO2 */ 34*ae9996c8SStefan Roese 3, /* FLASHIO3 */ 35*ae9996c8SStefan Roese 0, /* FLASHIO4 */ 36*ae9996c8SStefan Roese 0, /* FLASHIO5 */ 37*ae9996c8SStefan Roese 0, /* FLASHIO6 */ 38*ae9996c8SStefan Roese 0, /* FLASHIO7 */ 39*ae9996c8SStefan Roese 0, /* FLASHIO8 */ 40*ae9996c8SStefan Roese 3, /* FLASHIO9 */ 41*ae9996c8SStefan Roese 3, /* FLASHIO10 */ 42*ae9996c8SStefan Roese 3, /* FLASHIO11 */ 43*ae9996c8SStefan Roese 0, /* GENERALIO0 */ 44*ae9996c8SStefan Roese 1, /* GENERALIO1 */ 45*ae9996c8SStefan Roese 1, /* GENERALIO2 */ 46*ae9996c8SStefan Roese 1, /* GENERALIO3 */ 47*ae9996c8SStefan Roese 1, /* GENERALIO4 */ 48*ae9996c8SStefan Roese 0, /* GENERALIO5 */ 49*ae9996c8SStefan Roese 0, /* GENERALIO6 */ 50*ae9996c8SStefan Roese 1, /* GENERALIO7 */ 51*ae9996c8SStefan Roese 1, /* GENERALIO8 */ 52*ae9996c8SStefan Roese 0, /* GENERALIO9 */ 53*ae9996c8SStefan Roese 0, /* GENERALIO10 */ 54*ae9996c8SStefan Roese 0, /* GENERALIO11 */ 55*ae9996c8SStefan Roese 0, /* GENERALIO12 */ 56*ae9996c8SStefan Roese 0, /* GENERALIO13 */ 57*ae9996c8SStefan Roese 0, /* GENERALIO14 */ 58*ae9996c8SStefan Roese 0, /* GENERALIO15 */ 59*ae9996c8SStefan Roese 0, /* GENERALIO16 */ 60*ae9996c8SStefan Roese 0, /* GENERALIO17 */ 61*ae9996c8SStefan Roese 0, /* GENERALIO18 */ 62*ae9996c8SStefan Roese 0, /* GENERALIO19 */ 63*ae9996c8SStefan Roese 0, /* GENERALIO20 */ 64*ae9996c8SStefan Roese 0, /* GENERALIO21 */ 65*ae9996c8SStefan Roese 0, /* GENERALIO22 */ 66*ae9996c8SStefan Roese 0, /* GENERALIO23 */ 67*ae9996c8SStefan Roese 0, /* GENERALIO24 */ 68*ae9996c8SStefan Roese 0, /* GENERALIO25 */ 69*ae9996c8SStefan Roese 0, /* GENERALIO26 */ 70*ae9996c8SStefan Roese 0, /* GENERALIO27 */ 71*ae9996c8SStefan Roese 0, /* GENERALIO28 */ 72*ae9996c8SStefan Roese 0, /* GENERALIO29 */ 73*ae9996c8SStefan Roese 0, /* GENERALIO30 */ 74*ae9996c8SStefan Roese 0, /* GENERALIO31 */ 75*ae9996c8SStefan Roese 2, /* MIXED1IO0 */ 76*ae9996c8SStefan Roese 2, /* MIXED1IO1 */ 77*ae9996c8SStefan Roese 2, /* MIXED1IO2 */ 78*ae9996c8SStefan Roese 2, /* MIXED1IO3 */ 79*ae9996c8SStefan Roese 2, /* MIXED1IO4 */ 80*ae9996c8SStefan Roese 2, /* MIXED1IO5 */ 81*ae9996c8SStefan Roese 2, /* MIXED1IO6 */ 82*ae9996c8SStefan Roese 2, /* MIXED1IO7 */ 83*ae9996c8SStefan Roese 2, /* MIXED1IO8 */ 84*ae9996c8SStefan Roese 2, /* MIXED1IO9 */ 85*ae9996c8SStefan Roese 2, /* MIXED1IO10 */ 86*ae9996c8SStefan Roese 2, /* MIXED1IO11 */ 87*ae9996c8SStefan Roese 2, /* MIXED1IO12 */ 88*ae9996c8SStefan Roese 2, /* MIXED1IO13 */ 89*ae9996c8SStefan Roese 0, /* MIXED1IO14 */ 90*ae9996c8SStefan Roese 3, /* MIXED1IO15 */ 91*ae9996c8SStefan Roese 3, /* MIXED1IO16 */ 92*ae9996c8SStefan Roese 3, /* MIXED1IO17 */ 93*ae9996c8SStefan Roese 3, /* MIXED1IO18 */ 94*ae9996c8SStefan Roese 3, /* MIXED1IO19 */ 95*ae9996c8SStefan Roese 3, /* MIXED1IO20 */ 96*ae9996c8SStefan Roese 0, /* MIXED1IO21 */ 97*ae9996c8SStefan Roese 0, /* MIXED2IO0 */ 98*ae9996c8SStefan Roese 0, /* MIXED2IO1 */ 99*ae9996c8SStefan Roese 0, /* MIXED2IO2 */ 100*ae9996c8SStefan Roese 0, /* MIXED2IO3 */ 101*ae9996c8SStefan Roese 0, /* MIXED2IO4 */ 102*ae9996c8SStefan Roese 0, /* MIXED2IO5 */ 103*ae9996c8SStefan Roese 0, /* MIXED2IO6 */ 104*ae9996c8SStefan Roese 0, /* MIXED2IO7 */ 105*ae9996c8SStefan Roese 0, /* GPLINMUX48 */ 106*ae9996c8SStefan Roese 0, /* GPLINMUX49 */ 107*ae9996c8SStefan Roese 0, /* GPLINMUX50 */ 108*ae9996c8SStefan Roese 0, /* GPLINMUX51 */ 109*ae9996c8SStefan Roese 0, /* GPLINMUX52 */ 110*ae9996c8SStefan Roese 0, /* GPLINMUX53 */ 111*ae9996c8SStefan Roese 0, /* GPLINMUX54 */ 112*ae9996c8SStefan Roese 0, /* GPLINMUX55 */ 113*ae9996c8SStefan Roese 0, /* GPLINMUX56 */ 114*ae9996c8SStefan Roese 0, /* GPLINMUX57 */ 115*ae9996c8SStefan Roese 0, /* GPLINMUX58 */ 116*ae9996c8SStefan Roese 0, /* GPLINMUX59 */ 117*ae9996c8SStefan Roese 0, /* GPLINMUX60 */ 118*ae9996c8SStefan Roese 0, /* GPLINMUX61 */ 119*ae9996c8SStefan Roese 0, /* GPLINMUX62 */ 120*ae9996c8SStefan Roese 0, /* GPLINMUX63 */ 121*ae9996c8SStefan Roese 0, /* GPLINMUX64 */ 122*ae9996c8SStefan Roese 0, /* GPLINMUX65 */ 123*ae9996c8SStefan Roese 0, /* GPLINMUX66 */ 124*ae9996c8SStefan Roese 0, /* GPLINMUX67 */ 125*ae9996c8SStefan Roese 0, /* GPLINMUX68 */ 126*ae9996c8SStefan Roese 0, /* GPLINMUX69 */ 127*ae9996c8SStefan Roese 0, /* GPLINMUX70 */ 128*ae9996c8SStefan Roese 0, /* GPLMUX0 */ 129*ae9996c8SStefan Roese 1, /* GPLMUX1 */ 130*ae9996c8SStefan Roese 1, /* GPLMUX2 */ 131*ae9996c8SStefan Roese 1, /* GPLMUX3 */ 132*ae9996c8SStefan Roese 1, /* GPLMUX4 */ 133*ae9996c8SStefan Roese 1, /* GPLMUX5 */ 134*ae9996c8SStefan Roese 1, /* GPLMUX6 */ 135*ae9996c8SStefan Roese 1, /* GPLMUX7 */ 136*ae9996c8SStefan Roese 1, /* GPLMUX8 */ 137*ae9996c8SStefan Roese 0, /* GPLMUX9 */ 138*ae9996c8SStefan Roese 1, /* GPLMUX10 */ 139*ae9996c8SStefan Roese 1, /* GPLMUX11 */ 140*ae9996c8SStefan Roese 1, /* GPLMUX12 */ 141*ae9996c8SStefan Roese 1, /* GPLMUX13 */ 142*ae9996c8SStefan Roese 1, /* GPLMUX14 */ 143*ae9996c8SStefan Roese 1, /* GPLMUX15 */ 144*ae9996c8SStefan Roese 1, /* GPLMUX16 */ 145*ae9996c8SStefan Roese 1, /* GPLMUX17 */ 146*ae9996c8SStefan Roese 1, /* GPLMUX18 */ 147*ae9996c8SStefan Roese 1, /* GPLMUX19 */ 148*ae9996c8SStefan Roese 1, /* GPLMUX20 */ 149*ae9996c8SStefan Roese 1, /* GPLMUX21 */ 150*ae9996c8SStefan Roese 1, /* GPLMUX22 */ 151*ae9996c8SStefan Roese 1, /* GPLMUX23 */ 152*ae9996c8SStefan Roese 1, /* GPLMUX24 */ 153*ae9996c8SStefan Roese 1, /* GPLMUX25 */ 154*ae9996c8SStefan Roese 1, /* GPLMUX26 */ 155*ae9996c8SStefan Roese 1, /* GPLMUX27 */ 156*ae9996c8SStefan Roese 0, /* GPLMUX28 */ 157*ae9996c8SStefan Roese 1, /* GPLMUX29 */ 158*ae9996c8SStefan Roese 1, /* GPLMUX30 */ 159*ae9996c8SStefan Roese 1, /* GPLMUX31 */ 160*ae9996c8SStefan Roese 1, /* GPLMUX32 */ 161*ae9996c8SStefan Roese 1, /* GPLMUX33 */ 162*ae9996c8SStefan Roese 1, /* GPLMUX34 */ 163*ae9996c8SStefan Roese 0, /* GPLMUX35 */ 164*ae9996c8SStefan Roese 1, /* GPLMUX36 */ 165*ae9996c8SStefan Roese 0, /* GPLMUX37 */ 166*ae9996c8SStefan Roese 1, /* GPLMUX38 */ 167*ae9996c8SStefan Roese 1, /* GPLMUX39 */ 168*ae9996c8SStefan Roese 0, /* GPLMUX40 */ 169*ae9996c8SStefan Roese 0, /* GPLMUX41 */ 170*ae9996c8SStefan Roese 0, /* GPLMUX42 */ 171*ae9996c8SStefan Roese 0, /* GPLMUX43 */ 172*ae9996c8SStefan Roese 0, /* GPLMUX44 */ 173*ae9996c8SStefan Roese 1, /* GPLMUX45 */ 174*ae9996c8SStefan Roese 1, /* GPLMUX46 */ 175*ae9996c8SStefan Roese 1, /* GPLMUX47 */ 176*ae9996c8SStefan Roese 0, /* GPLMUX48 */ 177*ae9996c8SStefan Roese 1, /* GPLMUX49 */ 178*ae9996c8SStefan Roese 1, /* GPLMUX50 */ 179*ae9996c8SStefan Roese 1, /* GPLMUX51 */ 180*ae9996c8SStefan Roese 1, /* GPLMUX52 */ 181*ae9996c8SStefan Roese 0, /* GPLMUX53 */ 182*ae9996c8SStefan Roese 0, /* GPLMUX54 */ 183*ae9996c8SStefan Roese 1, /* GPLMUX55 */ 184*ae9996c8SStefan Roese 1, /* GPLMUX56 */ 185*ae9996c8SStefan Roese 0, /* GPLMUX57 */ 186*ae9996c8SStefan Roese 0, /* GPLMUX58 */ 187*ae9996c8SStefan Roese 0, /* GPLMUX59 */ 188*ae9996c8SStefan Roese 0, /* GPLMUX60 */ 189*ae9996c8SStefan Roese 0, /* GPLMUX61 */ 190*ae9996c8SStefan Roese 0, /* GPLMUX62 */ 191*ae9996c8SStefan Roese 1, /* GPLMUX63 */ 192*ae9996c8SStefan Roese 1, /* GPLMUX64 */ 193*ae9996c8SStefan Roese 1, /* GPLMUX65 */ 194*ae9996c8SStefan Roese 1, /* GPLMUX66 */ 195*ae9996c8SStefan Roese 1, /* GPLMUX67 */ 196*ae9996c8SStefan Roese 1, /* GPLMUX68 */ 197*ae9996c8SStefan Roese 1, /* GPLMUX69 */ 198*ae9996c8SStefan Roese 1, /* GPLMUX70 */ 199*ae9996c8SStefan Roese 0, /* NANDUSEFPGA */ 200*ae9996c8SStefan Roese 0, /* UART0USEFPGA */ 201*ae9996c8SStefan Roese 0, /* RGMII1USEFPGA */ 202*ae9996c8SStefan Roese 0, /* SPIS0USEFPGA */ 203*ae9996c8SStefan Roese 0, /* CAN0USEFPGA */ 204*ae9996c8SStefan Roese 0, /* I2C0USEFPGA */ 205*ae9996c8SStefan Roese 0, /* SDMMCUSEFPGA */ 206*ae9996c8SStefan Roese 0, /* QSPIUSEFPGA */ 207*ae9996c8SStefan Roese 0, /* SPIS1USEFPGA */ 208*ae9996c8SStefan Roese 0, /* RGMII0USEFPGA */ 209*ae9996c8SStefan Roese 0, /* UART1USEFPGA */ 210*ae9996c8SStefan Roese 0, /* CAN1USEFPGA */ 211*ae9996c8SStefan Roese 0, /* USB1USEFPGA */ 212*ae9996c8SStefan Roese 0, /* I2C3USEFPGA */ 213*ae9996c8SStefan Roese 0, /* I2C2USEFPGA */ 214*ae9996c8SStefan Roese 0, /* I2C1USEFPGA */ 215*ae9996c8SStefan Roese 0, /* SPIM1USEFPGA */ 216*ae9996c8SStefan Roese 0, /* USB0USEFPGA */ 217*ae9996c8SStefan Roese 0 /* SPIM0USEFPGA */ 218*ae9996c8SStefan Roese }; 219*ae9996c8SStefan Roese #endif /* __SOCFPGA_PINMUX_CONFIG_H__ */ 220