xref: /rk3399_rockchip-uboot/board/samtec/vining_fpga/qts/pll_config.h (revision dc557e9a1fe00ca9d884bd88feef5bebf23fede4)
1*569a191aSMarek Vasut /*
2*569a191aSMarek Vasut  * Altera SoCFPGA Clock and PLL configuration
3*569a191aSMarek Vasut  *
4*569a191aSMarek Vasut  * SPDX-License-Identifier:	BSD-3-Clause
5*569a191aSMarek Vasut  */
6*569a191aSMarek Vasut 
7*569a191aSMarek Vasut #ifndef __SOCFPGA_PLL_CONFIG_H__
8*569a191aSMarek Vasut #define __SOCFPGA_PLL_CONFIG_H__
9*569a191aSMarek Vasut 
10*569a191aSMarek Vasut #define CONFIG_HPS_DBCTRL_STAYOSC1 1
11*569a191aSMarek Vasut 
12*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_VCO_DENOM 0
13*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_VCO_NUMER 63
14*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_MPUCLK_CNT 0
15*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_MAINCLK_CNT 0
16*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_DBGATCLK_CNT 0
17*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_MAINQSPICLK_CNT 3
18*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_MAINNANDSDMMCCLK_CNT 511
19*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_CFGS2FUSER0CLK_CNT 15
20*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_MAINDIV_L3MPCLK 1
21*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_MAINDIV_L3SPCLK 1
22*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_MAINDIV_L4MPCLK 1
23*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_MAINDIV_L4SPCLK 1
24*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_DBGDIV_DBGATCLK 0
25*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_DBGDIV_DBGCLK 1
26*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_TRACEDIV_TRACECLK 0
27*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_L4SRC_L4MP 1
28*569a191aSMarek Vasut #define CONFIG_HPS_MAINPLLGRP_L4SRC_L4SP 1
29*569a191aSMarek Vasut 
30*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_VCO_DENOM 0
31*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_VCO_NUMER 39
32*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_VCO_PSRC 0
33*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_EMAC0CLK_CNT 3
34*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_EMAC1CLK_CNT 3
35*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_PERQSPICLK_CNT 511
36*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_PERNANDSDMMCCLK_CNT 511
37*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_PERBASECLK_CNT 4
38*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_S2FUSER1CLK_CNT 511
39*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_DIV_USBCLK 0
40*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_DIV_SPIMCLK 0
41*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_DIV_CAN0CLK 4
42*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_DIV_CAN1CLK 4
43*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_GPIODIV_GPIODBCLK 6249
44*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_SRC_SDMMC 2
45*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_SRC_NAND 2
46*569a191aSMarek Vasut #define CONFIG_HPS_PERPLLGRP_SRC_QSPI 1
47*569a191aSMarek Vasut 
48*569a191aSMarek Vasut #define CONFIG_HPS_SDRPLLGRP_VCO_DENOM 0
49*569a191aSMarek Vasut #define CONFIG_HPS_SDRPLLGRP_VCO_NUMER 31
50*569a191aSMarek Vasut #define CONFIG_HPS_SDRPLLGRP_VCO_SSRC 0
51*569a191aSMarek Vasut #define CONFIG_HPS_SDRPLLGRP_DDRDQSCLK_CNT 1
52*569a191aSMarek Vasut #define CONFIG_HPS_SDRPLLGRP_DDRDQSCLK_PHASE 0
53*569a191aSMarek Vasut #define CONFIG_HPS_SDRPLLGRP_DDR2XDQSCLK_CNT 0
54*569a191aSMarek Vasut #define CONFIG_HPS_SDRPLLGRP_DDR2XDQSCLK_PHASE 0
55*569a191aSMarek Vasut #define CONFIG_HPS_SDRPLLGRP_DDRDQCLK_CNT 1
56*569a191aSMarek Vasut #define CONFIG_HPS_SDRPLLGRP_DDRDQCLK_PHASE 4
57*569a191aSMarek Vasut #define CONFIG_HPS_SDRPLLGRP_S2FUSER2CLK_CNT 5
58*569a191aSMarek Vasut #define CONFIG_HPS_SDRPLLGRP_S2FUSER2CLK_PHASE 0
59*569a191aSMarek Vasut 
60*569a191aSMarek Vasut #define CONFIG_HPS_CLK_OSC1_HZ 25000000
61*569a191aSMarek Vasut #define CONFIG_HPS_CLK_OSC2_HZ 25000000
62*569a191aSMarek Vasut #define CONFIG_HPS_CLK_F2S_SDR_REF_HZ 0
63*569a191aSMarek Vasut #define CONFIG_HPS_CLK_F2S_PER_REF_HZ 0
64*569a191aSMarek Vasut #define CONFIG_HPS_CLK_MAINVCO_HZ 1600000000
65*569a191aSMarek Vasut #define CONFIG_HPS_CLK_PERVCO_HZ 1000000000
66*569a191aSMarek Vasut #define CONFIG_HPS_CLK_SDRVCO_HZ 800000000
67*569a191aSMarek Vasut #define CONFIG_HPS_CLK_OSC1_HZ 25000000
68*569a191aSMarek Vasut #define CONFIG_HPS_CLK_OSC2_HZ 25000000
69*569a191aSMarek Vasut #define CONFIG_HPS_CLK_F2S_SDR_REF_HZ 0
70*569a191aSMarek Vasut #define CONFIG_HPS_CLK_F2S_PER_REF_HZ 0
71*569a191aSMarek Vasut #define CONFIG_HPS_CLK_MAINVCO_HZ 1600000000
72*569a191aSMarek Vasut #define CONFIG_HPS_CLK_PERVCO_HZ 1000000000
73*569a191aSMarek Vasut #define CONFIG_HPS_CLK_EMAC0_HZ 250000000
74*569a191aSMarek Vasut #define CONFIG_HPS_CLK_EMAC1_HZ 250000000
75*569a191aSMarek Vasut #define CONFIG_HPS_CLK_USBCLK_HZ 200000000
76*569a191aSMarek Vasut #define CONFIG_HPS_CLK_NAND_HZ 488281
77*569a191aSMarek Vasut #define CONFIG_HPS_CLK_SDMMC_HZ 1953125
78*569a191aSMarek Vasut #define CONFIG_HPS_CLK_QSPI_HZ 400000000
79*569a191aSMarek Vasut #define CONFIG_HPS_CLK_SPIM_HZ 200000000
80*569a191aSMarek Vasut #define CONFIG_HPS_CLK_CAN0_HZ 12500000
81*569a191aSMarek Vasut #define CONFIG_HPS_CLK_CAN1_HZ 12500000
82*569a191aSMarek Vasut #define CONFIG_HPS_CLK_GPIODB_HZ 32000
83*569a191aSMarek Vasut #define CONFIG_HPS_CLK_L4_MP_HZ 100000000
84*569a191aSMarek Vasut #define CONFIG_HPS_CLK_L4_SP_HZ 100000000
85*569a191aSMarek Vasut 
86*569a191aSMarek Vasut #define CONFIG_HPS_ALTERAGRP_MPUCLK 1
87*569a191aSMarek Vasut #define CONFIG_HPS_ALTERAGRP_MAINCLK 3
88*569a191aSMarek Vasut #define CONFIG_HPS_ALTERAGRP_DBGATCLK 3
89*569a191aSMarek Vasut 
90*569a191aSMarek Vasut 
91*569a191aSMarek Vasut #endif /* __SOCFPGA_PLL_CONFIG_H__ */
92