xref: /rk3399_rockchip-uboot/board/samtec/vining_fpga/qts/pinmux_config.h (revision dc557e9a1fe00ca9d884bd88feef5bebf23fede4)
1*569a191aSMarek Vasut /*
2*569a191aSMarek Vasut  * Altera SoCFPGA PinMux configuration
3*569a191aSMarek Vasut  *
4*569a191aSMarek Vasut  * SPDX-License-Identifier:	BSD-3-Clause
5*569a191aSMarek Vasut  */
6*569a191aSMarek Vasut 
7*569a191aSMarek Vasut #ifndef __SOCFPGA_PINMUX_CONFIG_H__
8*569a191aSMarek Vasut #define __SOCFPGA_PINMUX_CONFIG_H__
9*569a191aSMarek Vasut 
10*569a191aSMarek Vasut const u8 sys_mgr_init_table[] = {
11*569a191aSMarek Vasut 	0, /* EMACIO0 */
12*569a191aSMarek Vasut 	2, /* EMACIO1 */
13*569a191aSMarek Vasut 	2, /* EMACIO2 */
14*569a191aSMarek Vasut 	2, /* EMACIO3 */
15*569a191aSMarek Vasut 	2, /* EMACIO4 */
16*569a191aSMarek Vasut 	2, /* EMACIO5 */
17*569a191aSMarek Vasut 	2, /* EMACIO6 */
18*569a191aSMarek Vasut 	2, /* EMACIO7 */
19*569a191aSMarek Vasut 	2, /* EMACIO8 */
20*569a191aSMarek Vasut 	0, /* EMACIO9 */
21*569a191aSMarek Vasut 	2, /* EMACIO10 */
22*569a191aSMarek Vasut 	2, /* EMACIO11 */
23*569a191aSMarek Vasut 	2, /* EMACIO12 */
24*569a191aSMarek Vasut 	2, /* EMACIO13 */
25*569a191aSMarek Vasut 	0, /* EMACIO14 */
26*569a191aSMarek Vasut 	0, /* EMACIO15 */
27*569a191aSMarek Vasut 	0, /* EMACIO16 */
28*569a191aSMarek Vasut 	0, /* EMACIO17 */
29*569a191aSMarek Vasut 	0, /* EMACIO18 */
30*569a191aSMarek Vasut 	0, /* EMACIO19 */
31*569a191aSMarek Vasut 	2, /* FLASHIO0 */
32*569a191aSMarek Vasut 	2, /* FLASHIO1 */
33*569a191aSMarek Vasut 	2, /* FLASHIO2 */
34*569a191aSMarek Vasut 	2, /* FLASHIO3 */
35*569a191aSMarek Vasut 	2, /* FLASHIO4 */
36*569a191aSMarek Vasut 	2, /* FLASHIO5 */
37*569a191aSMarek Vasut 	2, /* FLASHIO6 */
38*569a191aSMarek Vasut 	2, /* FLASHIO7 */
39*569a191aSMarek Vasut 	2, /* FLASHIO8 */
40*569a191aSMarek Vasut 	2, /* FLASHIO9 */
41*569a191aSMarek Vasut 	2, /* FLASHIO10 */
42*569a191aSMarek Vasut 	2, /* FLASHIO11 */
43*569a191aSMarek Vasut 	0, /* GENERALIO0 */
44*569a191aSMarek Vasut 	1, /* GENERALIO1 */
45*569a191aSMarek Vasut 	1, /* GENERALIO2 */
46*569a191aSMarek Vasut 	1, /* GENERALIO3 */
47*569a191aSMarek Vasut 	1, /* GENERALIO4 */
48*569a191aSMarek Vasut 	0, /* GENERALIO5 */
49*569a191aSMarek Vasut 	0, /* GENERALIO6 */
50*569a191aSMarek Vasut 	1, /* GENERALIO7 */
51*569a191aSMarek Vasut 	1, /* GENERALIO8 */
52*569a191aSMarek Vasut 	3, /* GENERALIO9 */
53*569a191aSMarek Vasut 	3, /* GENERALIO10 */
54*569a191aSMarek Vasut 	3, /* GENERALIO11 */
55*569a191aSMarek Vasut 	3, /* GENERALIO12 */
56*569a191aSMarek Vasut 	0, /* GENERALIO13 */
57*569a191aSMarek Vasut 	0, /* GENERALIO14 */
58*569a191aSMarek Vasut 	2, /* GENERALIO15 */
59*569a191aSMarek Vasut 	2, /* GENERALIO16 */
60*569a191aSMarek Vasut 	0, /* GENERALIO17 */
61*569a191aSMarek Vasut 	0, /* GENERALIO18 */
62*569a191aSMarek Vasut 	0, /* GENERALIO19 */
63*569a191aSMarek Vasut 	0, /* GENERALIO20 */
64*569a191aSMarek Vasut 	0, /* GENERALIO21 */
65*569a191aSMarek Vasut 	0, /* GENERALIO22 */
66*569a191aSMarek Vasut 	0, /* GENERALIO23 */
67*569a191aSMarek Vasut 	0, /* GENERALIO24 */
68*569a191aSMarek Vasut 	0, /* GENERALIO25 */
69*569a191aSMarek Vasut 	0, /* GENERALIO26 */
70*569a191aSMarek Vasut 	0, /* GENERALIO27 */
71*569a191aSMarek Vasut 	0, /* GENERALIO28 */
72*569a191aSMarek Vasut 	0, /* GENERALIO29 */
73*569a191aSMarek Vasut 	0, /* GENERALIO30 */
74*569a191aSMarek Vasut 	0, /* GENERALIO31 */
75*569a191aSMarek Vasut 	2, /* MIXED1IO0 */
76*569a191aSMarek Vasut 	2, /* MIXED1IO1 */
77*569a191aSMarek Vasut 	2, /* MIXED1IO2 */
78*569a191aSMarek Vasut 	2, /* MIXED1IO3 */
79*569a191aSMarek Vasut 	2, /* MIXED1IO4 */
80*569a191aSMarek Vasut 	2, /* MIXED1IO5 */
81*569a191aSMarek Vasut 	2, /* MIXED1IO6 */
82*569a191aSMarek Vasut 	2, /* MIXED1IO7 */
83*569a191aSMarek Vasut 	2, /* MIXED1IO8 */
84*569a191aSMarek Vasut 	2, /* MIXED1IO9 */
85*569a191aSMarek Vasut 	2, /* MIXED1IO10 */
86*569a191aSMarek Vasut 	2, /* MIXED1IO11 */
87*569a191aSMarek Vasut 	2, /* MIXED1IO12 */
88*569a191aSMarek Vasut 	2, /* MIXED1IO13 */
89*569a191aSMarek Vasut 	2, /* MIXED1IO14 */
90*569a191aSMarek Vasut 	3, /* MIXED1IO15 */
91*569a191aSMarek Vasut 	3, /* MIXED1IO16 */
92*569a191aSMarek Vasut 	3, /* MIXED1IO17 */
93*569a191aSMarek Vasut 	3, /* MIXED1IO18 */
94*569a191aSMarek Vasut 	3, /* MIXED1IO19 */
95*569a191aSMarek Vasut 	3, /* MIXED1IO20 */
96*569a191aSMarek Vasut 	0, /* MIXED1IO21 */
97*569a191aSMarek Vasut 	0, /* MIXED2IO0 */
98*569a191aSMarek Vasut 	0, /* MIXED2IO1 */
99*569a191aSMarek Vasut 	0, /* MIXED2IO2 */
100*569a191aSMarek Vasut 	0, /* MIXED2IO3 */
101*569a191aSMarek Vasut 	0, /* MIXED2IO4 */
102*569a191aSMarek Vasut 	0, /* MIXED2IO5 */
103*569a191aSMarek Vasut 	0, /* MIXED2IO6 */
104*569a191aSMarek Vasut 	0, /* MIXED2IO7 */
105*569a191aSMarek Vasut 	0, /* GPLINMUX48 */
106*569a191aSMarek Vasut 	0, /* GPLINMUX49 */
107*569a191aSMarek Vasut 	0, /* GPLINMUX50 */
108*569a191aSMarek Vasut 	0, /* GPLINMUX51 */
109*569a191aSMarek Vasut 	0, /* GPLINMUX52 */
110*569a191aSMarek Vasut 	0, /* GPLINMUX53 */
111*569a191aSMarek Vasut 	0, /* GPLINMUX54 */
112*569a191aSMarek Vasut 	0, /* GPLINMUX55 */
113*569a191aSMarek Vasut 	0, /* GPLINMUX56 */
114*569a191aSMarek Vasut 	0, /* GPLINMUX57 */
115*569a191aSMarek Vasut 	0, /* GPLINMUX58 */
116*569a191aSMarek Vasut 	0, /* GPLINMUX59 */
117*569a191aSMarek Vasut 	0, /* GPLINMUX60 */
118*569a191aSMarek Vasut 	0, /* GPLINMUX61 */
119*569a191aSMarek Vasut 	0, /* GPLINMUX62 */
120*569a191aSMarek Vasut 	0, /* GPLINMUX63 */
121*569a191aSMarek Vasut 	0, /* GPLINMUX64 */
122*569a191aSMarek Vasut 	0, /* GPLINMUX65 */
123*569a191aSMarek Vasut 	0, /* GPLINMUX66 */
124*569a191aSMarek Vasut 	0, /* GPLINMUX67 */
125*569a191aSMarek Vasut 	0, /* GPLINMUX68 */
126*569a191aSMarek Vasut 	0, /* GPLINMUX69 */
127*569a191aSMarek Vasut 	0, /* GPLINMUX70 */
128*569a191aSMarek Vasut 	1, /* GPLMUX0 */
129*569a191aSMarek Vasut 	1, /* GPLMUX1 */
130*569a191aSMarek Vasut 	1, /* GPLMUX2 */
131*569a191aSMarek Vasut 	1, /* GPLMUX3 */
132*569a191aSMarek Vasut 	1, /* GPLMUX4 */
133*569a191aSMarek Vasut 	1, /* GPLMUX5 */
134*569a191aSMarek Vasut 	1, /* GPLMUX6 */
135*569a191aSMarek Vasut 	1, /* GPLMUX7 */
136*569a191aSMarek Vasut 	1, /* GPLMUX8 */
137*569a191aSMarek Vasut 	1, /* GPLMUX9 */
138*569a191aSMarek Vasut 	1, /* GPLMUX10 */
139*569a191aSMarek Vasut 	1, /* GPLMUX11 */
140*569a191aSMarek Vasut 	1, /* GPLMUX12 */
141*569a191aSMarek Vasut 	1, /* GPLMUX13 */
142*569a191aSMarek Vasut 	1, /* GPLMUX14 */
143*569a191aSMarek Vasut 	1, /* GPLMUX15 */
144*569a191aSMarek Vasut 	1, /* GPLMUX16 */
145*569a191aSMarek Vasut 	1, /* GPLMUX17 */
146*569a191aSMarek Vasut 	1, /* GPLMUX18 */
147*569a191aSMarek Vasut 	1, /* GPLMUX19 */
148*569a191aSMarek Vasut 	1, /* GPLMUX20 */
149*569a191aSMarek Vasut 	1, /* GPLMUX21 */
150*569a191aSMarek Vasut 	1, /* GPLMUX22 */
151*569a191aSMarek Vasut 	1, /* GPLMUX23 */
152*569a191aSMarek Vasut 	1, /* GPLMUX24 */
153*569a191aSMarek Vasut 	1, /* GPLMUX25 */
154*569a191aSMarek Vasut 	1, /* GPLMUX26 */
155*569a191aSMarek Vasut 	1, /* GPLMUX27 */
156*569a191aSMarek Vasut 	1, /* GPLMUX28 */
157*569a191aSMarek Vasut 	1, /* GPLMUX29 */
158*569a191aSMarek Vasut 	1, /* GPLMUX30 */
159*569a191aSMarek Vasut 	1, /* GPLMUX31 */
160*569a191aSMarek Vasut 	1, /* GPLMUX32 */
161*569a191aSMarek Vasut 	1, /* GPLMUX33 */
162*569a191aSMarek Vasut 	1, /* GPLMUX34 */
163*569a191aSMarek Vasut 	1, /* GPLMUX35 */
164*569a191aSMarek Vasut 	1, /* GPLMUX36 */
165*569a191aSMarek Vasut 	1, /* GPLMUX37 */
166*569a191aSMarek Vasut 	1, /* GPLMUX38 */
167*569a191aSMarek Vasut 	1, /* GPLMUX39 */
168*569a191aSMarek Vasut 	1, /* GPLMUX40 */
169*569a191aSMarek Vasut 	1, /* GPLMUX41 */
170*569a191aSMarek Vasut 	1, /* GPLMUX42 */
171*569a191aSMarek Vasut 	1, /* GPLMUX43 */
172*569a191aSMarek Vasut 	1, /* GPLMUX44 */
173*569a191aSMarek Vasut 	1, /* GPLMUX45 */
174*569a191aSMarek Vasut 	1, /* GPLMUX46 */
175*569a191aSMarek Vasut 	1, /* GPLMUX47 */
176*569a191aSMarek Vasut 	1, /* GPLMUX48 */
177*569a191aSMarek Vasut 	1, /* GPLMUX49 */
178*569a191aSMarek Vasut 	1, /* GPLMUX50 */
179*569a191aSMarek Vasut 	1, /* GPLMUX51 */
180*569a191aSMarek Vasut 	1, /* GPLMUX52 */
181*569a191aSMarek Vasut 	1, /* GPLMUX53 */
182*569a191aSMarek Vasut 	1, /* GPLMUX54 */
183*569a191aSMarek Vasut 	1, /* GPLMUX55 */
184*569a191aSMarek Vasut 	1, /* GPLMUX56 */
185*569a191aSMarek Vasut 	1, /* GPLMUX57 */
186*569a191aSMarek Vasut 	1, /* GPLMUX58 */
187*569a191aSMarek Vasut 	1, /* GPLMUX59 */
188*569a191aSMarek Vasut 	1, /* GPLMUX60 */
189*569a191aSMarek Vasut 	1, /* GPLMUX61 */
190*569a191aSMarek Vasut 	1, /* GPLMUX62 */
191*569a191aSMarek Vasut 	1, /* GPLMUX63 */
192*569a191aSMarek Vasut 	1, /* GPLMUX64 */
193*569a191aSMarek Vasut 	1, /* GPLMUX65 */
194*569a191aSMarek Vasut 	1, /* GPLMUX66 */
195*569a191aSMarek Vasut 	1, /* GPLMUX67 */
196*569a191aSMarek Vasut 	1, /* GPLMUX68 */
197*569a191aSMarek Vasut 	1, /* GPLMUX69 */
198*569a191aSMarek Vasut 	1, /* GPLMUX70 */
199*569a191aSMarek Vasut 	0, /* NANDUSEFPGA */
200*569a191aSMarek Vasut 	0, /* UART0USEFPGA */
201*569a191aSMarek Vasut 	0, /* RGMII1USEFPGA */
202*569a191aSMarek Vasut 	1, /* SPIS0USEFPGA */
203*569a191aSMarek Vasut 	0, /* CAN0USEFPGA */
204*569a191aSMarek Vasut 	0, /* I2C0USEFPGA */
205*569a191aSMarek Vasut 	0, /* SDMMCUSEFPGA */
206*569a191aSMarek Vasut 	0, /* QSPIUSEFPGA */
207*569a191aSMarek Vasut 	1, /* SPIS1USEFPGA */
208*569a191aSMarek Vasut 	1, /* RGMII0USEFPGA */
209*569a191aSMarek Vasut 	0, /* UART1USEFPGA */
210*569a191aSMarek Vasut 	0, /* CAN1USEFPGA */
211*569a191aSMarek Vasut 	0, /* USB1USEFPGA */
212*569a191aSMarek Vasut 	0, /* I2C3USEFPGA */
213*569a191aSMarek Vasut 	0, /* I2C2USEFPGA */
214*569a191aSMarek Vasut 	0, /* I2C1USEFPGA */
215*569a191aSMarek Vasut 	0, /* SPIM1USEFPGA */
216*569a191aSMarek Vasut 	0, /* USB0USEFPGA */
217*569a191aSMarek Vasut 	0 /* SPIM0USEFPGA */
218*569a191aSMarek Vasut };
219*569a191aSMarek Vasut #endif /* __SOCFPGA_PINMUX_CONFIG_H__ */
220