1730d2544SChristoph Fritz /* 2730d2544SChristoph Fritz * Copyright (C) 2016 samtec automotive software & electronics gmbh 3730d2544SChristoph Fritz * 4730d2544SChristoph Fritz * Author: Christoph Fritz <chf.fritz@googlemail.com> 5730d2544SChristoph Fritz * 6730d2544SChristoph Fritz * SPDX-License-Identifier: GPL-2.0+ 7730d2544SChristoph Fritz */ 8730d2544SChristoph Fritz 9730d2544SChristoph Fritz #include <asm/arch/clock.h> 10730d2544SChristoph Fritz #include <asm/arch/crm_regs.h> 11730d2544SChristoph Fritz #include <asm/arch/iomux.h> 12730d2544SChristoph Fritz #include <asm/arch/imx-regs.h> 13730d2544SChristoph Fritz #include <asm/arch/mx6-pins.h> 14730d2544SChristoph Fritz #include <asm/arch/sys_proto.h> 15730d2544SChristoph Fritz #include <asm/gpio.h> 16552a848eSStefano Babic #include <asm/mach-imx/iomux-v3.h> 17730d2544SChristoph Fritz #include <asm/io.h> 18552a848eSStefano Babic #include <asm/mach-imx/mxc_i2c.h> 19730d2544SChristoph Fritz #include <linux/sizes.h> 20730d2544SChristoph Fritz #include <common.h> 21730d2544SChristoph Fritz #include <fsl_esdhc.h> 22730d2544SChristoph Fritz #include <mmc.h> 23730d2544SChristoph Fritz #include <i2c.h> 24730d2544SChristoph Fritz #include <miiphy.h> 25730d2544SChristoph Fritz #include <netdev.h> 26730d2544SChristoph Fritz #include <power/pmic.h> 27730d2544SChristoph Fritz #include <power/pfuze100_pmic.h> 28730d2544SChristoph Fritz #include <usb.h> 29730d2544SChristoph Fritz #include <usb/ehci-ci.h> 30730d2544SChristoph Fritz #include <pwm.h> 31730d2544SChristoph Fritz #include <wait_bit.h> 32730d2544SChristoph Fritz 33730d2544SChristoph Fritz DECLARE_GLOBAL_DATA_PTR; 34730d2544SChristoph Fritz 35730d2544SChristoph Fritz #define UART_PAD_CTRL (PAD_CTL_HYS | PAD_CTL_PUS_100K_UP | \ 36730d2544SChristoph Fritz PAD_CTL_PKE | PAD_CTL_SPEED_MED | PAD_CTL_DSE_40ohm | \ 37730d2544SChristoph Fritz PAD_CTL_SRE_FAST) 38730d2544SChristoph Fritz 39730d2544SChristoph Fritz #define ENET_PAD_CTRL (PAD_CTL_PUS_100K_UP | PAD_CTL_PKE | \ 40730d2544SChristoph Fritz PAD_CTL_SPEED_HIGH | PAD_CTL_DSE_48ohm | \ 41730d2544SChristoph Fritz PAD_CTL_SRE_FAST) 42730d2544SChristoph Fritz 43730d2544SChristoph Fritz #define ENET_CLK_PAD_CTRL PAD_CTL_DSE_34ohm 44730d2544SChristoph Fritz 45730d2544SChristoph Fritz #define ENET_RX_PAD_CTRL (PAD_CTL_PKE | \ 46730d2544SChristoph Fritz PAD_CTL_PUS_100K_DOWN | PAD_CTL_SPEED_HIGH | \ 47730d2544SChristoph Fritz PAD_CTL_SRE_FAST) 48730d2544SChristoph Fritz 49730d2544SChristoph Fritz #define I2C_PAD_CTRL (PAD_CTL_HYS | PAD_CTL_PUS_100K_UP | \ 50730d2544SChristoph Fritz PAD_CTL_PKE | PAD_CTL_ODE | PAD_CTL_SPEED_MED | \ 51730d2544SChristoph Fritz PAD_CTL_DSE_40ohm) 52730d2544SChristoph Fritz 53730d2544SChristoph Fritz #define USDHC_CLK_PAD_CTRL (PAD_CTL_HYS | PAD_CTL_SPEED_MED | \ 54730d2544SChristoph Fritz PAD_CTL_DSE_80ohm | PAD_CTL_SRE_FAST) 55730d2544SChristoph Fritz 56730d2544SChristoph Fritz #define USDHC_PAD_CTRL (PAD_CTL_HYS | PAD_CTL_PUS_47K_UP | \ 57730d2544SChristoph Fritz PAD_CTL_PKE | PAD_CTL_SPEED_MED | PAD_CTL_DSE_80ohm | \ 58730d2544SChristoph Fritz PAD_CTL_SRE_FAST) 59730d2544SChristoph Fritz 60730d2544SChristoph Fritz #define GPIO_PAD_CTRL (PAD_CTL_HYS | PAD_CTL_PUS_100K_UP | \ 61730d2544SChristoph Fritz PAD_CTL_PKE) 62730d2544SChristoph Fritz 63730d2544SChristoph Fritz int dram_init(void) 64730d2544SChristoph Fritz { 65730d2544SChristoph Fritz gd->ram_size = imx_ddr_size(); 66730d2544SChristoph Fritz 67730d2544SChristoph Fritz return 0; 68730d2544SChristoph Fritz } 69730d2544SChristoph Fritz 70730d2544SChristoph Fritz static iomux_v3_cfg_t const uart1_pads[] = { 71730d2544SChristoph Fritz MX6_PAD_GPIO1_IO04__UART1_TX | MUX_PAD_CTRL(UART_PAD_CTRL), 72730d2544SChristoph Fritz MX6_PAD_GPIO1_IO05__UART1_RX | MUX_PAD_CTRL(UART_PAD_CTRL), 73730d2544SChristoph Fritz }; 74730d2544SChristoph Fritz 75730d2544SChristoph Fritz static iomux_v3_cfg_t const usdhc2_pads[] = { 76730d2544SChristoph Fritz MX6_PAD_SD2_CLK__USDHC2_CLK | MUX_PAD_CTRL(USDHC_CLK_PAD_CTRL), 77730d2544SChristoph Fritz MX6_PAD_SD2_CMD__USDHC2_CMD | MUX_PAD_CTRL(USDHC_PAD_CTRL), 78730d2544SChristoph Fritz MX6_PAD_SD2_DATA0__USDHC2_DATA0 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 79730d2544SChristoph Fritz MX6_PAD_SD2_DATA1__USDHC2_DATA1 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 80730d2544SChristoph Fritz MX6_PAD_SD2_DATA2__USDHC2_DATA2 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 81730d2544SChristoph Fritz MX6_PAD_SD2_DATA3__USDHC2_DATA3 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 82730d2544SChristoph Fritz MX6_PAD_LCD1_VSYNC__GPIO3_IO_28 | MUX_PAD_CTRL(GPIO_PAD_CTRL), 83730d2544SChristoph Fritz }; 84730d2544SChristoph Fritz 85730d2544SChristoph Fritz static iomux_v3_cfg_t const usdhc4_pads[] = { 86730d2544SChristoph Fritz MX6_PAD_SD4_CLK__USDHC4_CLK | MUX_PAD_CTRL(USDHC_CLK_PAD_CTRL), 87730d2544SChristoph Fritz MX6_PAD_SD4_CMD__USDHC4_CMD | MUX_PAD_CTRL(USDHC_PAD_CTRL), 88730d2544SChristoph Fritz MX6_PAD_SD4_DATA0__USDHC4_DATA0 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 89730d2544SChristoph Fritz MX6_PAD_SD4_DATA1__USDHC4_DATA1 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 90730d2544SChristoph Fritz MX6_PAD_SD4_DATA2__USDHC4_DATA2 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 91730d2544SChristoph Fritz MX6_PAD_SD4_DATA3__USDHC4_DATA3 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 92730d2544SChristoph Fritz MX6_PAD_SD4_DATA4__USDHC4_DATA4 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 93730d2544SChristoph Fritz MX6_PAD_SD4_DATA5__USDHC4_DATA5 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 94730d2544SChristoph Fritz MX6_PAD_SD4_DATA6__USDHC4_DATA6 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 95730d2544SChristoph Fritz MX6_PAD_SD4_DATA7__USDHC4_DATA7 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 96730d2544SChristoph Fritz }; 97730d2544SChristoph Fritz 98730d2544SChristoph Fritz static iomux_v3_cfg_t const fec1_pads[] = { 99730d2544SChristoph Fritz MX6_PAD_ENET1_MDC__ENET1_MDC | MUX_PAD_CTRL(ENET_PAD_CTRL), 100730d2544SChristoph Fritz MX6_PAD_ENET1_MDIO__ENET1_MDIO | MUX_PAD_CTRL(ENET_PAD_CTRL), 101730d2544SChristoph Fritz MX6_PAD_RGMII1_RD0__ENET1_RX_DATA_0 | MUX_PAD_CTRL(ENET_RX_PAD_CTRL), 102730d2544SChristoph Fritz MX6_PAD_RGMII1_RD1__ENET1_RX_DATA_1 | MUX_PAD_CTRL(ENET_RX_PAD_CTRL), 103730d2544SChristoph Fritz MX6_PAD_RGMII1_TD0__ENET1_TX_DATA_0 | MUX_PAD_CTRL(ENET_PAD_CTRL), 104730d2544SChristoph Fritz MX6_PAD_RGMII1_TD1__ENET1_TX_DATA_1 | MUX_PAD_CTRL(ENET_PAD_CTRL), 105730d2544SChristoph Fritz MX6_PAD_RGMII1_RX_CTL__ENET1_RX_EN | MUX_PAD_CTRL(ENET_RX_PAD_CTRL), 106730d2544SChristoph Fritz MX6_PAD_RGMII1_TX_CTL__ENET1_TX_EN | MUX_PAD_CTRL(ENET_PAD_CTRL), 107730d2544SChristoph Fritz MX6_PAD_ENET1_TX_CLK__ENET1_REF_CLK1 | MUX_PAD_CTRL(ENET_CLK_PAD_CTRL) | 108730d2544SChristoph Fritz MUX_MODE_SION, 109730d2544SChristoph Fritz /* LAN8720 PHY Reset */ 110730d2544SChristoph Fritz MX6_PAD_RGMII1_TD3__GPIO5_IO_9 | MUX_PAD_CTRL(NO_PAD_CTRL), 111730d2544SChristoph Fritz }; 112730d2544SChristoph Fritz 113730d2544SChristoph Fritz static iomux_v3_cfg_t const pwm_led_pads[] = { 114730d2544SChristoph Fritz MX6_PAD_RGMII2_RD2__PWM2_OUT | MUX_PAD_CTRL(NO_PAD_CTRL), /* green */ 115730d2544SChristoph Fritz MX6_PAD_RGMII2_TD2__PWM6_OUT | MUX_PAD_CTRL(NO_PAD_CTRL), /* red */ 116730d2544SChristoph Fritz MX6_PAD_RGMII2_RD3__PWM1_OUT | MUX_PAD_CTRL(NO_PAD_CTRL), /* blue */ 117730d2544SChristoph Fritz }; 118730d2544SChristoph Fritz 119730d2544SChristoph Fritz static void setup_iomux_uart(void) 120730d2544SChristoph Fritz { 121730d2544SChristoph Fritz imx_iomux_v3_setup_multiple_pads(uart1_pads, ARRAY_SIZE(uart1_pads)); 122730d2544SChristoph Fritz } 123730d2544SChristoph Fritz 124730d2544SChristoph Fritz #define PHY_RESET IMX_GPIO_NR(5, 9) 125730d2544SChristoph Fritz 126730d2544SChristoph Fritz int board_eth_init(bd_t *bis) 127730d2544SChristoph Fritz { 128730d2544SChristoph Fritz struct iomuxc *iomuxc_regs = (struct iomuxc *)IOMUXC_BASE_ADDR; 129730d2544SChristoph Fritz int ret; 130730d2544SChristoph Fritz unsigned char eth1addr[6]; 131730d2544SChristoph Fritz 132730d2544SChristoph Fritz /* just to get secound mac address */ 133730d2544SChristoph Fritz imx_get_mac_from_fuse(1, eth1addr); 134730d2544SChristoph Fritz if (!getenv("eth1addr") && is_valid_ethaddr(eth1addr)) 135*fd1e959eSSimon Glass eth_env_set_enetaddr("eth1addr", eth1addr); 136730d2544SChristoph Fritz 137730d2544SChristoph Fritz imx_iomux_v3_setup_multiple_pads(fec1_pads, ARRAY_SIZE(fec1_pads)); 138730d2544SChristoph Fritz 139730d2544SChristoph Fritz /* 140730d2544SChristoph Fritz * Generate phy reference clock via pin IOMUX ENET_REF_CLK1/2 by erasing 141730d2544SChristoph Fritz * ENET1/2_TX_CLK_DIR gpr1[14:13], so that reference clock is driven by 142730d2544SChristoph Fritz * ref_enetpll0/1 and enable ENET1/2_TX_CLK output driver. 143730d2544SChristoph Fritz */ 144730d2544SChristoph Fritz clrsetbits_le32(&iomuxc_regs->gpr[1], 145730d2544SChristoph Fritz IOMUX_GPR1_FEC1_CLOCK_MUX2_SEL_MASK | 146730d2544SChristoph Fritz IOMUX_GPR1_FEC2_CLOCK_MUX2_SEL_MASK, 147730d2544SChristoph Fritz IOMUX_GPR1_FEC1_CLOCK_MUX1_SEL_MASK | 148730d2544SChristoph Fritz IOMUX_GPR1_FEC2_CLOCK_MUX1_SEL_MASK); 149730d2544SChristoph Fritz 150730d2544SChristoph Fritz ret = enable_fec_anatop_clock(0, ENET_50MHZ); 151730d2544SChristoph Fritz if (ret) 152730d2544SChristoph Fritz goto eth_fail; 153730d2544SChristoph Fritz 154730d2544SChristoph Fritz /* reset phy */ 155730d2544SChristoph Fritz gpio_direction_output(PHY_RESET, 0); 156730d2544SChristoph Fritz mdelay(16); 157730d2544SChristoph Fritz gpio_set_value(PHY_RESET, 1); 158730d2544SChristoph Fritz mdelay(1); 159730d2544SChristoph Fritz 160730d2544SChristoph Fritz ret = fecmxc_initialize_multi(bis, 0, CONFIG_FEC_MXC_PHYADDR, 161730d2544SChristoph Fritz IMX_FEC_BASE); 162730d2544SChristoph Fritz if (ret) 163730d2544SChristoph Fritz goto eth_fail; 164730d2544SChristoph Fritz 165730d2544SChristoph Fritz return ret; 166730d2544SChristoph Fritz 167730d2544SChristoph Fritz eth_fail: 168730d2544SChristoph Fritz printf("FEC MXC: %s:failed (%i)\n", __func__, ret); 169730d2544SChristoph Fritz gpio_set_value(PHY_RESET, 0); 170730d2544SChristoph Fritz return ret; 171730d2544SChristoph Fritz } 172730d2544SChristoph Fritz 173730d2544SChristoph Fritz #define PC MUX_PAD_CTRL(I2C_PAD_CTRL) 174730d2544SChristoph Fritz /* I2C1 for PMIC */ 175730d2544SChristoph Fritz static struct i2c_pads_info i2c_pad_info1 = { 176730d2544SChristoph Fritz .scl = { 177730d2544SChristoph Fritz .i2c_mode = MX6_PAD_GPIO1_IO00__I2C1_SCL | PC, 178730d2544SChristoph Fritz .gpio_mode = MX6_PAD_GPIO1_IO00__GPIO1_IO_0 | PC, 179730d2544SChristoph Fritz .gp = IMX_GPIO_NR(1, 0), 180730d2544SChristoph Fritz }, 181730d2544SChristoph Fritz .sda = { 182730d2544SChristoph Fritz .i2c_mode = MX6_PAD_GPIO1_IO01__I2C1_SDA | PC, 183730d2544SChristoph Fritz .gpio_mode = MX6_PAD_GPIO1_IO01__GPIO1_IO_1 | PC, 184730d2544SChristoph Fritz .gp = IMX_GPIO_NR(1, 1), 185730d2544SChristoph Fritz }, 186730d2544SChristoph Fritz }; 187730d2544SChristoph Fritz 188730d2544SChristoph Fritz static struct pmic *pfuze_init(unsigned char i2cbus) 189730d2544SChristoph Fritz { 190730d2544SChristoph Fritz struct pmic *p; 191730d2544SChristoph Fritz int ret; 192730d2544SChristoph Fritz u32 reg; 193730d2544SChristoph Fritz 194730d2544SChristoph Fritz ret = power_pfuze100_init(i2cbus); 195730d2544SChristoph Fritz if (ret) 196730d2544SChristoph Fritz return NULL; 197730d2544SChristoph Fritz 198730d2544SChristoph Fritz p = pmic_get("PFUZE100"); 199730d2544SChristoph Fritz ret = pmic_probe(p); 200730d2544SChristoph Fritz if (ret) 201730d2544SChristoph Fritz return NULL; 202730d2544SChristoph Fritz 203730d2544SChristoph Fritz pmic_reg_read(p, PFUZE100_DEVICEID, ®); 204730d2544SChristoph Fritz printf("PMIC: PFUZE100 ID=0x%02x\n", reg); 205730d2544SChristoph Fritz 206730d2544SChristoph Fritz /* Set SW1AB stanby volage to 0.975V */ 207730d2544SChristoph Fritz pmic_reg_read(p, PFUZE100_SW1ABSTBY, ®); 208730d2544SChristoph Fritz reg &= ~SW1x_STBY_MASK; 209730d2544SChristoph Fritz reg |= SW1x_0_975V; 210730d2544SChristoph Fritz pmic_reg_write(p, PFUZE100_SW1ABSTBY, reg); 211730d2544SChristoph Fritz 212730d2544SChristoph Fritz /* Set SW1AB/VDDARM step ramp up time from 16us to 4us/25mV */ 213730d2544SChristoph Fritz pmic_reg_read(p, PFUZE100_SW1ABCONF, ®); 214730d2544SChristoph Fritz reg &= ~SW1xCONF_DVSSPEED_MASK; 215730d2544SChristoph Fritz reg |= SW1xCONF_DVSSPEED_4US; 216730d2544SChristoph Fritz pmic_reg_write(p, PFUZE100_SW1ABCONF, reg); 217730d2544SChristoph Fritz 218730d2544SChristoph Fritz /* Set SW1C standby voltage to 0.975V */ 219730d2544SChristoph Fritz pmic_reg_read(p, PFUZE100_SW1CSTBY, ®); 220730d2544SChristoph Fritz reg &= ~SW1x_STBY_MASK; 221730d2544SChristoph Fritz reg |= SW1x_0_975V; 222730d2544SChristoph Fritz pmic_reg_write(p, PFUZE100_SW1CSTBY, reg); 223730d2544SChristoph Fritz 224730d2544SChristoph Fritz /* Set SW1C/VDDSOC step ramp up time from 16us to 4us/25mV */ 225730d2544SChristoph Fritz pmic_reg_read(p, PFUZE100_SW1CCONF, ®); 226730d2544SChristoph Fritz reg &= ~SW1xCONF_DVSSPEED_MASK; 227730d2544SChristoph Fritz reg |= SW1xCONF_DVSSPEED_4US; 228730d2544SChristoph Fritz pmic_reg_write(p, PFUZE100_SW1CCONF, reg); 229730d2544SChristoph Fritz 230730d2544SChristoph Fritz return p; 231730d2544SChristoph Fritz } 232730d2544SChristoph Fritz 233730d2544SChristoph Fritz static int pfuze_mode_init(struct pmic *p, u32 mode) 234730d2544SChristoph Fritz { 235730d2544SChristoph Fritz unsigned char offset, i, switch_num; 236730d2544SChristoph Fritz u32 id; 237730d2544SChristoph Fritz int ret; 238730d2544SChristoph Fritz 239730d2544SChristoph Fritz pmic_reg_read(p, PFUZE100_DEVICEID, &id); 240730d2544SChristoph Fritz id = id & 0xf; 241730d2544SChristoph Fritz 242730d2544SChristoph Fritz if (id == 0) { 243730d2544SChristoph Fritz switch_num = 6; 244730d2544SChristoph Fritz offset = PFUZE100_SW1CMODE; 245730d2544SChristoph Fritz } else if (id == 1) { 246730d2544SChristoph Fritz switch_num = 4; 247730d2544SChristoph Fritz offset = PFUZE100_SW2MODE; 248730d2544SChristoph Fritz } else { 249730d2544SChristoph Fritz printf("Not supported, id=%d\n", id); 250730d2544SChristoph Fritz return -EINVAL; 251730d2544SChristoph Fritz } 252730d2544SChristoph Fritz 253730d2544SChristoph Fritz ret = pmic_reg_write(p, PFUZE100_SW1ABMODE, mode); 254730d2544SChristoph Fritz if (ret < 0) { 255730d2544SChristoph Fritz printf("Set SW1AB mode error!\n"); 256730d2544SChristoph Fritz return ret; 257730d2544SChristoph Fritz } 258730d2544SChristoph Fritz 259730d2544SChristoph Fritz for (i = 0; i < switch_num - 1; i++) { 260730d2544SChristoph Fritz ret = pmic_reg_write(p, offset + i * SWITCH_SIZE, mode); 261730d2544SChristoph Fritz if (ret < 0) { 262730d2544SChristoph Fritz printf("Set switch 0x%x mode error!\n", 263730d2544SChristoph Fritz offset + i * SWITCH_SIZE); 264730d2544SChristoph Fritz return ret; 265730d2544SChristoph Fritz } 266730d2544SChristoph Fritz } 267730d2544SChristoph Fritz 268730d2544SChristoph Fritz return ret; 269730d2544SChristoph Fritz } 270730d2544SChristoph Fritz 271730d2544SChristoph Fritz int power_init_board(void) 272730d2544SChristoph Fritz { 273730d2544SChristoph Fritz struct pmic *p; 274730d2544SChristoph Fritz int ret; 275730d2544SChristoph Fritz 276730d2544SChristoph Fritz p = pfuze_init(I2C_PMIC); 277730d2544SChristoph Fritz if (!p) 278730d2544SChristoph Fritz return -ENODEV; 279730d2544SChristoph Fritz 280730d2544SChristoph Fritz ret = pfuze_mode_init(p, APS_PFM); 281730d2544SChristoph Fritz if (ret < 0) 282730d2544SChristoph Fritz return ret; 283730d2544SChristoph Fritz 284730d2544SChristoph Fritz return 0; 285730d2544SChristoph Fritz } 286730d2544SChristoph Fritz 287730d2544SChristoph Fritz #ifdef CONFIG_USB_EHCI_MX6 288730d2544SChristoph Fritz static iomux_v3_cfg_t const usb_otg_pads[] = { 289730d2544SChristoph Fritz /* OGT1 */ 290730d2544SChristoph Fritz MX6_PAD_GPIO1_IO09__USB_OTG1_PWR | MUX_PAD_CTRL(NO_PAD_CTRL), 291730d2544SChristoph Fritz MX6_PAD_GPIO1_IO10__ANATOP_OTG1_ID | MUX_PAD_CTRL(NO_PAD_CTRL), 292730d2544SChristoph Fritz /* OTG2 */ 293730d2544SChristoph Fritz MX6_PAD_GPIO1_IO12__USB_OTG2_PWR | MUX_PAD_CTRL(NO_PAD_CTRL) 294730d2544SChristoph Fritz }; 295730d2544SChristoph Fritz 296730d2544SChristoph Fritz static void setup_iomux_usb(void) 297730d2544SChristoph Fritz { 298730d2544SChristoph Fritz imx_iomux_v3_setup_multiple_pads(usb_otg_pads, 299730d2544SChristoph Fritz ARRAY_SIZE(usb_otg_pads)); 300730d2544SChristoph Fritz } 301730d2544SChristoph Fritz 302730d2544SChristoph Fritz int board_usb_phy_mode(int port) 303730d2544SChristoph Fritz { 304730d2544SChristoph Fritz if (port == 1) 305730d2544SChristoph Fritz return USB_INIT_HOST; 306730d2544SChristoph Fritz else 307730d2544SChristoph Fritz return usb_phy_mode(port); 308730d2544SChristoph Fritz } 309730d2544SChristoph Fritz #endif 310730d2544SChristoph Fritz 311730d2544SChristoph Fritz #ifdef CONFIG_PWM_IMX 312730d2544SChristoph Fritz static int set_pwm_leds(void) 313730d2544SChristoph Fritz { 314730d2544SChristoph Fritz int ret; 315730d2544SChristoph Fritz 316730d2544SChristoph Fritz imx_iomux_v3_setup_multiple_pads(pwm_led_pads, 317730d2544SChristoph Fritz ARRAY_SIZE(pwm_led_pads)); 318730d2544SChristoph Fritz /* enable backlight PWM 2, green LED */ 319730d2544SChristoph Fritz ret = pwm_init(1, 0, 0); 320730d2544SChristoph Fritz if (ret) 321730d2544SChristoph Fritz goto error; 322730d2544SChristoph Fritz /* duty cycle 200ns, period: 8000ns */ 323730d2544SChristoph Fritz ret = pwm_config(1, 200, 8000); 324730d2544SChristoph Fritz if (ret) 325730d2544SChristoph Fritz goto error; 326730d2544SChristoph Fritz ret = pwm_enable(1); 327730d2544SChristoph Fritz if (ret) 328730d2544SChristoph Fritz goto error; 329730d2544SChristoph Fritz 330730d2544SChristoph Fritz /* enable backlight PWM 1, blue LED */ 331730d2544SChristoph Fritz ret = pwm_init(0, 0, 0); 332730d2544SChristoph Fritz if (ret) 333730d2544SChristoph Fritz goto error; 334730d2544SChristoph Fritz /* duty cycle 200ns, period: 8000ns */ 335730d2544SChristoph Fritz ret = pwm_config(0, 200, 8000); 336730d2544SChristoph Fritz if (ret) 337730d2544SChristoph Fritz goto error; 338730d2544SChristoph Fritz ret = pwm_enable(0); 339730d2544SChristoph Fritz if (ret) 340730d2544SChristoph Fritz goto error; 341730d2544SChristoph Fritz 342730d2544SChristoph Fritz /* enable backlight PWM 6, red LED */ 343730d2544SChristoph Fritz ret = pwm_init(5, 0, 0); 344730d2544SChristoph Fritz if (ret) 345730d2544SChristoph Fritz goto error; 346730d2544SChristoph Fritz /* duty cycle 200ns, period: 8000ns */ 347730d2544SChristoph Fritz ret = pwm_config(5, 200, 8000); 348730d2544SChristoph Fritz if (ret) 349730d2544SChristoph Fritz goto error; 350730d2544SChristoph Fritz ret = pwm_enable(5); 351730d2544SChristoph Fritz 352730d2544SChristoph Fritz error: 353730d2544SChristoph Fritz return ret; 354730d2544SChristoph Fritz } 355730d2544SChristoph Fritz #else 356730d2544SChristoph Fritz static int set_pwm_leds(void) 357730d2544SChristoph Fritz { 358730d2544SChristoph Fritz return 0; 359730d2544SChristoph Fritz } 360730d2544SChristoph Fritz #endif 361730d2544SChristoph Fritz 362730d2544SChristoph Fritz #define ADCx_HC0 0x00 363730d2544SChristoph Fritz #define ADCx_HS 0x08 364730d2544SChristoph Fritz #define ADCx_HS_C0 BIT(0) 365730d2544SChristoph Fritz #define ADCx_R0 0x0c 366730d2544SChristoph Fritz #define ADCx_CFG 0x14 367730d2544SChristoph Fritz #define ADCx_CFG_SWMODE 0x308 368730d2544SChristoph Fritz #define ADCx_GC 0x18 369730d2544SChristoph Fritz #define ADCx_GC_CAL BIT(7) 370730d2544SChristoph Fritz 371730d2544SChristoph Fritz static int read_adc(u32 *val) 372730d2544SChristoph Fritz { 373730d2544SChristoph Fritz int ret; 374730d2544SChristoph Fritz void __iomem *b = map_physmem(ADC1_BASE_ADDR, 0x100, MAP_NOCACHE); 375730d2544SChristoph Fritz 376730d2544SChristoph Fritz /* use software mode */ 377730d2544SChristoph Fritz writel(ADCx_CFG_SWMODE, b + ADCx_CFG); 378730d2544SChristoph Fritz 379730d2544SChristoph Fritz /* start auto calibration */ 380730d2544SChristoph Fritz setbits_le32(b + ADCx_GC, ADCx_GC_CAL); 381730d2544SChristoph Fritz ret = wait_for_bit("ADC", b + ADCx_GC, ADCx_GC_CAL, ADCx_GC_CAL, 10, 0); 382730d2544SChristoph Fritz if (ret) 383730d2544SChristoph Fritz goto adc_exit; 384730d2544SChristoph Fritz 385730d2544SChristoph Fritz /* start conversion */ 386730d2544SChristoph Fritz writel(0, b + ADCx_HC0); 387730d2544SChristoph Fritz 388730d2544SChristoph Fritz /* wait for conversion */ 389730d2544SChristoph Fritz ret = wait_for_bit("ADC", b + ADCx_HS, ADCx_HS_C0, ADCx_HS_C0, 10, 0); 390730d2544SChristoph Fritz if (ret) 391730d2544SChristoph Fritz goto adc_exit; 392730d2544SChristoph Fritz 393730d2544SChristoph Fritz /* read result */ 394730d2544SChristoph Fritz *val = readl(b + ADCx_R0); 395730d2544SChristoph Fritz 396730d2544SChristoph Fritz adc_exit: 397730d2544SChristoph Fritz if (ret) 398730d2544SChristoph Fritz printf("ADC failure (ret=%i)\n", ret); 399730d2544SChristoph Fritz unmap_physmem(b, MAP_NOCACHE); 400730d2544SChristoph Fritz return ret; 401730d2544SChristoph Fritz } 402730d2544SChristoph Fritz 403730d2544SChristoph Fritz #define VAL_UPPER 2498 404730d2544SChristoph Fritz #define VAL_LOWER 1550 405730d2544SChristoph Fritz 406730d2544SChristoph Fritz static int set_pin_state(void) 407730d2544SChristoph Fritz { 408730d2544SChristoph Fritz u32 val; 409730d2544SChristoph Fritz int ret; 410730d2544SChristoph Fritz 411730d2544SChristoph Fritz ret = read_adc(&val); 412730d2544SChristoph Fritz if (ret) 413730d2544SChristoph Fritz return ret; 414730d2544SChristoph Fritz 415730d2544SChristoph Fritz if (val >= VAL_UPPER) 416382bee57SSimon Glass env_set("pin_state", "connected"); 417730d2544SChristoph Fritz else if (val < VAL_UPPER && val > VAL_LOWER) 418382bee57SSimon Glass env_set("pin_state", "open"); 419730d2544SChristoph Fritz else 420382bee57SSimon Glass env_set("pin_state", "button"); 421730d2544SChristoph Fritz 422730d2544SChristoph Fritz return ret; 423730d2544SChristoph Fritz } 424730d2544SChristoph Fritz 425730d2544SChristoph Fritz int board_late_init(void) 426730d2544SChristoph Fritz { 427730d2544SChristoph Fritz int ret; 428730d2544SChristoph Fritz 429730d2544SChristoph Fritz ret = set_pwm_leds(); 430730d2544SChristoph Fritz if (ret) 431730d2544SChristoph Fritz return ret; 432730d2544SChristoph Fritz 433730d2544SChristoph Fritz ret = set_pin_state(); 434730d2544SChristoph Fritz 435730d2544SChristoph Fritz return ret; 436730d2544SChristoph Fritz } 437730d2544SChristoph Fritz 438730d2544SChristoph Fritz int board_early_init_f(void) 439730d2544SChristoph Fritz { 440730d2544SChristoph Fritz setup_iomux_uart(); 441730d2544SChristoph Fritz 442730d2544SChristoph Fritz setup_iomux_usb(); 443730d2544SChristoph Fritz 444730d2544SChristoph Fritz return 0; 445730d2544SChristoph Fritz } 446730d2544SChristoph Fritz 447730d2544SChristoph Fritz static struct fsl_esdhc_cfg usdhc_cfg[2] = { 448730d2544SChristoph Fritz {USDHC4_BASE_ADDR, 0, 8}, 449730d2544SChristoph Fritz {USDHC2_BASE_ADDR, 0, 4}, 450730d2544SChristoph Fritz }; 451730d2544SChristoph Fritz 452730d2544SChristoph Fritz #define USDHC2_CD_GPIO IMX_GPIO_NR(3, 28) 453730d2544SChristoph Fritz 454730d2544SChristoph Fritz int board_mmc_getcd(struct mmc *mmc) 455730d2544SChristoph Fritz { 456730d2544SChristoph Fritz struct fsl_esdhc_cfg *cfg = (struct fsl_esdhc_cfg *)mmc->priv; 457730d2544SChristoph Fritz 458730d2544SChristoph Fritz if (cfg->esdhc_base == USDHC4_BASE_ADDR) 459730d2544SChristoph Fritz return 1; 460730d2544SChristoph Fritz if (cfg->esdhc_base == USDHC2_BASE_ADDR) 461730d2544SChristoph Fritz return !gpio_get_value(USDHC2_CD_GPIO); 462730d2544SChristoph Fritz 463730d2544SChristoph Fritz return -EINVAL; 464730d2544SChristoph Fritz } 465730d2544SChristoph Fritz 466730d2544SChristoph Fritz int board_mmc_init(bd_t *bis) 467730d2544SChristoph Fritz { 468730d2544SChristoph Fritz int ret; 469730d2544SChristoph Fritz 470730d2544SChristoph Fritz /* 471730d2544SChristoph Fritz * According to the board_mmc_init() the following map is done: 472730d2544SChristoph Fritz * (U-Boot device node) (Physical Port) 473730d2544SChristoph Fritz * mmc0 USDHC4 474730d2544SChristoph Fritz * mmc1 USDHC2 475730d2544SChristoph Fritz */ 476730d2544SChristoph Fritz imx_iomux_v3_setup_multiple_pads( 477730d2544SChristoph Fritz usdhc4_pads, ARRAY_SIZE(usdhc4_pads)); 478730d2544SChristoph Fritz usdhc_cfg[0].sdhc_clk = mxc_get_clock(MXC_ESDHC4_CLK); 479730d2544SChristoph Fritz 480730d2544SChristoph Fritz imx_iomux_v3_setup_multiple_pads( 481730d2544SChristoph Fritz usdhc2_pads, ARRAY_SIZE(usdhc2_pads)); 482730d2544SChristoph Fritz gpio_direction_input(USDHC2_CD_GPIO); 483730d2544SChristoph Fritz usdhc_cfg[1].sdhc_clk = mxc_get_clock(MXC_ESDHC2_CLK); 484730d2544SChristoph Fritz 485730d2544SChristoph Fritz ret = fsl_esdhc_initialize(bis, &usdhc_cfg[0]); 486730d2544SChristoph Fritz if (ret) { 487730d2544SChristoph Fritz printf("Warning: failed to initialize USDHC4\n"); 488730d2544SChristoph Fritz return ret; 489730d2544SChristoph Fritz } 490730d2544SChristoph Fritz 491730d2544SChristoph Fritz ret = fsl_esdhc_initialize(bis, &usdhc_cfg[1]); 492730d2544SChristoph Fritz if (ret) { 493730d2544SChristoph Fritz printf("Warning: failed to initialize USDHC2\n"); 494730d2544SChristoph Fritz return ret; 495730d2544SChristoph Fritz } 496730d2544SChristoph Fritz 497730d2544SChristoph Fritz return 0; 498730d2544SChristoph Fritz } 499730d2544SChristoph Fritz 500730d2544SChristoph Fritz int board_init(void) 501730d2544SChristoph Fritz { 502730d2544SChristoph Fritz /* Address of boot parameters */ 503730d2544SChristoph Fritz gd->bd->bi_boot_params = PHYS_SDRAM + 0x100; 504730d2544SChristoph Fritz 505730d2544SChristoph Fritz #ifdef CONFIG_SYS_I2C_MXC 506730d2544SChristoph Fritz setup_i2c(0, CONFIG_SYS_I2C_SPEED, 0x7f, &i2c_pad_info1); 507730d2544SChristoph Fritz #endif 508730d2544SChristoph Fritz 509730d2544SChristoph Fritz return 0; 510730d2544SChristoph Fritz } 511730d2544SChristoph Fritz 512730d2544SChristoph Fritz int checkboard(void) 513730d2544SChristoph Fritz { 514730d2544SChristoph Fritz puts("Board: VIN|ING 2000\n"); 515730d2544SChristoph Fritz 516730d2544SChristoph Fritz return 0; 517730d2544SChristoph Fritz } 518