xref: /rk3399_rockchip-uboot/board/samtec/vining_2000/vining_2000.c (revision 730d25443aa894a32b9f66ebde3bfbf64b73ac7a)
1*730d2544SChristoph Fritz /*
2*730d2544SChristoph Fritz  * Copyright (C) 2016 samtec automotive software & electronics gmbh
3*730d2544SChristoph Fritz  *
4*730d2544SChristoph Fritz  * Author: Christoph Fritz <chf.fritz@googlemail.com>
5*730d2544SChristoph Fritz  *
6*730d2544SChristoph Fritz  * SPDX-License-Identifier:	GPL-2.0+
7*730d2544SChristoph Fritz  */
8*730d2544SChristoph Fritz 
9*730d2544SChristoph Fritz #include <asm/arch/clock.h>
10*730d2544SChristoph Fritz #include <asm/arch/crm_regs.h>
11*730d2544SChristoph Fritz #include <asm/arch/iomux.h>
12*730d2544SChristoph Fritz #include <asm/arch/imx-regs.h>
13*730d2544SChristoph Fritz #include <asm/arch/mx6-pins.h>
14*730d2544SChristoph Fritz #include <asm/arch/sys_proto.h>
15*730d2544SChristoph Fritz #include <asm/gpio.h>
16*730d2544SChristoph Fritz #include <asm/imx-common/iomux-v3.h>
17*730d2544SChristoph Fritz #include <asm/io.h>
18*730d2544SChristoph Fritz #include <asm/imx-common/mxc_i2c.h>
19*730d2544SChristoph Fritz #include <linux/sizes.h>
20*730d2544SChristoph Fritz #include <common.h>
21*730d2544SChristoph Fritz #include <fsl_esdhc.h>
22*730d2544SChristoph Fritz #include <mmc.h>
23*730d2544SChristoph Fritz #include <i2c.h>
24*730d2544SChristoph Fritz #include <miiphy.h>
25*730d2544SChristoph Fritz #include <netdev.h>
26*730d2544SChristoph Fritz #include <power/pmic.h>
27*730d2544SChristoph Fritz #include <power/pfuze100_pmic.h>
28*730d2544SChristoph Fritz #include <usb.h>
29*730d2544SChristoph Fritz #include <usb/ehci-ci.h>
30*730d2544SChristoph Fritz #include <pwm.h>
31*730d2544SChristoph Fritz #include <wait_bit.h>
32*730d2544SChristoph Fritz 
33*730d2544SChristoph Fritz DECLARE_GLOBAL_DATA_PTR;
34*730d2544SChristoph Fritz 
35*730d2544SChristoph Fritz #define UART_PAD_CTRL  (PAD_CTL_HYS | PAD_CTL_PUS_100K_UP |	\
36*730d2544SChristoph Fritz 	PAD_CTL_PKE | PAD_CTL_SPEED_MED | PAD_CTL_DSE_40ohm |	\
37*730d2544SChristoph Fritz 	PAD_CTL_SRE_FAST)
38*730d2544SChristoph Fritz 
39*730d2544SChristoph Fritz #define ENET_PAD_CTRL  (PAD_CTL_PUS_100K_UP | PAD_CTL_PKE |	\
40*730d2544SChristoph Fritz 	PAD_CTL_SPEED_HIGH | PAD_CTL_DSE_48ohm |		\
41*730d2544SChristoph Fritz 	PAD_CTL_SRE_FAST)
42*730d2544SChristoph Fritz 
43*730d2544SChristoph Fritz #define ENET_CLK_PAD_CTRL  PAD_CTL_DSE_34ohm
44*730d2544SChristoph Fritz 
45*730d2544SChristoph Fritz #define ENET_RX_PAD_CTRL  (PAD_CTL_PKE |			\
46*730d2544SChristoph Fritz 	PAD_CTL_PUS_100K_DOWN | PAD_CTL_SPEED_HIGH |		\
47*730d2544SChristoph Fritz 	PAD_CTL_SRE_FAST)
48*730d2544SChristoph Fritz 
49*730d2544SChristoph Fritz #define I2C_PAD_CTRL  (PAD_CTL_HYS | PAD_CTL_PUS_100K_UP |	\
50*730d2544SChristoph Fritz 	PAD_CTL_PKE | PAD_CTL_ODE | PAD_CTL_SPEED_MED |		\
51*730d2544SChristoph Fritz 	PAD_CTL_DSE_40ohm)
52*730d2544SChristoph Fritz 
53*730d2544SChristoph Fritz #define USDHC_CLK_PAD_CTRL  (PAD_CTL_HYS | PAD_CTL_SPEED_MED |	\
54*730d2544SChristoph Fritz 	PAD_CTL_DSE_80ohm | PAD_CTL_SRE_FAST)
55*730d2544SChristoph Fritz 
56*730d2544SChristoph Fritz #define USDHC_PAD_CTRL  (PAD_CTL_HYS | PAD_CTL_PUS_47K_UP |	\
57*730d2544SChristoph Fritz 	PAD_CTL_PKE |  PAD_CTL_SPEED_MED | PAD_CTL_DSE_80ohm |	\
58*730d2544SChristoph Fritz 	PAD_CTL_SRE_FAST)
59*730d2544SChristoph Fritz 
60*730d2544SChristoph Fritz #define GPIO_PAD_CTRL  (PAD_CTL_HYS | PAD_CTL_PUS_100K_UP |	\
61*730d2544SChristoph Fritz 	PAD_CTL_PKE)
62*730d2544SChristoph Fritz 
63*730d2544SChristoph Fritz int dram_init(void)
64*730d2544SChristoph Fritz {
65*730d2544SChristoph Fritz 	gd->ram_size = imx_ddr_size();
66*730d2544SChristoph Fritz 
67*730d2544SChristoph Fritz 	return 0;
68*730d2544SChristoph Fritz }
69*730d2544SChristoph Fritz 
70*730d2544SChristoph Fritz static iomux_v3_cfg_t const uart1_pads[] = {
71*730d2544SChristoph Fritz 	MX6_PAD_GPIO1_IO04__UART1_TX | MUX_PAD_CTRL(UART_PAD_CTRL),
72*730d2544SChristoph Fritz 	MX6_PAD_GPIO1_IO05__UART1_RX | MUX_PAD_CTRL(UART_PAD_CTRL),
73*730d2544SChristoph Fritz };
74*730d2544SChristoph Fritz 
75*730d2544SChristoph Fritz static iomux_v3_cfg_t const usdhc2_pads[] = {
76*730d2544SChristoph Fritz 	MX6_PAD_SD2_CLK__USDHC2_CLK | MUX_PAD_CTRL(USDHC_CLK_PAD_CTRL),
77*730d2544SChristoph Fritz 	MX6_PAD_SD2_CMD__USDHC2_CMD | MUX_PAD_CTRL(USDHC_PAD_CTRL),
78*730d2544SChristoph Fritz 	MX6_PAD_SD2_DATA0__USDHC2_DATA0 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
79*730d2544SChristoph Fritz 	MX6_PAD_SD2_DATA1__USDHC2_DATA1 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
80*730d2544SChristoph Fritz 	MX6_PAD_SD2_DATA2__USDHC2_DATA2 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
81*730d2544SChristoph Fritz 	MX6_PAD_SD2_DATA3__USDHC2_DATA3 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
82*730d2544SChristoph Fritz 	MX6_PAD_LCD1_VSYNC__GPIO3_IO_28 | MUX_PAD_CTRL(GPIO_PAD_CTRL),
83*730d2544SChristoph Fritz };
84*730d2544SChristoph Fritz 
85*730d2544SChristoph Fritz static iomux_v3_cfg_t const usdhc4_pads[] = {
86*730d2544SChristoph Fritz 	MX6_PAD_SD4_CLK__USDHC4_CLK | MUX_PAD_CTRL(USDHC_CLK_PAD_CTRL),
87*730d2544SChristoph Fritz 	MX6_PAD_SD4_CMD__USDHC4_CMD | MUX_PAD_CTRL(USDHC_PAD_CTRL),
88*730d2544SChristoph Fritz 	MX6_PAD_SD4_DATA0__USDHC4_DATA0 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
89*730d2544SChristoph Fritz 	MX6_PAD_SD4_DATA1__USDHC4_DATA1 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
90*730d2544SChristoph Fritz 	MX6_PAD_SD4_DATA2__USDHC4_DATA2 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
91*730d2544SChristoph Fritz 	MX6_PAD_SD4_DATA3__USDHC4_DATA3 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
92*730d2544SChristoph Fritz 	MX6_PAD_SD4_DATA4__USDHC4_DATA4 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
93*730d2544SChristoph Fritz 	MX6_PAD_SD4_DATA5__USDHC4_DATA5 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
94*730d2544SChristoph Fritz 	MX6_PAD_SD4_DATA6__USDHC4_DATA6 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
95*730d2544SChristoph Fritz 	MX6_PAD_SD4_DATA7__USDHC4_DATA7 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
96*730d2544SChristoph Fritz };
97*730d2544SChristoph Fritz 
98*730d2544SChristoph Fritz static iomux_v3_cfg_t const fec1_pads[] = {
99*730d2544SChristoph Fritz 	MX6_PAD_ENET1_MDC__ENET1_MDC | MUX_PAD_CTRL(ENET_PAD_CTRL),
100*730d2544SChristoph Fritz 	MX6_PAD_ENET1_MDIO__ENET1_MDIO | MUX_PAD_CTRL(ENET_PAD_CTRL),
101*730d2544SChristoph Fritz 	MX6_PAD_RGMII1_RD0__ENET1_RX_DATA_0 | MUX_PAD_CTRL(ENET_RX_PAD_CTRL),
102*730d2544SChristoph Fritz 	MX6_PAD_RGMII1_RD1__ENET1_RX_DATA_1 | MUX_PAD_CTRL(ENET_RX_PAD_CTRL),
103*730d2544SChristoph Fritz 	MX6_PAD_RGMII1_TD0__ENET1_TX_DATA_0 | MUX_PAD_CTRL(ENET_PAD_CTRL),
104*730d2544SChristoph Fritz 	MX6_PAD_RGMII1_TD1__ENET1_TX_DATA_1 | MUX_PAD_CTRL(ENET_PAD_CTRL),
105*730d2544SChristoph Fritz 	MX6_PAD_RGMII1_RX_CTL__ENET1_RX_EN | MUX_PAD_CTRL(ENET_RX_PAD_CTRL),
106*730d2544SChristoph Fritz 	MX6_PAD_RGMII1_TX_CTL__ENET1_TX_EN | MUX_PAD_CTRL(ENET_PAD_CTRL),
107*730d2544SChristoph Fritz 	MX6_PAD_ENET1_TX_CLK__ENET1_REF_CLK1 | MUX_PAD_CTRL(ENET_CLK_PAD_CTRL) |
108*730d2544SChristoph Fritz 		MUX_MODE_SION,
109*730d2544SChristoph Fritz 	/* LAN8720 PHY Reset */
110*730d2544SChristoph Fritz 	MX6_PAD_RGMII1_TD3__GPIO5_IO_9 | MUX_PAD_CTRL(NO_PAD_CTRL),
111*730d2544SChristoph Fritz };
112*730d2544SChristoph Fritz 
113*730d2544SChristoph Fritz static iomux_v3_cfg_t const pwm_led_pads[] = {
114*730d2544SChristoph Fritz 	MX6_PAD_RGMII2_RD2__PWM2_OUT | MUX_PAD_CTRL(NO_PAD_CTRL), /* green */
115*730d2544SChristoph Fritz 	MX6_PAD_RGMII2_TD2__PWM6_OUT | MUX_PAD_CTRL(NO_PAD_CTRL), /* red */
116*730d2544SChristoph Fritz 	MX6_PAD_RGMII2_RD3__PWM1_OUT | MUX_PAD_CTRL(NO_PAD_CTRL), /* blue */
117*730d2544SChristoph Fritz };
118*730d2544SChristoph Fritz 
119*730d2544SChristoph Fritz static void setup_iomux_uart(void)
120*730d2544SChristoph Fritz {
121*730d2544SChristoph Fritz 	imx_iomux_v3_setup_multiple_pads(uart1_pads, ARRAY_SIZE(uart1_pads));
122*730d2544SChristoph Fritz }
123*730d2544SChristoph Fritz 
124*730d2544SChristoph Fritz #define PHY_RESET IMX_GPIO_NR(5, 9)
125*730d2544SChristoph Fritz 
126*730d2544SChristoph Fritz int board_eth_init(bd_t *bis)
127*730d2544SChristoph Fritz {
128*730d2544SChristoph Fritz 	struct iomuxc *iomuxc_regs = (struct iomuxc *)IOMUXC_BASE_ADDR;
129*730d2544SChristoph Fritz 	int ret;
130*730d2544SChristoph Fritz 	unsigned char eth1addr[6];
131*730d2544SChristoph Fritz 
132*730d2544SChristoph Fritz 	/* just to get secound mac address */
133*730d2544SChristoph Fritz 	imx_get_mac_from_fuse(1, eth1addr);
134*730d2544SChristoph Fritz 	if (!getenv("eth1addr") && is_valid_ethaddr(eth1addr))
135*730d2544SChristoph Fritz 		eth_setenv_enetaddr("eth1addr", eth1addr);
136*730d2544SChristoph Fritz 
137*730d2544SChristoph Fritz 	imx_iomux_v3_setup_multiple_pads(fec1_pads, ARRAY_SIZE(fec1_pads));
138*730d2544SChristoph Fritz 
139*730d2544SChristoph Fritz 	/*
140*730d2544SChristoph Fritz 	 * Generate phy reference clock via pin IOMUX ENET_REF_CLK1/2 by erasing
141*730d2544SChristoph Fritz 	 * ENET1/2_TX_CLK_DIR gpr1[14:13], so that reference clock is driven by
142*730d2544SChristoph Fritz 	 * ref_enetpll0/1 and enable ENET1/2_TX_CLK output driver.
143*730d2544SChristoph Fritz 	 */
144*730d2544SChristoph Fritz 	clrsetbits_le32(&iomuxc_regs->gpr[1],
145*730d2544SChristoph Fritz 			IOMUX_GPR1_FEC1_CLOCK_MUX2_SEL_MASK |
146*730d2544SChristoph Fritz 			IOMUX_GPR1_FEC2_CLOCK_MUX2_SEL_MASK,
147*730d2544SChristoph Fritz 			IOMUX_GPR1_FEC1_CLOCK_MUX1_SEL_MASK |
148*730d2544SChristoph Fritz 			IOMUX_GPR1_FEC2_CLOCK_MUX1_SEL_MASK);
149*730d2544SChristoph Fritz 
150*730d2544SChristoph Fritz 	ret = enable_fec_anatop_clock(0, ENET_50MHZ);
151*730d2544SChristoph Fritz 	if (ret)
152*730d2544SChristoph Fritz 		goto eth_fail;
153*730d2544SChristoph Fritz 
154*730d2544SChristoph Fritz 	/* reset phy */
155*730d2544SChristoph Fritz 	gpio_direction_output(PHY_RESET, 0);
156*730d2544SChristoph Fritz 	mdelay(16);
157*730d2544SChristoph Fritz 	gpio_set_value(PHY_RESET, 1);
158*730d2544SChristoph Fritz 	mdelay(1);
159*730d2544SChristoph Fritz 
160*730d2544SChristoph Fritz 	ret = fecmxc_initialize_multi(bis, 0, CONFIG_FEC_MXC_PHYADDR,
161*730d2544SChristoph Fritz 					IMX_FEC_BASE);
162*730d2544SChristoph Fritz 	if (ret)
163*730d2544SChristoph Fritz 		goto eth_fail;
164*730d2544SChristoph Fritz 
165*730d2544SChristoph Fritz 	return ret;
166*730d2544SChristoph Fritz 
167*730d2544SChristoph Fritz eth_fail:
168*730d2544SChristoph Fritz 	printf("FEC MXC: %s:failed (%i)\n", __func__, ret);
169*730d2544SChristoph Fritz 	gpio_set_value(PHY_RESET, 0);
170*730d2544SChristoph Fritz 	return ret;
171*730d2544SChristoph Fritz }
172*730d2544SChristoph Fritz 
173*730d2544SChristoph Fritz #define PC MUX_PAD_CTRL(I2C_PAD_CTRL)
174*730d2544SChristoph Fritz /* I2C1 for PMIC */
175*730d2544SChristoph Fritz static struct i2c_pads_info i2c_pad_info1 = {
176*730d2544SChristoph Fritz 	.scl = {
177*730d2544SChristoph Fritz 		.i2c_mode = MX6_PAD_GPIO1_IO00__I2C1_SCL | PC,
178*730d2544SChristoph Fritz 		.gpio_mode = MX6_PAD_GPIO1_IO00__GPIO1_IO_0 | PC,
179*730d2544SChristoph Fritz 		.gp = IMX_GPIO_NR(1, 0),
180*730d2544SChristoph Fritz 	},
181*730d2544SChristoph Fritz 	.sda = {
182*730d2544SChristoph Fritz 		.i2c_mode = MX6_PAD_GPIO1_IO01__I2C1_SDA | PC,
183*730d2544SChristoph Fritz 		.gpio_mode = MX6_PAD_GPIO1_IO01__GPIO1_IO_1 | PC,
184*730d2544SChristoph Fritz 		.gp = IMX_GPIO_NR(1, 1),
185*730d2544SChristoph Fritz 	},
186*730d2544SChristoph Fritz };
187*730d2544SChristoph Fritz 
188*730d2544SChristoph Fritz static struct pmic *pfuze_init(unsigned char i2cbus)
189*730d2544SChristoph Fritz {
190*730d2544SChristoph Fritz 	struct pmic *p;
191*730d2544SChristoph Fritz 	int ret;
192*730d2544SChristoph Fritz 	u32 reg;
193*730d2544SChristoph Fritz 
194*730d2544SChristoph Fritz 	ret = power_pfuze100_init(i2cbus);
195*730d2544SChristoph Fritz 	if (ret)
196*730d2544SChristoph Fritz 		return NULL;
197*730d2544SChristoph Fritz 
198*730d2544SChristoph Fritz 	p = pmic_get("PFUZE100");
199*730d2544SChristoph Fritz 	ret = pmic_probe(p);
200*730d2544SChristoph Fritz 	if (ret)
201*730d2544SChristoph Fritz 		return NULL;
202*730d2544SChristoph Fritz 
203*730d2544SChristoph Fritz 	pmic_reg_read(p, PFUZE100_DEVICEID, &reg);
204*730d2544SChristoph Fritz 	printf("PMIC:  PFUZE100 ID=0x%02x\n", reg);
205*730d2544SChristoph Fritz 
206*730d2544SChristoph Fritz 	/* Set SW1AB stanby volage to 0.975V */
207*730d2544SChristoph Fritz 	pmic_reg_read(p, PFUZE100_SW1ABSTBY, &reg);
208*730d2544SChristoph Fritz 	reg &= ~SW1x_STBY_MASK;
209*730d2544SChristoph Fritz 	reg |= SW1x_0_975V;
210*730d2544SChristoph Fritz 	pmic_reg_write(p, PFUZE100_SW1ABSTBY, reg);
211*730d2544SChristoph Fritz 
212*730d2544SChristoph Fritz 	/* Set SW1AB/VDDARM step ramp up time from 16us to 4us/25mV */
213*730d2544SChristoph Fritz 	pmic_reg_read(p, PFUZE100_SW1ABCONF, &reg);
214*730d2544SChristoph Fritz 	reg &= ~SW1xCONF_DVSSPEED_MASK;
215*730d2544SChristoph Fritz 	reg |= SW1xCONF_DVSSPEED_4US;
216*730d2544SChristoph Fritz 	pmic_reg_write(p, PFUZE100_SW1ABCONF, reg);
217*730d2544SChristoph Fritz 
218*730d2544SChristoph Fritz 	/* Set SW1C standby voltage to 0.975V */
219*730d2544SChristoph Fritz 	pmic_reg_read(p, PFUZE100_SW1CSTBY, &reg);
220*730d2544SChristoph Fritz 	reg &= ~SW1x_STBY_MASK;
221*730d2544SChristoph Fritz 	reg |= SW1x_0_975V;
222*730d2544SChristoph Fritz 	pmic_reg_write(p, PFUZE100_SW1CSTBY, reg);
223*730d2544SChristoph Fritz 
224*730d2544SChristoph Fritz 	/* Set SW1C/VDDSOC step ramp up time from 16us to 4us/25mV */
225*730d2544SChristoph Fritz 	pmic_reg_read(p, PFUZE100_SW1CCONF, &reg);
226*730d2544SChristoph Fritz 	reg &= ~SW1xCONF_DVSSPEED_MASK;
227*730d2544SChristoph Fritz 	reg |= SW1xCONF_DVSSPEED_4US;
228*730d2544SChristoph Fritz 	pmic_reg_write(p, PFUZE100_SW1CCONF, reg);
229*730d2544SChristoph Fritz 
230*730d2544SChristoph Fritz 	return p;
231*730d2544SChristoph Fritz }
232*730d2544SChristoph Fritz 
233*730d2544SChristoph Fritz static int pfuze_mode_init(struct pmic *p, u32 mode)
234*730d2544SChristoph Fritz {
235*730d2544SChristoph Fritz 	unsigned char offset, i, switch_num;
236*730d2544SChristoph Fritz 	u32 id;
237*730d2544SChristoph Fritz 	int ret;
238*730d2544SChristoph Fritz 
239*730d2544SChristoph Fritz 	pmic_reg_read(p, PFUZE100_DEVICEID, &id);
240*730d2544SChristoph Fritz 	id = id & 0xf;
241*730d2544SChristoph Fritz 
242*730d2544SChristoph Fritz 	if (id == 0) {
243*730d2544SChristoph Fritz 		switch_num = 6;
244*730d2544SChristoph Fritz 		offset = PFUZE100_SW1CMODE;
245*730d2544SChristoph Fritz 	} else if (id == 1) {
246*730d2544SChristoph Fritz 		switch_num = 4;
247*730d2544SChristoph Fritz 		offset = PFUZE100_SW2MODE;
248*730d2544SChristoph Fritz 	} else {
249*730d2544SChristoph Fritz 		printf("Not supported, id=%d\n", id);
250*730d2544SChristoph Fritz 		return -EINVAL;
251*730d2544SChristoph Fritz 	}
252*730d2544SChristoph Fritz 
253*730d2544SChristoph Fritz 	ret = pmic_reg_write(p, PFUZE100_SW1ABMODE, mode);
254*730d2544SChristoph Fritz 	if (ret < 0) {
255*730d2544SChristoph Fritz 		printf("Set SW1AB mode error!\n");
256*730d2544SChristoph Fritz 		return ret;
257*730d2544SChristoph Fritz 	}
258*730d2544SChristoph Fritz 
259*730d2544SChristoph Fritz 	for (i = 0; i < switch_num - 1; i++) {
260*730d2544SChristoph Fritz 		ret = pmic_reg_write(p, offset + i * SWITCH_SIZE, mode);
261*730d2544SChristoph Fritz 		if (ret < 0) {
262*730d2544SChristoph Fritz 			printf("Set switch 0x%x mode error!\n",
263*730d2544SChristoph Fritz 			       offset + i * SWITCH_SIZE);
264*730d2544SChristoph Fritz 			return ret;
265*730d2544SChristoph Fritz 		}
266*730d2544SChristoph Fritz 	}
267*730d2544SChristoph Fritz 
268*730d2544SChristoph Fritz 	return ret;
269*730d2544SChristoph Fritz }
270*730d2544SChristoph Fritz 
271*730d2544SChristoph Fritz int power_init_board(void)
272*730d2544SChristoph Fritz {
273*730d2544SChristoph Fritz 	struct pmic *p;
274*730d2544SChristoph Fritz 	int ret;
275*730d2544SChristoph Fritz 
276*730d2544SChristoph Fritz 	p = pfuze_init(I2C_PMIC);
277*730d2544SChristoph Fritz 	if (!p)
278*730d2544SChristoph Fritz 		return -ENODEV;
279*730d2544SChristoph Fritz 
280*730d2544SChristoph Fritz 	ret = pfuze_mode_init(p, APS_PFM);
281*730d2544SChristoph Fritz 	if (ret < 0)
282*730d2544SChristoph Fritz 		return ret;
283*730d2544SChristoph Fritz 
284*730d2544SChristoph Fritz 	return 0;
285*730d2544SChristoph Fritz }
286*730d2544SChristoph Fritz 
287*730d2544SChristoph Fritz #ifdef CONFIG_USB_EHCI_MX6
288*730d2544SChristoph Fritz static iomux_v3_cfg_t const usb_otg_pads[] = {
289*730d2544SChristoph Fritz 	/* OGT1 */
290*730d2544SChristoph Fritz 	MX6_PAD_GPIO1_IO09__USB_OTG1_PWR | MUX_PAD_CTRL(NO_PAD_CTRL),
291*730d2544SChristoph Fritz 	MX6_PAD_GPIO1_IO10__ANATOP_OTG1_ID | MUX_PAD_CTRL(NO_PAD_CTRL),
292*730d2544SChristoph Fritz 	/* OTG2 */
293*730d2544SChristoph Fritz 	MX6_PAD_GPIO1_IO12__USB_OTG2_PWR | MUX_PAD_CTRL(NO_PAD_CTRL)
294*730d2544SChristoph Fritz };
295*730d2544SChristoph Fritz 
296*730d2544SChristoph Fritz static void setup_iomux_usb(void)
297*730d2544SChristoph Fritz {
298*730d2544SChristoph Fritz 	imx_iomux_v3_setup_multiple_pads(usb_otg_pads,
299*730d2544SChristoph Fritz 					 ARRAY_SIZE(usb_otg_pads));
300*730d2544SChristoph Fritz }
301*730d2544SChristoph Fritz 
302*730d2544SChristoph Fritz int board_usb_phy_mode(int port)
303*730d2544SChristoph Fritz {
304*730d2544SChristoph Fritz 	if (port == 1)
305*730d2544SChristoph Fritz 		return USB_INIT_HOST;
306*730d2544SChristoph Fritz 	else
307*730d2544SChristoph Fritz 		return usb_phy_mode(port);
308*730d2544SChristoph Fritz }
309*730d2544SChristoph Fritz #endif
310*730d2544SChristoph Fritz 
311*730d2544SChristoph Fritz #ifdef CONFIG_PWM_IMX
312*730d2544SChristoph Fritz static int set_pwm_leds(void)
313*730d2544SChristoph Fritz {
314*730d2544SChristoph Fritz 	int ret;
315*730d2544SChristoph Fritz 
316*730d2544SChristoph Fritz 	imx_iomux_v3_setup_multiple_pads(pwm_led_pads,
317*730d2544SChristoph Fritz 					 ARRAY_SIZE(pwm_led_pads));
318*730d2544SChristoph Fritz 	/* enable backlight PWM 2, green LED */
319*730d2544SChristoph Fritz 	ret = pwm_init(1, 0, 0);
320*730d2544SChristoph Fritz 	if (ret)
321*730d2544SChristoph Fritz 		goto error;
322*730d2544SChristoph Fritz 	/* duty cycle 200ns, period: 8000ns */
323*730d2544SChristoph Fritz 	ret = pwm_config(1, 200, 8000);
324*730d2544SChristoph Fritz 	if (ret)
325*730d2544SChristoph Fritz 		goto error;
326*730d2544SChristoph Fritz 	ret = pwm_enable(1);
327*730d2544SChristoph Fritz 	if (ret)
328*730d2544SChristoph Fritz 		goto error;
329*730d2544SChristoph Fritz 
330*730d2544SChristoph Fritz 	/* enable backlight PWM 1, blue LED */
331*730d2544SChristoph Fritz 	ret = pwm_init(0, 0, 0);
332*730d2544SChristoph Fritz 	if (ret)
333*730d2544SChristoph Fritz 		goto error;
334*730d2544SChristoph Fritz 	/* duty cycle 200ns, period: 8000ns */
335*730d2544SChristoph Fritz 	ret = pwm_config(0, 200, 8000);
336*730d2544SChristoph Fritz 	if (ret)
337*730d2544SChristoph Fritz 		goto error;
338*730d2544SChristoph Fritz 	ret = pwm_enable(0);
339*730d2544SChristoph Fritz 	if (ret)
340*730d2544SChristoph Fritz 		goto error;
341*730d2544SChristoph Fritz 
342*730d2544SChristoph Fritz 	/* enable backlight PWM 6, red LED */
343*730d2544SChristoph Fritz 	ret = pwm_init(5, 0, 0);
344*730d2544SChristoph Fritz 	if (ret)
345*730d2544SChristoph Fritz 		goto error;
346*730d2544SChristoph Fritz 	/* duty cycle 200ns, period: 8000ns */
347*730d2544SChristoph Fritz 	ret = pwm_config(5, 200, 8000);
348*730d2544SChristoph Fritz 	if (ret)
349*730d2544SChristoph Fritz 		goto error;
350*730d2544SChristoph Fritz 	ret = pwm_enable(5);
351*730d2544SChristoph Fritz 
352*730d2544SChristoph Fritz error:
353*730d2544SChristoph Fritz 	return ret;
354*730d2544SChristoph Fritz }
355*730d2544SChristoph Fritz #else
356*730d2544SChristoph Fritz static int set_pwm_leds(void)
357*730d2544SChristoph Fritz {
358*730d2544SChristoph Fritz 	return 0;
359*730d2544SChristoph Fritz }
360*730d2544SChristoph Fritz #endif
361*730d2544SChristoph Fritz 
362*730d2544SChristoph Fritz #define ADCx_HC0        0x00
363*730d2544SChristoph Fritz #define ADCx_HS         0x08
364*730d2544SChristoph Fritz #define ADCx_HS_C0      BIT(0)
365*730d2544SChristoph Fritz #define ADCx_R0         0x0c
366*730d2544SChristoph Fritz #define ADCx_CFG        0x14
367*730d2544SChristoph Fritz #define ADCx_CFG_SWMODE 0x308
368*730d2544SChristoph Fritz #define ADCx_GC         0x18
369*730d2544SChristoph Fritz #define ADCx_GC_CAL     BIT(7)
370*730d2544SChristoph Fritz 
371*730d2544SChristoph Fritz static int read_adc(u32 *val)
372*730d2544SChristoph Fritz {
373*730d2544SChristoph Fritz 	int ret;
374*730d2544SChristoph Fritz 	void __iomem *b = map_physmem(ADC1_BASE_ADDR, 0x100, MAP_NOCACHE);
375*730d2544SChristoph Fritz 
376*730d2544SChristoph Fritz 	/* use software mode */
377*730d2544SChristoph Fritz 	writel(ADCx_CFG_SWMODE, b + ADCx_CFG);
378*730d2544SChristoph Fritz 
379*730d2544SChristoph Fritz 	/* start auto calibration */
380*730d2544SChristoph Fritz 	setbits_le32(b + ADCx_GC, ADCx_GC_CAL);
381*730d2544SChristoph Fritz 	ret = wait_for_bit("ADC", b + ADCx_GC, ADCx_GC_CAL, ADCx_GC_CAL, 10, 0);
382*730d2544SChristoph Fritz 	if (ret)
383*730d2544SChristoph Fritz 		goto adc_exit;
384*730d2544SChristoph Fritz 
385*730d2544SChristoph Fritz 	/* start conversion */
386*730d2544SChristoph Fritz 	writel(0, b + ADCx_HC0);
387*730d2544SChristoph Fritz 
388*730d2544SChristoph Fritz 	/* wait for conversion */
389*730d2544SChristoph Fritz 	ret = wait_for_bit("ADC", b + ADCx_HS, ADCx_HS_C0, ADCx_HS_C0, 10, 0);
390*730d2544SChristoph Fritz 	if (ret)
391*730d2544SChristoph Fritz 		goto adc_exit;
392*730d2544SChristoph Fritz 
393*730d2544SChristoph Fritz 	/* read result */
394*730d2544SChristoph Fritz 	*val = readl(b + ADCx_R0);
395*730d2544SChristoph Fritz 
396*730d2544SChristoph Fritz adc_exit:
397*730d2544SChristoph Fritz 	if (ret)
398*730d2544SChristoph Fritz 		printf("ADC failure (ret=%i)\n", ret);
399*730d2544SChristoph Fritz 	unmap_physmem(b, MAP_NOCACHE);
400*730d2544SChristoph Fritz 	return ret;
401*730d2544SChristoph Fritz }
402*730d2544SChristoph Fritz 
403*730d2544SChristoph Fritz #define VAL_UPPER	2498
404*730d2544SChristoph Fritz #define VAL_LOWER	1550
405*730d2544SChristoph Fritz 
406*730d2544SChristoph Fritz static int set_pin_state(void)
407*730d2544SChristoph Fritz {
408*730d2544SChristoph Fritz 	u32 val;
409*730d2544SChristoph Fritz 	int ret;
410*730d2544SChristoph Fritz 
411*730d2544SChristoph Fritz 	ret = read_adc(&val);
412*730d2544SChristoph Fritz 	if (ret)
413*730d2544SChristoph Fritz 		return ret;
414*730d2544SChristoph Fritz 
415*730d2544SChristoph Fritz 	if (val >= VAL_UPPER)
416*730d2544SChristoph Fritz 		setenv("pin_state", "connected");
417*730d2544SChristoph Fritz 	else if (val < VAL_UPPER && val > VAL_LOWER)
418*730d2544SChristoph Fritz 		setenv("pin_state", "open");
419*730d2544SChristoph Fritz 	else
420*730d2544SChristoph Fritz 		setenv("pin_state", "button");
421*730d2544SChristoph Fritz 
422*730d2544SChristoph Fritz 	return ret;
423*730d2544SChristoph Fritz }
424*730d2544SChristoph Fritz 
425*730d2544SChristoph Fritz int board_late_init(void)
426*730d2544SChristoph Fritz {
427*730d2544SChristoph Fritz 	int ret;
428*730d2544SChristoph Fritz 
429*730d2544SChristoph Fritz 	ret = set_pwm_leds();
430*730d2544SChristoph Fritz 	if (ret)
431*730d2544SChristoph Fritz 		return ret;
432*730d2544SChristoph Fritz 
433*730d2544SChristoph Fritz 	ret = set_pin_state();
434*730d2544SChristoph Fritz 
435*730d2544SChristoph Fritz 	return ret;
436*730d2544SChristoph Fritz }
437*730d2544SChristoph Fritz 
438*730d2544SChristoph Fritz int board_early_init_f(void)
439*730d2544SChristoph Fritz {
440*730d2544SChristoph Fritz 	setup_iomux_uart();
441*730d2544SChristoph Fritz 
442*730d2544SChristoph Fritz 	setup_iomux_usb();
443*730d2544SChristoph Fritz 
444*730d2544SChristoph Fritz 	return 0;
445*730d2544SChristoph Fritz }
446*730d2544SChristoph Fritz 
447*730d2544SChristoph Fritz static struct fsl_esdhc_cfg usdhc_cfg[2] = {
448*730d2544SChristoph Fritz 	{USDHC4_BASE_ADDR, 0, 8},
449*730d2544SChristoph Fritz 	{USDHC2_BASE_ADDR, 0, 4},
450*730d2544SChristoph Fritz };
451*730d2544SChristoph Fritz 
452*730d2544SChristoph Fritz #define USDHC2_CD_GPIO IMX_GPIO_NR(3, 28)
453*730d2544SChristoph Fritz 
454*730d2544SChristoph Fritz int board_mmc_getcd(struct mmc *mmc)
455*730d2544SChristoph Fritz {
456*730d2544SChristoph Fritz 	struct fsl_esdhc_cfg *cfg = (struct fsl_esdhc_cfg *)mmc->priv;
457*730d2544SChristoph Fritz 
458*730d2544SChristoph Fritz 	if (cfg->esdhc_base == USDHC4_BASE_ADDR)
459*730d2544SChristoph Fritz 		return 1;
460*730d2544SChristoph Fritz 	if (cfg->esdhc_base == USDHC2_BASE_ADDR)
461*730d2544SChristoph Fritz 		return !gpio_get_value(USDHC2_CD_GPIO);
462*730d2544SChristoph Fritz 
463*730d2544SChristoph Fritz 	return -EINVAL;
464*730d2544SChristoph Fritz }
465*730d2544SChristoph Fritz 
466*730d2544SChristoph Fritz int board_mmc_init(bd_t *bis)
467*730d2544SChristoph Fritz {
468*730d2544SChristoph Fritz 	int ret;
469*730d2544SChristoph Fritz 
470*730d2544SChristoph Fritz 	/*
471*730d2544SChristoph Fritz 	 * According to the board_mmc_init() the following map is done:
472*730d2544SChristoph Fritz 	 * (U-Boot device node)    (Physical Port)
473*730d2544SChristoph Fritz 	 * mmc0                    USDHC4
474*730d2544SChristoph Fritz 	 * mmc1                    USDHC2
475*730d2544SChristoph Fritz 	 */
476*730d2544SChristoph Fritz 	imx_iomux_v3_setup_multiple_pads(
477*730d2544SChristoph Fritz 		usdhc4_pads, ARRAY_SIZE(usdhc4_pads));
478*730d2544SChristoph Fritz 	usdhc_cfg[0].sdhc_clk = mxc_get_clock(MXC_ESDHC4_CLK);
479*730d2544SChristoph Fritz 
480*730d2544SChristoph Fritz 	imx_iomux_v3_setup_multiple_pads(
481*730d2544SChristoph Fritz 		usdhc2_pads, ARRAY_SIZE(usdhc2_pads));
482*730d2544SChristoph Fritz 	gpio_direction_input(USDHC2_CD_GPIO);
483*730d2544SChristoph Fritz 	usdhc_cfg[1].sdhc_clk = mxc_get_clock(MXC_ESDHC2_CLK);
484*730d2544SChristoph Fritz 
485*730d2544SChristoph Fritz 	ret = fsl_esdhc_initialize(bis, &usdhc_cfg[0]);
486*730d2544SChristoph Fritz 	if (ret) {
487*730d2544SChristoph Fritz 		printf("Warning: failed to initialize USDHC4\n");
488*730d2544SChristoph Fritz 		return ret;
489*730d2544SChristoph Fritz 	}
490*730d2544SChristoph Fritz 
491*730d2544SChristoph Fritz 	ret = fsl_esdhc_initialize(bis, &usdhc_cfg[1]);
492*730d2544SChristoph Fritz 	if (ret) {
493*730d2544SChristoph Fritz 		printf("Warning: failed to initialize USDHC2\n");
494*730d2544SChristoph Fritz 		return ret;
495*730d2544SChristoph Fritz 	}
496*730d2544SChristoph Fritz 
497*730d2544SChristoph Fritz 	return 0;
498*730d2544SChristoph Fritz }
499*730d2544SChristoph Fritz 
500*730d2544SChristoph Fritz int board_init(void)
501*730d2544SChristoph Fritz {
502*730d2544SChristoph Fritz 	/* Address of boot parameters */
503*730d2544SChristoph Fritz 	gd->bd->bi_boot_params = PHYS_SDRAM + 0x100;
504*730d2544SChristoph Fritz 
505*730d2544SChristoph Fritz #ifdef CONFIG_SYS_I2C_MXC
506*730d2544SChristoph Fritz 	setup_i2c(0, CONFIG_SYS_I2C_SPEED, 0x7f, &i2c_pad_info1);
507*730d2544SChristoph Fritz #endif
508*730d2544SChristoph Fritz 
509*730d2544SChristoph Fritz 	return 0;
510*730d2544SChristoph Fritz }
511*730d2544SChristoph Fritz 
512*730d2544SChristoph Fritz int checkboard(void)
513*730d2544SChristoph Fritz {
514*730d2544SChristoph Fritz 	puts("Board: VIN|ING 2000\n");
515*730d2544SChristoph Fritz 
516*730d2544SChristoph Fritz 	return 0;
517*730d2544SChristoph Fritz }
518