1bf3a08beSPrzemyslaw Marczak /* 2bf3a08beSPrzemyslaw Marczak * Copyright (C) 2014 Samsung Electronics 3bf3a08beSPrzemyslaw Marczak * Przemyslaw Marczak <p.marczak@samsung.com> 4bf3a08beSPrzemyslaw Marczak * 5bf3a08beSPrzemyslaw Marczak * SPDX-License-Identifier: GPL-2.0+ 6bf3a08beSPrzemyslaw Marczak */ 7bf3a08beSPrzemyslaw Marczak 8bf3a08beSPrzemyslaw Marczak #include <common.h> 9bf3a08beSPrzemyslaw Marczak #include <asm/arch/pinmux.h> 10bf3a08beSPrzemyslaw Marczak #include <asm/arch/power.h> 11bf3a08beSPrzemyslaw Marczak #include <asm/arch/clock.h> 12bf3a08beSPrzemyslaw Marczak #include <asm/arch/gpio.h> 13bf3a08beSPrzemyslaw Marczak #include <asm/gpio.h> 14bf3a08beSPrzemyslaw Marczak #include <asm/arch/cpu.h> 15bf3a08beSPrzemyslaw Marczak #include <power/pmic.h> 16bf3a08beSPrzemyslaw Marczak #include <power/max77686_pmic.h> 17bf3a08beSPrzemyslaw Marczak #include <errno.h> 18bf3a08beSPrzemyslaw Marczak #include <usb.h> 19bf3a08beSPrzemyslaw Marczak #include <usb/s3c_udc.h> 20bf3a08beSPrzemyslaw Marczak #include <samsung/misc.h> 21bf3a08beSPrzemyslaw Marczak #include "setup.h" 22bf3a08beSPrzemyslaw Marczak 23bf3a08beSPrzemyslaw Marczak DECLARE_GLOBAL_DATA_PTR; 24bf3a08beSPrzemyslaw Marczak 25bf3a08beSPrzemyslaw Marczak #ifdef CONFIG_BOARD_TYPES 26bf3a08beSPrzemyslaw Marczak /* Odroid board types */ 27bf3a08beSPrzemyslaw Marczak enum { 28bf3a08beSPrzemyslaw Marczak ODROID_TYPE_U3, 29bf3a08beSPrzemyslaw Marczak ODROID_TYPE_X2, 30bf3a08beSPrzemyslaw Marczak ODROID_TYPES, 31bf3a08beSPrzemyslaw Marczak }; 32bf3a08beSPrzemyslaw Marczak 33bf3a08beSPrzemyslaw Marczak void set_board_type(void) 34bf3a08beSPrzemyslaw Marczak { 35bf3a08beSPrzemyslaw Marczak /* Set GPA1 pin 1 to HI - enable XCL205 output */ 36bf3a08beSPrzemyslaw Marczak writel(XCL205_EN_GPIO_CON_CFG, XCL205_EN_GPIO_CON); 37bf3a08beSPrzemyslaw Marczak writel(XCL205_EN_GPIO_DAT_CFG, XCL205_EN_GPIO_CON + 0x4); 38bf3a08beSPrzemyslaw Marczak writel(XCL205_EN_GPIO_PUD_CFG, XCL205_EN_GPIO_CON + 0x8); 39bf3a08beSPrzemyslaw Marczak writel(XCL205_EN_GPIO_DRV_CFG, XCL205_EN_GPIO_CON + 0xc); 40bf3a08beSPrzemyslaw Marczak 41bf3a08beSPrzemyslaw Marczak /* Set GPC1 pin 2 to IN - check XCL205 output state */ 42bf3a08beSPrzemyslaw Marczak writel(XCL205_STATE_GPIO_CON_CFG, XCL205_STATE_GPIO_CON); 43bf3a08beSPrzemyslaw Marczak writel(XCL205_STATE_GPIO_PUD_CFG, XCL205_STATE_GPIO_CON + 0x8); 44bf3a08beSPrzemyslaw Marczak 45bf3a08beSPrzemyslaw Marczak /* XCL205 - needs some latch time */ 46bf3a08beSPrzemyslaw Marczak sdelay(200000); 47bf3a08beSPrzemyslaw Marczak 48bf3a08beSPrzemyslaw Marczak /* Check GPC1 pin2 - LED supplied by XCL205 - X2 only */ 49bf3a08beSPrzemyslaw Marczak if (readl(XCL205_STATE_GPIO_DAT) & (1 << XCL205_STATE_GPIO_PIN)) 50bf3a08beSPrzemyslaw Marczak gd->board_type = ODROID_TYPE_X2; 51bf3a08beSPrzemyslaw Marczak else 52bf3a08beSPrzemyslaw Marczak gd->board_type = ODROID_TYPE_U3; 53bf3a08beSPrzemyslaw Marczak } 54bf3a08beSPrzemyslaw Marczak 55bf3a08beSPrzemyslaw Marczak const char *get_board_type(void) 56bf3a08beSPrzemyslaw Marczak { 57bf3a08beSPrzemyslaw Marczak const char *board_type[] = {"u3", "x2"}; 58bf3a08beSPrzemyslaw Marczak 59bf3a08beSPrzemyslaw Marczak return board_type[gd->board_type]; 60bf3a08beSPrzemyslaw Marczak } 61bf3a08beSPrzemyslaw Marczak #endif 62bf3a08beSPrzemyslaw Marczak 63bf3a08beSPrzemyslaw Marczak #ifdef CONFIG_SET_DFU_ALT_INFO 64bf3a08beSPrzemyslaw Marczak char *get_dfu_alt_system(void) 65bf3a08beSPrzemyslaw Marczak { 66bf3a08beSPrzemyslaw Marczak return getenv("dfu_alt_system"); 67bf3a08beSPrzemyslaw Marczak } 68bf3a08beSPrzemyslaw Marczak 69bf3a08beSPrzemyslaw Marczak char *get_dfu_alt_boot(void) 70bf3a08beSPrzemyslaw Marczak { 71bf3a08beSPrzemyslaw Marczak char *alt_boot; 72bf3a08beSPrzemyslaw Marczak 73bf3a08beSPrzemyslaw Marczak switch (get_boot_mode()) { 74bf3a08beSPrzemyslaw Marczak case BOOT_MODE_SD: 75bf3a08beSPrzemyslaw Marczak alt_boot = CONFIG_DFU_ALT_BOOT_SD; 76bf3a08beSPrzemyslaw Marczak break; 77bf3a08beSPrzemyslaw Marczak case BOOT_MODE_EMMC: 78bf3a08beSPrzemyslaw Marczak case BOOT_MODE_EMMC_SD: 79bf3a08beSPrzemyslaw Marczak alt_boot = CONFIG_DFU_ALT_BOOT_EMMC; 80bf3a08beSPrzemyslaw Marczak break; 81bf3a08beSPrzemyslaw Marczak default: 82bf3a08beSPrzemyslaw Marczak alt_boot = NULL; 83bf3a08beSPrzemyslaw Marczak break; 84bf3a08beSPrzemyslaw Marczak } 85bf3a08beSPrzemyslaw Marczak return alt_boot; 86bf3a08beSPrzemyslaw Marczak } 87bf3a08beSPrzemyslaw Marczak #endif 88bf3a08beSPrzemyslaw Marczak 89bf3a08beSPrzemyslaw Marczak static void board_clock_init(void) 90bf3a08beSPrzemyslaw Marczak { 91bf3a08beSPrzemyslaw Marczak unsigned int set, clr, clr_src_cpu, clr_pll_con0, clr_src_dmc; 92bf3a08beSPrzemyslaw Marczak struct exynos4x12_clock *clk = (struct exynos4x12_clock *) 93bf3a08beSPrzemyslaw Marczak samsung_get_base_clock(); 94bf3a08beSPrzemyslaw Marczak 95bf3a08beSPrzemyslaw Marczak /* 96bf3a08beSPrzemyslaw Marczak * CMU_CPU clocks src to MPLL 97bf3a08beSPrzemyslaw Marczak * Bit values: 0 ; 1 98bf3a08beSPrzemyslaw Marczak * MUX_APLL_SEL: FIN_PLL ; FOUT_APLL 99bf3a08beSPrzemyslaw Marczak * MUX_CORE_SEL: MOUT_APLL ; SCLK_MPLL 100bf3a08beSPrzemyslaw Marczak * MUX_HPM_SEL: MOUT_APLL ; SCLK_MPLL_USER_C 101bf3a08beSPrzemyslaw Marczak * MUX_MPLL_USER_SEL_C: FIN_PLL ; SCLK_MPLL 102bf3a08beSPrzemyslaw Marczak */ 103bf3a08beSPrzemyslaw Marczak clr_src_cpu = MUX_APLL_SEL(1) | MUX_CORE_SEL(1) | 104bf3a08beSPrzemyslaw Marczak MUX_HPM_SEL(1) | MUX_MPLL_USER_SEL_C(1); 105bf3a08beSPrzemyslaw Marczak set = MUX_APLL_SEL(0) | MUX_CORE_SEL(1) | MUX_HPM_SEL(1) | 106bf3a08beSPrzemyslaw Marczak MUX_MPLL_USER_SEL_C(1); 107bf3a08beSPrzemyslaw Marczak 108bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->src_cpu, clr_src_cpu, set); 109bf3a08beSPrzemyslaw Marczak 110bf3a08beSPrzemyslaw Marczak /* Wait for mux change */ 111bf3a08beSPrzemyslaw Marczak while (readl(&clk->mux_stat_cpu) & MUX_STAT_CPU_CHANGING) 112bf3a08beSPrzemyslaw Marczak continue; 113bf3a08beSPrzemyslaw Marczak 114bf3a08beSPrzemyslaw Marczak /* Set APLL to 1000MHz */ 115bf3a08beSPrzemyslaw Marczak clr_pll_con0 = SDIV(7) | PDIV(63) | MDIV(1023) | FSEL(1); 116bf3a08beSPrzemyslaw Marczak set = SDIV(0) | PDIV(3) | MDIV(125) | FSEL(1); 117bf3a08beSPrzemyslaw Marczak 118bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->apll_con0, clr_pll_con0, set); 119bf3a08beSPrzemyslaw Marczak 120bf3a08beSPrzemyslaw Marczak /* Wait for PLL to be locked */ 121bf3a08beSPrzemyslaw Marczak while (!(readl(&clk->apll_con0) & PLL_LOCKED_BIT)) 122bf3a08beSPrzemyslaw Marczak continue; 123bf3a08beSPrzemyslaw Marczak 124bf3a08beSPrzemyslaw Marczak /* Set CMU_CPU clocks src to APLL */ 125bf3a08beSPrzemyslaw Marczak set = MUX_APLL_SEL(1) | MUX_CORE_SEL(0) | MUX_HPM_SEL(0) | 126bf3a08beSPrzemyslaw Marczak MUX_MPLL_USER_SEL_C(1); 127bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->src_cpu, clr_src_cpu, set); 128bf3a08beSPrzemyslaw Marczak 129bf3a08beSPrzemyslaw Marczak /* Wait for mux change */ 130bf3a08beSPrzemyslaw Marczak while (readl(&clk->mux_stat_cpu) & MUX_STAT_CPU_CHANGING) 131bf3a08beSPrzemyslaw Marczak continue; 132bf3a08beSPrzemyslaw Marczak 133bf3a08beSPrzemyslaw Marczak set = CORE_RATIO(0) | COREM0_RATIO(2) | COREM1_RATIO(5) | 134bf3a08beSPrzemyslaw Marczak PERIPH_RATIO(0) | ATB_RATIO(4) | PCLK_DBG_RATIO(1) | 135bf3a08beSPrzemyslaw Marczak APLL_RATIO(0) | CORE2_RATIO(0); 136bf3a08beSPrzemyslaw Marczak /* 137bf3a08beSPrzemyslaw Marczak * Set dividers for MOUTcore = 1000 MHz 138bf3a08beSPrzemyslaw Marczak * coreout = MOUT / (ratio + 1) = 1000 MHz (0) 139bf3a08beSPrzemyslaw Marczak * corem0 = armclk / (ratio + 1) = 333 MHz (2) 140bf3a08beSPrzemyslaw Marczak * corem1 = armclk / (ratio + 1) = 166 MHz (5) 141bf3a08beSPrzemyslaw Marczak * periph = armclk / (ratio + 1) = 1000 MHz (0) 142bf3a08beSPrzemyslaw Marczak * atbout = MOUT / (ratio + 1) = 200 MHz (4) 143bf3a08beSPrzemyslaw Marczak * pclkdbgout = atbout / (ratio + 1) = 100 MHz (1) 144bf3a08beSPrzemyslaw Marczak * sclkapll = MOUTapll / (ratio + 1) = 1000 MHz (0) 145bf3a08beSPrzemyslaw Marczak * core2out = core_out / (ratio + 1) = 1000 MHz (0) (armclk) 146bf3a08beSPrzemyslaw Marczak */ 147bf3a08beSPrzemyslaw Marczak clr = CORE_RATIO(7) | COREM0_RATIO(7) | COREM1_RATIO(7) | 148bf3a08beSPrzemyslaw Marczak PERIPH_RATIO(7) | ATB_RATIO(7) | PCLK_DBG_RATIO(7) | 149bf3a08beSPrzemyslaw Marczak APLL_RATIO(7) | CORE2_RATIO(7); 150bf3a08beSPrzemyslaw Marczak 151bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_cpu0, clr, set); 152bf3a08beSPrzemyslaw Marczak 153bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */ 154bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_cpu0) & DIV_STAT_CPU0_CHANGING) 155bf3a08beSPrzemyslaw Marczak continue; 156bf3a08beSPrzemyslaw Marczak 157bf3a08beSPrzemyslaw Marczak /* 158bf3a08beSPrzemyslaw Marczak * For MOUThpm = 1000 MHz (MOUTapll) 159bf3a08beSPrzemyslaw Marczak * doutcopy = MOUThpm / (ratio + 1) = 200 (4) 160bf3a08beSPrzemyslaw Marczak * sclkhpm = doutcopy / (ratio + 1) = 200 (4) 161b2197739SPrzemyslaw Marczak * cores_out = armclk / (ratio + 1) = 200 (4) 162bf3a08beSPrzemyslaw Marczak */ 163bf3a08beSPrzemyslaw Marczak clr = COPY_RATIO(7) | HPM_RATIO(7) | CORES_RATIO(7); 164b2197739SPrzemyslaw Marczak set = COPY_RATIO(4) | HPM_RATIO(4) | CORES_RATIO(4); 165bf3a08beSPrzemyslaw Marczak 166bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_cpu1, clr, set); 167bf3a08beSPrzemyslaw Marczak 168bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */ 169bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_cpu1) & DIV_STAT_CPU1_CHANGING) 170bf3a08beSPrzemyslaw Marczak continue; 171bf3a08beSPrzemyslaw Marczak 172bf3a08beSPrzemyslaw Marczak /* 173bf3a08beSPrzemyslaw Marczak * Set CMU_DMC clocks src to APLL 174bf3a08beSPrzemyslaw Marczak * Bit values: 0 ; 1 175bf3a08beSPrzemyslaw Marczak * MUX_C2C_SEL: SCLKMPLL ; SCLKAPLL 176bf3a08beSPrzemyslaw Marczak * MUX_DMC_BUS_SEL: SCLKMPLL ; SCLKAPLL 177bf3a08beSPrzemyslaw Marczak * MUX_DPHY_SEL: SCLKMPLL ; SCLKAPLL 178bf3a08beSPrzemyslaw Marczak * MUX_MPLL_SEL: FINPLL ; MOUT_MPLL_FOUT 179bf3a08beSPrzemyslaw Marczak * MUX_PWI_SEL: 0110 (MPLL); 0111 (EPLL); 1000 (VPLL); 0(XXTI) 180bf3a08beSPrzemyslaw Marczak * MUX_G2D_ACP0_SEL: SCLKMPLL ; SCLKAPLL 181bf3a08beSPrzemyslaw Marczak * MUX_G2D_ACP1_SEL: SCLKEPLL ; SCLKVPLL 182bf3a08beSPrzemyslaw Marczak * MUX_G2D_ACP_SEL: OUT_ACP0 ; OUT_ACP1 183bf3a08beSPrzemyslaw Marczak */ 184bf3a08beSPrzemyslaw Marczak clr_src_dmc = MUX_C2C_SEL(1) | MUX_DMC_BUS_SEL(1) | 185bf3a08beSPrzemyslaw Marczak MUX_DPHY_SEL(1) | MUX_MPLL_SEL(1) | 186bf3a08beSPrzemyslaw Marczak MUX_PWI_SEL(15) | MUX_G2D_ACP0_SEL(1) | 187bf3a08beSPrzemyslaw Marczak MUX_G2D_ACP1_SEL(1) | MUX_G2D_ACP_SEL(1); 188bf3a08beSPrzemyslaw Marczak set = MUX_C2C_SEL(1) | MUX_DMC_BUS_SEL(1) | MUX_DPHY_SEL(1) | 189bf3a08beSPrzemyslaw Marczak MUX_MPLL_SEL(0) | MUX_PWI_SEL(0) | MUX_G2D_ACP0_SEL(1) | 190bf3a08beSPrzemyslaw Marczak MUX_G2D_ACP1_SEL(1) | MUX_G2D_ACP_SEL(1); 191bf3a08beSPrzemyslaw Marczak 192bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->src_dmc, clr_src_dmc, set); 193bf3a08beSPrzemyslaw Marczak 194bf3a08beSPrzemyslaw Marczak /* Wait for mux change */ 195bf3a08beSPrzemyslaw Marczak while (readl(&clk->mux_stat_dmc) & MUX_STAT_DMC_CHANGING) 196bf3a08beSPrzemyslaw Marczak continue; 197bf3a08beSPrzemyslaw Marczak 198bd99e6d0SMinkyu Kang /* Set MPLL to 800MHz */ 199bd99e6d0SMinkyu Kang set = SDIV(0) | PDIV(3) | MDIV(100) | FSEL(0) | PLL_ENABLE(1); 200bf3a08beSPrzemyslaw Marczak 201bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->mpll_con0, clr_pll_con0, set); 202bf3a08beSPrzemyslaw Marczak 203bf3a08beSPrzemyslaw Marczak /* Wait for PLL to be locked */ 204bf3a08beSPrzemyslaw Marczak while (!(readl(&clk->mpll_con0) & PLL_LOCKED_BIT)) 205bf3a08beSPrzemyslaw Marczak continue; 206bf3a08beSPrzemyslaw Marczak 207bf3a08beSPrzemyslaw Marczak /* Switch back CMU_DMC mux */ 208bf3a08beSPrzemyslaw Marczak set = MUX_C2C_SEL(0) | MUX_DMC_BUS_SEL(0) | MUX_DPHY_SEL(0) | 209bf3a08beSPrzemyslaw Marczak MUX_MPLL_SEL(1) | MUX_PWI_SEL(8) | MUX_G2D_ACP0_SEL(0) | 210bf3a08beSPrzemyslaw Marczak MUX_G2D_ACP1_SEL(0) | MUX_G2D_ACP_SEL(0); 211bf3a08beSPrzemyslaw Marczak 212bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->src_dmc, clr_src_dmc, set); 213bf3a08beSPrzemyslaw Marczak 214bf3a08beSPrzemyslaw Marczak /* Wait for mux change */ 215bf3a08beSPrzemyslaw Marczak while (readl(&clk->mux_stat_dmc) & MUX_STAT_DMC_CHANGING) 216bf3a08beSPrzemyslaw Marczak continue; 217bf3a08beSPrzemyslaw Marczak 218bf3a08beSPrzemyslaw Marczak /* CLK_DIV_DMC0 */ 219bf3a08beSPrzemyslaw Marczak clr = ACP_RATIO(7) | ACP_PCLK_RATIO(7) | DPHY_RATIO(7) | 220bf3a08beSPrzemyslaw Marczak DMC_RATIO(7) | DMCD_RATIO(7) | DMCP_RATIO(7); 221bf3a08beSPrzemyslaw Marczak /* 222bf3a08beSPrzemyslaw Marczak * For: 223bd99e6d0SMinkyu Kang * MOUTdmc = 800 MHz 224bd99e6d0SMinkyu Kang * MOUTdphy = 800 MHz 225bf3a08beSPrzemyslaw Marczak * 226bd99e6d0SMinkyu Kang * aclk_acp = MOUTdmc / (ratio + 1) = 200 (3) 227bd99e6d0SMinkyu Kang * pclk_acp = aclk_acp / (ratio + 1) = 100 (1) 228bd99e6d0SMinkyu Kang * sclk_dphy = MOUTdphy / (ratio + 1) = 400 (1) 229bd99e6d0SMinkyu Kang * sclk_dmc = MOUTdmc / (ratio + 1) = 400 (1) 230bd99e6d0SMinkyu Kang * aclk_dmcd = sclk_dmc / (ratio + 1) = 200 (1) 231bd99e6d0SMinkyu Kang * aclk_dmcp = aclk_dmcd / (ratio + 1) = 100 (1) 232bf3a08beSPrzemyslaw Marczak */ 233bf3a08beSPrzemyslaw Marczak set = ACP_RATIO(3) | ACP_PCLK_RATIO(1) | DPHY_RATIO(1) | 234bf3a08beSPrzemyslaw Marczak DMC_RATIO(1) | DMCD_RATIO(1) | DMCP_RATIO(1); 235bf3a08beSPrzemyslaw Marczak 236bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_dmc0, clr, set); 237bf3a08beSPrzemyslaw Marczak 238bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */ 239bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_dmc0) & DIV_STAT_DMC0_CHANGING) 240bf3a08beSPrzemyslaw Marczak continue; 241bf3a08beSPrzemyslaw Marczak 242bf3a08beSPrzemyslaw Marczak /* CLK_DIV_DMC1 */ 243bf3a08beSPrzemyslaw Marczak clr = G2D_ACP_RATIO(15) | C2C_RATIO(7) | PWI_RATIO(15) | 244bf3a08beSPrzemyslaw Marczak C2C_ACLK_RATIO(7) | DVSEM_RATIO(127) | DPM_RATIO(127); 245bf3a08beSPrzemyslaw Marczak /* 246bf3a08beSPrzemyslaw Marczak * For: 247bd99e6d0SMinkyu Kang * MOUTg2d = 800 MHz 248bd99e6d0SMinkyu Kang * MOUTc2c = 800 Mhz 249bf3a08beSPrzemyslaw Marczak * MOUTpwi = 108 MHz 250bf3a08beSPrzemyslaw Marczak * 251bd99e6d0SMinkyu Kang * sclk_g2d_acp = MOUTg2d / (ratio + 1) = 400 (1) 252bd99e6d0SMinkyu Kang * sclk_c2c = MOUTc2c / (ratio + 1) = 400 (1) 253bd99e6d0SMinkyu Kang * aclk_c2c = sclk_c2c / (ratio + 1) = 200 (1) 254bf3a08beSPrzemyslaw Marczak * sclk_pwi = MOUTpwi / (ratio + 1) = 18 (5) 255bf3a08beSPrzemyslaw Marczak */ 256bf3a08beSPrzemyslaw Marczak set = G2D_ACP_RATIO(1) | C2C_RATIO(1) | PWI_RATIO(5) | 257bf3a08beSPrzemyslaw Marczak C2C_ACLK_RATIO(1) | DVSEM_RATIO(1) | DPM_RATIO(1); 258bf3a08beSPrzemyslaw Marczak 259bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_dmc1, clr, set); 260bf3a08beSPrzemyslaw Marczak 261bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */ 262bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_dmc1) & DIV_STAT_DMC1_CHANGING) 263bf3a08beSPrzemyslaw Marczak continue; 264bf3a08beSPrzemyslaw Marczak 265bf3a08beSPrzemyslaw Marczak /* CLK_SRC_PERIL0 */ 266bf3a08beSPrzemyslaw Marczak clr = UART0_SEL(15) | UART1_SEL(15) | UART2_SEL(15) | 267bf3a08beSPrzemyslaw Marczak UART3_SEL(15) | UART4_SEL(15); 268bf3a08beSPrzemyslaw Marczak /* 269bf3a08beSPrzemyslaw Marczak * Set CLK_SRC_PERIL0 clocks src to MPLL 270bf3a08beSPrzemyslaw Marczak * src values: 0(XXTI); 1(XusbXTI); 2(SCLK_HDMI24M); 3(SCLK_USBPHY0); 271bf3a08beSPrzemyslaw Marczak * 5(SCLK_HDMIPHY); 6(SCLK_MPLL_USER_T); 7(SCLK_EPLL); 272bf3a08beSPrzemyslaw Marczak * 8(SCLK_VPLL) 273bf3a08beSPrzemyslaw Marczak * 274bf3a08beSPrzemyslaw Marczak * Set all to SCLK_MPLL_USER_T 275bf3a08beSPrzemyslaw Marczak */ 276bf3a08beSPrzemyslaw Marczak set = UART0_SEL(6) | UART1_SEL(6) | UART2_SEL(6) | UART3_SEL(6) | 277bf3a08beSPrzemyslaw Marczak UART4_SEL(6); 278bf3a08beSPrzemyslaw Marczak 279bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->src_peril0, clr, set); 280bf3a08beSPrzemyslaw Marczak 281bf3a08beSPrzemyslaw Marczak /* CLK_DIV_PERIL0 */ 282bf3a08beSPrzemyslaw Marczak clr = UART0_RATIO(15) | UART1_RATIO(15) | UART2_RATIO(15) | 283bf3a08beSPrzemyslaw Marczak UART3_RATIO(15) | UART4_RATIO(15); 284bf3a08beSPrzemyslaw Marczak /* 285bd99e6d0SMinkyu Kang * For MOUTuart0-4: 800MHz 286bf3a08beSPrzemyslaw Marczak * 287bd99e6d0SMinkyu Kang * SCLK_UARTx = MOUTuartX / (ratio + 1) = 100 (7) 288bf3a08beSPrzemyslaw Marczak */ 289bf3a08beSPrzemyslaw Marczak set = UART0_RATIO(7) | UART1_RATIO(7) | UART2_RATIO(7) | 290bf3a08beSPrzemyslaw Marczak UART3_RATIO(7) | UART4_RATIO(7); 291bf3a08beSPrzemyslaw Marczak 292bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_peril0, clr, set); 293bf3a08beSPrzemyslaw Marczak 294bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_peril0) & DIV_STAT_PERIL0_CHANGING) 295bf3a08beSPrzemyslaw Marczak continue; 296bf3a08beSPrzemyslaw Marczak 297bf3a08beSPrzemyslaw Marczak /* CLK_DIV_FSYS1 */ 298bf3a08beSPrzemyslaw Marczak clr = MMC0_RATIO(15) | MMC0_PRE_RATIO(255) | MMC1_RATIO(15) | 299bf3a08beSPrzemyslaw Marczak MMC1_PRE_RATIO(255); 300bf3a08beSPrzemyslaw Marczak /* 301bd99e6d0SMinkyu Kang * For MOUTmmc0-3 = 800 MHz (MPLL) 302bf3a08beSPrzemyslaw Marczak * 303bd99e6d0SMinkyu Kang * DOUTmmc1 = MOUTmmc1 / (ratio + 1) = 100 (7) 304bd99e6d0SMinkyu Kang * sclk_mmc1 = DOUTmmc1 / (ratio + 1) = 50 (1) 305bd99e6d0SMinkyu Kang * DOUTmmc0 = MOUTmmc0 / (ratio + 1) = 100 (7) 306bd99e6d0SMinkyu Kang * sclk_mmc0 = DOUTmmc0 / (ratio + 1) = 50 (1) 307bf3a08beSPrzemyslaw Marczak */ 308bf3a08beSPrzemyslaw Marczak set = MMC0_RATIO(7) | MMC0_PRE_RATIO(1) | MMC1_RATIO(7) | 309bf3a08beSPrzemyslaw Marczak MMC1_PRE_RATIO(1); 310bf3a08beSPrzemyslaw Marczak 311bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_fsys1, clr, set); 312bf3a08beSPrzemyslaw Marczak 313bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */ 314bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_fsys1) & DIV_STAT_FSYS1_CHANGING) 315bf3a08beSPrzemyslaw Marczak continue; 316bf3a08beSPrzemyslaw Marczak 317bf3a08beSPrzemyslaw Marczak /* CLK_DIV_FSYS2 */ 318bf3a08beSPrzemyslaw Marczak clr = MMC2_RATIO(15) | MMC2_PRE_RATIO(255) | MMC3_RATIO(15) | 319bf3a08beSPrzemyslaw Marczak MMC3_PRE_RATIO(255); 320bf3a08beSPrzemyslaw Marczak /* 321bd99e6d0SMinkyu Kang * For MOUTmmc0-3 = 800 MHz (MPLL) 322bf3a08beSPrzemyslaw Marczak * 323bd99e6d0SMinkyu Kang * DOUTmmc3 = MOUTmmc3 / (ratio + 1) = 100 (7) 324bd99e6d0SMinkyu Kang * sclk_mmc3 = DOUTmmc3 / (ratio + 1) = 50 (1) 325bd99e6d0SMinkyu Kang * DOUTmmc2 = MOUTmmc2 / (ratio + 1) = 100 (7) 326bd99e6d0SMinkyu Kang * sclk_mmc2 = DOUTmmc2 / (ratio + 1) = 50 (1) 327bf3a08beSPrzemyslaw Marczak */ 328bf3a08beSPrzemyslaw Marczak set = MMC2_RATIO(7) | MMC2_PRE_RATIO(1) | MMC3_RATIO(7) | 329bf3a08beSPrzemyslaw Marczak MMC3_PRE_RATIO(1); 330bf3a08beSPrzemyslaw Marczak 331bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_fsys2, clr, set); 332bf3a08beSPrzemyslaw Marczak 333bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */ 334bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_fsys2) & DIV_STAT_FSYS2_CHANGING) 335bf3a08beSPrzemyslaw Marczak continue; 336bf3a08beSPrzemyslaw Marczak 337bf3a08beSPrzemyslaw Marczak /* CLK_DIV_FSYS3 */ 338bf3a08beSPrzemyslaw Marczak clr = MMC4_RATIO(15) | MMC4_PRE_RATIO(255); 339bf3a08beSPrzemyslaw Marczak /* 340bd99e6d0SMinkyu Kang * For MOUTmmc4 = 800 MHz (MPLL) 341bf3a08beSPrzemyslaw Marczak * 342bd99e6d0SMinkyu Kang * DOUTmmc4 = MOUTmmc4 / (ratio + 1) = 100 (7) 343bd99e6d0SMinkyu Kang * sclk_mmc4 = DOUTmmc4 / (ratio + 1) = 100 (0) 344bf3a08beSPrzemyslaw Marczak */ 345bf3a08beSPrzemyslaw Marczak set = MMC4_RATIO(7) | MMC4_PRE_RATIO(0); 346bf3a08beSPrzemyslaw Marczak 347bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_fsys3, clr, set); 348bf3a08beSPrzemyslaw Marczak 349bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */ 350bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_fsys3) & DIV_STAT_FSYS3_CHANGING) 351bf3a08beSPrzemyslaw Marczak continue; 352bf3a08beSPrzemyslaw Marczak 353bf3a08beSPrzemyslaw Marczak return; 354bf3a08beSPrzemyslaw Marczak } 355bf3a08beSPrzemyslaw Marczak 356bf3a08beSPrzemyslaw Marczak static void board_gpio_init(void) 357bf3a08beSPrzemyslaw Marczak { 358bf3a08beSPrzemyslaw Marczak /* eMMC Reset Pin */ 359*4aa97312SPrzemyslaw Marczak gpio_request(EXYNOS4X12_GPIO_K12, "eMMC Reset"); 360*4aa97312SPrzemyslaw Marczak 361bf3a08beSPrzemyslaw Marczak gpio_cfg_pin(EXYNOS4X12_GPIO_K12, S5P_GPIO_FUNC(0x1)); 362bf3a08beSPrzemyslaw Marczak gpio_set_pull(EXYNOS4X12_GPIO_K12, S5P_GPIO_PULL_NONE); 363bf3a08beSPrzemyslaw Marczak gpio_set_drv(EXYNOS4X12_GPIO_K12, S5P_GPIO_DRV_4X); 364bf3a08beSPrzemyslaw Marczak 365bf3a08beSPrzemyslaw Marczak /* Enable FAN (Odroid U3) */ 366*4aa97312SPrzemyslaw Marczak gpio_request(EXYNOS4X12_GPIO_D00, "FAN Control"); 367*4aa97312SPrzemyslaw Marczak 368bf3a08beSPrzemyslaw Marczak gpio_set_pull(EXYNOS4X12_GPIO_D00, S5P_GPIO_PULL_UP); 369bf3a08beSPrzemyslaw Marczak gpio_set_drv(EXYNOS4X12_GPIO_D00, S5P_GPIO_DRV_4X); 370bf3a08beSPrzemyslaw Marczak gpio_direction_output(EXYNOS4X12_GPIO_D00, 1); 371bf3a08beSPrzemyslaw Marczak 372bf3a08beSPrzemyslaw Marczak /* OTG Vbus output (Odroid U3+) */ 373*4aa97312SPrzemyslaw Marczak gpio_request(EXYNOS4X12_GPIO_L20, "OTG Vbus"); 374*4aa97312SPrzemyslaw Marczak 375bf3a08beSPrzemyslaw Marczak gpio_set_pull(EXYNOS4X12_GPIO_L20, S5P_GPIO_PULL_NONE); 376bf3a08beSPrzemyslaw Marczak gpio_set_drv(EXYNOS4X12_GPIO_L20, S5P_GPIO_DRV_4X); 377bf3a08beSPrzemyslaw Marczak gpio_direction_output(EXYNOS4X12_GPIO_L20, 0); 378bf3a08beSPrzemyslaw Marczak 379bf3a08beSPrzemyslaw Marczak /* OTG INT (Odroid U3+) */ 380*4aa97312SPrzemyslaw Marczak gpio_request(EXYNOS4X12_GPIO_X31, "OTG INT"); 381*4aa97312SPrzemyslaw Marczak 382bf3a08beSPrzemyslaw Marczak gpio_set_pull(EXYNOS4X12_GPIO_X31, S5P_GPIO_PULL_UP); 383bf3a08beSPrzemyslaw Marczak gpio_set_drv(EXYNOS4X12_GPIO_X31, S5P_GPIO_DRV_4X); 384bf3a08beSPrzemyslaw Marczak gpio_direction_input(EXYNOS4X12_GPIO_X31); 385bf3a08beSPrzemyslaw Marczak } 386bf3a08beSPrzemyslaw Marczak 387bf3a08beSPrzemyslaw Marczak static int pmic_init_max77686(void) 388bf3a08beSPrzemyslaw Marczak { 389bf3a08beSPrzemyslaw Marczak struct pmic *p = pmic_get("MAX77686_PMIC"); 390bf3a08beSPrzemyslaw Marczak 391bf3a08beSPrzemyslaw Marczak if (pmic_probe(p)) 392bf3a08beSPrzemyslaw Marczak return -ENODEV; 393bf3a08beSPrzemyslaw Marczak 394bf3a08beSPrzemyslaw Marczak /* Set LDO Voltage */ 395bf3a08beSPrzemyslaw Marczak max77686_set_ldo_voltage(p, 20, 1800000); /* LDO20 eMMC */ 396bf3a08beSPrzemyslaw Marczak max77686_set_ldo_voltage(p, 21, 2800000); /* LDO21 SD */ 397bf3a08beSPrzemyslaw Marczak max77686_set_ldo_voltage(p, 22, 2800000); /* LDO22 eMMC */ 398bf3a08beSPrzemyslaw Marczak 399bf3a08beSPrzemyslaw Marczak return 0; 400bf3a08beSPrzemyslaw Marczak } 401bf3a08beSPrzemyslaw Marczak 402bf3a08beSPrzemyslaw Marczak #ifdef CONFIG_SYS_I2C_INIT_BOARD 403bf3a08beSPrzemyslaw Marczak static void board_init_i2c(void) 404bf3a08beSPrzemyslaw Marczak { 405bf3a08beSPrzemyslaw Marczak /* I2C_0 */ 406bf3a08beSPrzemyslaw Marczak if (exynos_pinmux_config(PERIPH_ID_I2C0, PINMUX_FLAG_NONE)) 407bf3a08beSPrzemyslaw Marczak debug("I2C%d not configured\n", (I2C_0)); 408bf3a08beSPrzemyslaw Marczak } 409bf3a08beSPrzemyslaw Marczak #endif 410bf3a08beSPrzemyslaw Marczak 411bf3a08beSPrzemyslaw Marczak int exynos_early_init_f(void) 412bf3a08beSPrzemyslaw Marczak { 413bf3a08beSPrzemyslaw Marczak board_clock_init(); 414bf3a08beSPrzemyslaw Marczak 415bf3a08beSPrzemyslaw Marczak return 0; 416bf3a08beSPrzemyslaw Marczak } 417bf3a08beSPrzemyslaw Marczak 418bf3a08beSPrzemyslaw Marczak int exynos_init(void) 419bf3a08beSPrzemyslaw Marczak { 420bf3a08beSPrzemyslaw Marczak /* The last MB of memory is reserved for secure firmware */ 421bf3a08beSPrzemyslaw Marczak gd->ram_size -= SZ_1M; 422bf3a08beSPrzemyslaw Marczak gd->bd->bi_dram[CONFIG_NR_DRAM_BANKS - 1].size -= SZ_1M; 423bf3a08beSPrzemyslaw Marczak 424*4aa97312SPrzemyslaw Marczak board_gpio_init(); 425*4aa97312SPrzemyslaw Marczak 426bf3a08beSPrzemyslaw Marczak return 0; 427bf3a08beSPrzemyslaw Marczak } 428bf3a08beSPrzemyslaw Marczak 429bf3a08beSPrzemyslaw Marczak int exynos_power_init(void) 430bf3a08beSPrzemyslaw Marczak { 431bf3a08beSPrzemyslaw Marczak #ifdef CONFIG_SYS_I2C_INIT_BOARD 432bf3a08beSPrzemyslaw Marczak board_init_i2c(); 433bf3a08beSPrzemyslaw Marczak #endif 434bf3a08beSPrzemyslaw Marczak pmic_init(I2C_0); 435bf3a08beSPrzemyslaw Marczak pmic_init_max77686(); 436bf3a08beSPrzemyslaw Marczak 437bf3a08beSPrzemyslaw Marczak return 0; 438bf3a08beSPrzemyslaw Marczak } 439bf3a08beSPrzemyslaw Marczak 440bf3a08beSPrzemyslaw Marczak #ifdef CONFIG_USB_GADGET 441bf3a08beSPrzemyslaw Marczak static int s5pc210_phy_control(int on) 442bf3a08beSPrzemyslaw Marczak { 443bf3a08beSPrzemyslaw Marczak struct pmic *p_pmic; 444bf3a08beSPrzemyslaw Marczak 445bf3a08beSPrzemyslaw Marczak p_pmic = pmic_get("MAX77686_PMIC"); 446bf3a08beSPrzemyslaw Marczak if (!p_pmic) 447bf3a08beSPrzemyslaw Marczak return -ENODEV; 448bf3a08beSPrzemyslaw Marczak 449bf3a08beSPrzemyslaw Marczak if (pmic_probe(p_pmic)) 450bf3a08beSPrzemyslaw Marczak return -1; 451bf3a08beSPrzemyslaw Marczak 452bf3a08beSPrzemyslaw Marczak if (on) 453bf3a08beSPrzemyslaw Marczak return max77686_set_ldo_mode(p_pmic, 12, OPMODE_ON); 454bf3a08beSPrzemyslaw Marczak else 455bf3a08beSPrzemyslaw Marczak return max77686_set_ldo_mode(p_pmic, 12, OPMODE_LPM); 456bf3a08beSPrzemyslaw Marczak } 457bf3a08beSPrzemyslaw Marczak 458bf3a08beSPrzemyslaw Marczak struct s3c_plat_otg_data s5pc210_otg_data = { 459bf3a08beSPrzemyslaw Marczak .phy_control = s5pc210_phy_control, 460bf3a08beSPrzemyslaw Marczak .regs_phy = EXYNOS4X12_USBPHY_BASE, 461bf3a08beSPrzemyslaw Marczak .regs_otg = EXYNOS4X12_USBOTG_BASE, 462bf3a08beSPrzemyslaw Marczak .usb_phy_ctrl = EXYNOS4X12_USBPHY_CONTROL, 463bf3a08beSPrzemyslaw Marczak .usb_flags = PHY0_SLEEP, 464bf3a08beSPrzemyslaw Marczak }; 465bf3a08beSPrzemyslaw Marczak 466bf3a08beSPrzemyslaw Marczak int board_usb_init(int index, enum usb_init_type init) 467bf3a08beSPrzemyslaw Marczak { 468bf3a08beSPrzemyslaw Marczak debug("USB_udc_probe\n"); 469bf3a08beSPrzemyslaw Marczak return s3c_udc_probe(&s5pc210_otg_data); 470bf3a08beSPrzemyslaw Marczak } 471bf3a08beSPrzemyslaw Marczak #endif 472bf3a08beSPrzemyslaw Marczak 473bf3a08beSPrzemyslaw Marczak void reset_misc(void) 474bf3a08beSPrzemyslaw Marczak { 475bf3a08beSPrzemyslaw Marczak /* Reset eMMC*/ 476bf3a08beSPrzemyslaw Marczak gpio_set_value(EXYNOS4X12_GPIO_K12, 0); 477bf3a08beSPrzemyslaw Marczak mdelay(10); 478bf3a08beSPrzemyslaw Marczak gpio_set_value(EXYNOS4X12_GPIO_K12, 1); 479bf3a08beSPrzemyslaw Marczak } 480