1bf3a08beSPrzemyslaw Marczak /*
2bf3a08beSPrzemyslaw Marczak * Copyright (C) 2014 Samsung Electronics
3bf3a08beSPrzemyslaw Marczak * Przemyslaw Marczak <p.marczak@samsung.com>
4bf3a08beSPrzemyslaw Marczak *
5bf3a08beSPrzemyslaw Marczak * SPDX-License-Identifier: GPL-2.0+
6bf3a08beSPrzemyslaw Marczak */
7bf3a08beSPrzemyslaw Marczak
8bf3a08beSPrzemyslaw Marczak #include <common.h>
9bf3a08beSPrzemyslaw Marczak #include <asm/arch/pinmux.h>
10bf3a08beSPrzemyslaw Marczak #include <asm/arch/power.h>
11bf3a08beSPrzemyslaw Marczak #include <asm/arch/clock.h>
12bf3a08beSPrzemyslaw Marczak #include <asm/arch/gpio.h>
13bf3a08beSPrzemyslaw Marczak #include <asm/gpio.h>
14bf3a08beSPrzemyslaw Marczak #include <asm/arch/cpu.h>
15ca2b933aSPrzemyslaw Marczak #include <dm.h>
16bf3a08beSPrzemyslaw Marczak #include <power/pmic.h>
17ca2b933aSPrzemyslaw Marczak #include <power/regulator.h>
18bf3a08beSPrzemyslaw Marczak #include <power/max77686_pmic.h>
19bf3a08beSPrzemyslaw Marczak #include <errno.h>
202474b7f1SInha Song #include <mmc.h>
21bf3a08beSPrzemyslaw Marczak #include <usb.h>
225d5716eeSMarek Vasut #include <usb/dwc2_udc.h>
23bf3a08beSPrzemyslaw Marczak #include <samsung/misc.h>
24bf3a08beSPrzemyslaw Marczak #include "setup.h"
25bf3a08beSPrzemyslaw Marczak
26bf3a08beSPrzemyslaw Marczak DECLARE_GLOBAL_DATA_PTR;
27bf3a08beSPrzemyslaw Marczak
28bf3a08beSPrzemyslaw Marczak #ifdef CONFIG_BOARD_TYPES
29bf3a08beSPrzemyslaw Marczak /* Odroid board types */
30bf3a08beSPrzemyslaw Marczak enum {
31bf3a08beSPrzemyslaw Marczak ODROID_TYPE_U3,
32bf3a08beSPrzemyslaw Marczak ODROID_TYPE_X2,
33bf3a08beSPrzemyslaw Marczak ODROID_TYPES,
34bf3a08beSPrzemyslaw Marczak };
35bf3a08beSPrzemyslaw Marczak
set_board_type(void)36bf3a08beSPrzemyslaw Marczak void set_board_type(void)
37bf3a08beSPrzemyslaw Marczak {
38bf3a08beSPrzemyslaw Marczak /* Set GPA1 pin 1 to HI - enable XCL205 output */
39bf3a08beSPrzemyslaw Marczak writel(XCL205_EN_GPIO_CON_CFG, XCL205_EN_GPIO_CON);
40bf3a08beSPrzemyslaw Marczak writel(XCL205_EN_GPIO_DAT_CFG, XCL205_EN_GPIO_CON + 0x4);
41bf3a08beSPrzemyslaw Marczak writel(XCL205_EN_GPIO_PUD_CFG, XCL205_EN_GPIO_CON + 0x8);
42bf3a08beSPrzemyslaw Marczak writel(XCL205_EN_GPIO_DRV_CFG, XCL205_EN_GPIO_CON + 0xc);
43bf3a08beSPrzemyslaw Marczak
44bf3a08beSPrzemyslaw Marczak /* Set GPC1 pin 2 to IN - check XCL205 output state */
45bf3a08beSPrzemyslaw Marczak writel(XCL205_STATE_GPIO_CON_CFG, XCL205_STATE_GPIO_CON);
46bf3a08beSPrzemyslaw Marczak writel(XCL205_STATE_GPIO_PUD_CFG, XCL205_STATE_GPIO_CON + 0x8);
47bf3a08beSPrzemyslaw Marczak
48bf3a08beSPrzemyslaw Marczak /* XCL205 - needs some latch time */
49bf3a08beSPrzemyslaw Marczak sdelay(200000);
50bf3a08beSPrzemyslaw Marczak
51bf3a08beSPrzemyslaw Marczak /* Check GPC1 pin2 - LED supplied by XCL205 - X2 only */
52bf3a08beSPrzemyslaw Marczak if (readl(XCL205_STATE_GPIO_DAT) & (1 << XCL205_STATE_GPIO_PIN))
53bf3a08beSPrzemyslaw Marczak gd->board_type = ODROID_TYPE_X2;
54bf3a08beSPrzemyslaw Marczak else
55bf3a08beSPrzemyslaw Marczak gd->board_type = ODROID_TYPE_U3;
56bf3a08beSPrzemyslaw Marczak }
57bf3a08beSPrzemyslaw Marczak
get_board_type(void)58bf3a08beSPrzemyslaw Marczak const char *get_board_type(void)
59bf3a08beSPrzemyslaw Marczak {
60bf3a08beSPrzemyslaw Marczak const char *board_type[] = {"u3", "x2"};
61bf3a08beSPrzemyslaw Marczak
62bf3a08beSPrzemyslaw Marczak return board_type[gd->board_type];
63bf3a08beSPrzemyslaw Marczak }
64bf3a08beSPrzemyslaw Marczak #endif
65bf3a08beSPrzemyslaw Marczak
66bf3a08beSPrzemyslaw Marczak #ifdef CONFIG_SET_DFU_ALT_INFO
get_dfu_alt_system(char * interface,char * devstr)672474b7f1SInha Song char *get_dfu_alt_system(char *interface, char *devstr)
68bf3a08beSPrzemyslaw Marczak {
6900caae6dSSimon Glass return env_get("dfu_alt_system");
70bf3a08beSPrzemyslaw Marczak }
71bf3a08beSPrzemyslaw Marczak
get_dfu_alt_boot(char * interface,char * devstr)722474b7f1SInha Song char *get_dfu_alt_boot(char *interface, char *devstr)
73bf3a08beSPrzemyslaw Marczak {
742474b7f1SInha Song struct mmc *mmc;
75bf3a08beSPrzemyslaw Marczak char *alt_boot;
762474b7f1SInha Song int dev_num;
77bf3a08beSPrzemyslaw Marczak
782474b7f1SInha Song dev_num = simple_strtoul(devstr, NULL, 10);
792474b7f1SInha Song
802474b7f1SInha Song mmc = find_mmc_device(dev_num);
812474b7f1SInha Song if (!mmc)
822474b7f1SInha Song return NULL;
832474b7f1SInha Song
842474b7f1SInha Song if (mmc_init(mmc))
852474b7f1SInha Song return NULL;
862474b7f1SInha Song
872474b7f1SInha Song alt_boot = IS_SD(mmc) ? CONFIG_DFU_ALT_BOOT_SD :
882474b7f1SInha Song CONFIG_DFU_ALT_BOOT_EMMC;
892474b7f1SInha Song
90bf3a08beSPrzemyslaw Marczak return alt_boot;
91bf3a08beSPrzemyslaw Marczak }
92bf3a08beSPrzemyslaw Marczak #endif
93bf3a08beSPrzemyslaw Marczak
board_clock_init(void)94bf3a08beSPrzemyslaw Marczak static void board_clock_init(void)
95bf3a08beSPrzemyslaw Marczak {
96bf3a08beSPrzemyslaw Marczak unsigned int set, clr, clr_src_cpu, clr_pll_con0, clr_src_dmc;
97bf3a08beSPrzemyslaw Marczak struct exynos4x12_clock *clk = (struct exynos4x12_clock *)
98bf3a08beSPrzemyslaw Marczak samsung_get_base_clock();
99bf3a08beSPrzemyslaw Marczak
100bf3a08beSPrzemyslaw Marczak /*
101bf3a08beSPrzemyslaw Marczak * CMU_CPU clocks src to MPLL
102bf3a08beSPrzemyslaw Marczak * Bit values: 0 ; 1
103bf3a08beSPrzemyslaw Marczak * MUX_APLL_SEL: FIN_PLL ; FOUT_APLL
104bf3a08beSPrzemyslaw Marczak * MUX_CORE_SEL: MOUT_APLL ; SCLK_MPLL
105bf3a08beSPrzemyslaw Marczak * MUX_HPM_SEL: MOUT_APLL ; SCLK_MPLL_USER_C
106bf3a08beSPrzemyslaw Marczak * MUX_MPLL_USER_SEL_C: FIN_PLL ; SCLK_MPLL
107bf3a08beSPrzemyslaw Marczak */
108bf3a08beSPrzemyslaw Marczak clr_src_cpu = MUX_APLL_SEL(1) | MUX_CORE_SEL(1) |
109bf3a08beSPrzemyslaw Marczak MUX_HPM_SEL(1) | MUX_MPLL_USER_SEL_C(1);
110bf3a08beSPrzemyslaw Marczak set = MUX_APLL_SEL(0) | MUX_CORE_SEL(1) | MUX_HPM_SEL(1) |
111bf3a08beSPrzemyslaw Marczak MUX_MPLL_USER_SEL_C(1);
112bf3a08beSPrzemyslaw Marczak
113bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->src_cpu, clr_src_cpu, set);
114bf3a08beSPrzemyslaw Marczak
115bf3a08beSPrzemyslaw Marczak /* Wait for mux change */
116bf3a08beSPrzemyslaw Marczak while (readl(&clk->mux_stat_cpu) & MUX_STAT_CPU_CHANGING)
117bf3a08beSPrzemyslaw Marczak continue;
118bf3a08beSPrzemyslaw Marczak
119bf3a08beSPrzemyslaw Marczak /* Set APLL to 1000MHz */
120bf3a08beSPrzemyslaw Marczak clr_pll_con0 = SDIV(7) | PDIV(63) | MDIV(1023) | FSEL(1);
121bf3a08beSPrzemyslaw Marczak set = SDIV(0) | PDIV(3) | MDIV(125) | FSEL(1);
122bf3a08beSPrzemyslaw Marczak
123bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->apll_con0, clr_pll_con0, set);
124bf3a08beSPrzemyslaw Marczak
125bf3a08beSPrzemyslaw Marczak /* Wait for PLL to be locked */
126bf3a08beSPrzemyslaw Marczak while (!(readl(&clk->apll_con0) & PLL_LOCKED_BIT))
127bf3a08beSPrzemyslaw Marczak continue;
128bf3a08beSPrzemyslaw Marczak
129bf3a08beSPrzemyslaw Marczak /* Set CMU_CPU clocks src to APLL */
130bf3a08beSPrzemyslaw Marczak set = MUX_APLL_SEL(1) | MUX_CORE_SEL(0) | MUX_HPM_SEL(0) |
131bf3a08beSPrzemyslaw Marczak MUX_MPLL_USER_SEL_C(1);
132bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->src_cpu, clr_src_cpu, set);
133bf3a08beSPrzemyslaw Marczak
134bf3a08beSPrzemyslaw Marczak /* Wait for mux change */
135bf3a08beSPrzemyslaw Marczak while (readl(&clk->mux_stat_cpu) & MUX_STAT_CPU_CHANGING)
136bf3a08beSPrzemyslaw Marczak continue;
137bf3a08beSPrzemyslaw Marczak
138bf3a08beSPrzemyslaw Marczak set = CORE_RATIO(0) | COREM0_RATIO(2) | COREM1_RATIO(5) |
139bf3a08beSPrzemyslaw Marczak PERIPH_RATIO(0) | ATB_RATIO(4) | PCLK_DBG_RATIO(1) |
140bf3a08beSPrzemyslaw Marczak APLL_RATIO(0) | CORE2_RATIO(0);
141bf3a08beSPrzemyslaw Marczak /*
142bf3a08beSPrzemyslaw Marczak * Set dividers for MOUTcore = 1000 MHz
143bf3a08beSPrzemyslaw Marczak * coreout = MOUT / (ratio + 1) = 1000 MHz (0)
144bf3a08beSPrzemyslaw Marczak * corem0 = armclk / (ratio + 1) = 333 MHz (2)
145bf3a08beSPrzemyslaw Marczak * corem1 = armclk / (ratio + 1) = 166 MHz (5)
146bf3a08beSPrzemyslaw Marczak * periph = armclk / (ratio + 1) = 1000 MHz (0)
147bf3a08beSPrzemyslaw Marczak * atbout = MOUT / (ratio + 1) = 200 MHz (4)
148bf3a08beSPrzemyslaw Marczak * pclkdbgout = atbout / (ratio + 1) = 100 MHz (1)
149bf3a08beSPrzemyslaw Marczak * sclkapll = MOUTapll / (ratio + 1) = 1000 MHz (0)
150bf3a08beSPrzemyslaw Marczak * core2out = core_out / (ratio + 1) = 1000 MHz (0) (armclk)
151bf3a08beSPrzemyslaw Marczak */
152bf3a08beSPrzemyslaw Marczak clr = CORE_RATIO(7) | COREM0_RATIO(7) | COREM1_RATIO(7) |
153bf3a08beSPrzemyslaw Marczak PERIPH_RATIO(7) | ATB_RATIO(7) | PCLK_DBG_RATIO(7) |
154bf3a08beSPrzemyslaw Marczak APLL_RATIO(7) | CORE2_RATIO(7);
155bf3a08beSPrzemyslaw Marczak
156bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_cpu0, clr, set);
157bf3a08beSPrzemyslaw Marczak
158bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */
159bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_cpu0) & DIV_STAT_CPU0_CHANGING)
160bf3a08beSPrzemyslaw Marczak continue;
161bf3a08beSPrzemyslaw Marczak
162bf3a08beSPrzemyslaw Marczak /*
163bf3a08beSPrzemyslaw Marczak * For MOUThpm = 1000 MHz (MOUTapll)
164bf3a08beSPrzemyslaw Marczak * doutcopy = MOUThpm / (ratio + 1) = 200 (4)
165bf3a08beSPrzemyslaw Marczak * sclkhpm = doutcopy / (ratio + 1) = 200 (4)
166b2197739SPrzemyslaw Marczak * cores_out = armclk / (ratio + 1) = 200 (4)
167bf3a08beSPrzemyslaw Marczak */
168bf3a08beSPrzemyslaw Marczak clr = COPY_RATIO(7) | HPM_RATIO(7) | CORES_RATIO(7);
169b2197739SPrzemyslaw Marczak set = COPY_RATIO(4) | HPM_RATIO(4) | CORES_RATIO(4);
170bf3a08beSPrzemyslaw Marczak
171bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_cpu1, clr, set);
172bf3a08beSPrzemyslaw Marczak
173bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */
174bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_cpu1) & DIV_STAT_CPU1_CHANGING)
175bf3a08beSPrzemyslaw Marczak continue;
176bf3a08beSPrzemyslaw Marczak
177bf3a08beSPrzemyslaw Marczak /*
178bf3a08beSPrzemyslaw Marczak * Set CMU_DMC clocks src to APLL
179bf3a08beSPrzemyslaw Marczak * Bit values: 0 ; 1
180bf3a08beSPrzemyslaw Marczak * MUX_C2C_SEL: SCLKMPLL ; SCLKAPLL
181bf3a08beSPrzemyslaw Marczak * MUX_DMC_BUS_SEL: SCLKMPLL ; SCLKAPLL
182bf3a08beSPrzemyslaw Marczak * MUX_DPHY_SEL: SCLKMPLL ; SCLKAPLL
183bf3a08beSPrzemyslaw Marczak * MUX_MPLL_SEL: FINPLL ; MOUT_MPLL_FOUT
184bf3a08beSPrzemyslaw Marczak * MUX_PWI_SEL: 0110 (MPLL); 0111 (EPLL); 1000 (VPLL); 0(XXTI)
185bf3a08beSPrzemyslaw Marczak * MUX_G2D_ACP0_SEL: SCLKMPLL ; SCLKAPLL
186bf3a08beSPrzemyslaw Marczak * MUX_G2D_ACP1_SEL: SCLKEPLL ; SCLKVPLL
187bf3a08beSPrzemyslaw Marczak * MUX_G2D_ACP_SEL: OUT_ACP0 ; OUT_ACP1
188bf3a08beSPrzemyslaw Marczak */
189bf3a08beSPrzemyslaw Marczak clr_src_dmc = MUX_C2C_SEL(1) | MUX_DMC_BUS_SEL(1) |
190bf3a08beSPrzemyslaw Marczak MUX_DPHY_SEL(1) | MUX_MPLL_SEL(1) |
191bf3a08beSPrzemyslaw Marczak MUX_PWI_SEL(15) | MUX_G2D_ACP0_SEL(1) |
192bf3a08beSPrzemyslaw Marczak MUX_G2D_ACP1_SEL(1) | MUX_G2D_ACP_SEL(1);
193bf3a08beSPrzemyslaw Marczak set = MUX_C2C_SEL(1) | MUX_DMC_BUS_SEL(1) | MUX_DPHY_SEL(1) |
194bf3a08beSPrzemyslaw Marczak MUX_MPLL_SEL(0) | MUX_PWI_SEL(0) | MUX_G2D_ACP0_SEL(1) |
195bf3a08beSPrzemyslaw Marczak MUX_G2D_ACP1_SEL(1) | MUX_G2D_ACP_SEL(1);
196bf3a08beSPrzemyslaw Marczak
197bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->src_dmc, clr_src_dmc, set);
198bf3a08beSPrzemyslaw Marczak
199bf3a08beSPrzemyslaw Marczak /* Wait for mux change */
200bf3a08beSPrzemyslaw Marczak while (readl(&clk->mux_stat_dmc) & MUX_STAT_DMC_CHANGING)
201bf3a08beSPrzemyslaw Marczak continue;
202bf3a08beSPrzemyslaw Marczak
203bd99e6d0SMinkyu Kang /* Set MPLL to 800MHz */
204bd99e6d0SMinkyu Kang set = SDIV(0) | PDIV(3) | MDIV(100) | FSEL(0) | PLL_ENABLE(1);
205bf3a08beSPrzemyslaw Marczak
206bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->mpll_con0, clr_pll_con0, set);
207bf3a08beSPrzemyslaw Marczak
208bf3a08beSPrzemyslaw Marczak /* Wait for PLL to be locked */
209bf3a08beSPrzemyslaw Marczak while (!(readl(&clk->mpll_con0) & PLL_LOCKED_BIT))
210bf3a08beSPrzemyslaw Marczak continue;
211bf3a08beSPrzemyslaw Marczak
212bf3a08beSPrzemyslaw Marczak /* Switch back CMU_DMC mux */
213bf3a08beSPrzemyslaw Marczak set = MUX_C2C_SEL(0) | MUX_DMC_BUS_SEL(0) | MUX_DPHY_SEL(0) |
214bf3a08beSPrzemyslaw Marczak MUX_MPLL_SEL(1) | MUX_PWI_SEL(8) | MUX_G2D_ACP0_SEL(0) |
215bf3a08beSPrzemyslaw Marczak MUX_G2D_ACP1_SEL(0) | MUX_G2D_ACP_SEL(0);
216bf3a08beSPrzemyslaw Marczak
217bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->src_dmc, clr_src_dmc, set);
218bf3a08beSPrzemyslaw Marczak
219bf3a08beSPrzemyslaw Marczak /* Wait for mux change */
220bf3a08beSPrzemyslaw Marczak while (readl(&clk->mux_stat_dmc) & MUX_STAT_DMC_CHANGING)
221bf3a08beSPrzemyslaw Marczak continue;
222bf3a08beSPrzemyslaw Marczak
223bf3a08beSPrzemyslaw Marczak /* CLK_DIV_DMC0 */
224bf3a08beSPrzemyslaw Marczak clr = ACP_RATIO(7) | ACP_PCLK_RATIO(7) | DPHY_RATIO(7) |
225bf3a08beSPrzemyslaw Marczak DMC_RATIO(7) | DMCD_RATIO(7) | DMCP_RATIO(7);
226bf3a08beSPrzemyslaw Marczak /*
227bf3a08beSPrzemyslaw Marczak * For:
228bd99e6d0SMinkyu Kang * MOUTdmc = 800 MHz
229bd99e6d0SMinkyu Kang * MOUTdphy = 800 MHz
230bf3a08beSPrzemyslaw Marczak *
231bd99e6d0SMinkyu Kang * aclk_acp = MOUTdmc / (ratio + 1) = 200 (3)
232bd99e6d0SMinkyu Kang * pclk_acp = aclk_acp / (ratio + 1) = 100 (1)
233bd99e6d0SMinkyu Kang * sclk_dphy = MOUTdphy / (ratio + 1) = 400 (1)
234bd99e6d0SMinkyu Kang * sclk_dmc = MOUTdmc / (ratio + 1) = 400 (1)
235bd99e6d0SMinkyu Kang * aclk_dmcd = sclk_dmc / (ratio + 1) = 200 (1)
236bd99e6d0SMinkyu Kang * aclk_dmcp = aclk_dmcd / (ratio + 1) = 100 (1)
237bf3a08beSPrzemyslaw Marczak */
238bf3a08beSPrzemyslaw Marczak set = ACP_RATIO(3) | ACP_PCLK_RATIO(1) | DPHY_RATIO(1) |
239bf3a08beSPrzemyslaw Marczak DMC_RATIO(1) | DMCD_RATIO(1) | DMCP_RATIO(1);
240bf3a08beSPrzemyslaw Marczak
241bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_dmc0, clr, set);
242bf3a08beSPrzemyslaw Marczak
243bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */
244bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_dmc0) & DIV_STAT_DMC0_CHANGING)
245bf3a08beSPrzemyslaw Marczak continue;
246bf3a08beSPrzemyslaw Marczak
247bf3a08beSPrzemyslaw Marczak /* CLK_DIV_DMC1 */
248bf3a08beSPrzemyslaw Marczak clr = G2D_ACP_RATIO(15) | C2C_RATIO(7) | PWI_RATIO(15) |
249bf3a08beSPrzemyslaw Marczak C2C_ACLK_RATIO(7) | DVSEM_RATIO(127) | DPM_RATIO(127);
250bf3a08beSPrzemyslaw Marczak /*
251bf3a08beSPrzemyslaw Marczak * For:
252bd99e6d0SMinkyu Kang * MOUTg2d = 800 MHz
253bd99e6d0SMinkyu Kang * MOUTc2c = 800 Mhz
254bf3a08beSPrzemyslaw Marczak * MOUTpwi = 108 MHz
255bf3a08beSPrzemyslaw Marczak *
256b00f8edbSJoonyoung Shim * sclk_g2d_acp = MOUTg2d / (ratio + 1) = 200 (3)
257bd99e6d0SMinkyu Kang * sclk_c2c = MOUTc2c / (ratio + 1) = 400 (1)
258bd99e6d0SMinkyu Kang * aclk_c2c = sclk_c2c / (ratio + 1) = 200 (1)
259bf3a08beSPrzemyslaw Marczak * sclk_pwi = MOUTpwi / (ratio + 1) = 18 (5)
260bf3a08beSPrzemyslaw Marczak */
261b00f8edbSJoonyoung Shim set = G2D_ACP_RATIO(3) | C2C_RATIO(1) | PWI_RATIO(5) |
262bf3a08beSPrzemyslaw Marczak C2C_ACLK_RATIO(1) | DVSEM_RATIO(1) | DPM_RATIO(1);
263bf3a08beSPrzemyslaw Marczak
264bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_dmc1, clr, set);
265bf3a08beSPrzemyslaw Marczak
266bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */
267bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_dmc1) & DIV_STAT_DMC1_CHANGING)
268bf3a08beSPrzemyslaw Marczak continue;
269bf3a08beSPrzemyslaw Marczak
270bf3a08beSPrzemyslaw Marczak /* CLK_SRC_PERIL0 */
271bf3a08beSPrzemyslaw Marczak clr = UART0_SEL(15) | UART1_SEL(15) | UART2_SEL(15) |
272bf3a08beSPrzemyslaw Marczak UART3_SEL(15) | UART4_SEL(15);
273bf3a08beSPrzemyslaw Marczak /*
274bf3a08beSPrzemyslaw Marczak * Set CLK_SRC_PERIL0 clocks src to MPLL
275bf3a08beSPrzemyslaw Marczak * src values: 0(XXTI); 1(XusbXTI); 2(SCLK_HDMI24M); 3(SCLK_USBPHY0);
276bf3a08beSPrzemyslaw Marczak * 5(SCLK_HDMIPHY); 6(SCLK_MPLL_USER_T); 7(SCLK_EPLL);
277bf3a08beSPrzemyslaw Marczak * 8(SCLK_VPLL)
278bf3a08beSPrzemyslaw Marczak *
279bf3a08beSPrzemyslaw Marczak * Set all to SCLK_MPLL_USER_T
280bf3a08beSPrzemyslaw Marczak */
281bf3a08beSPrzemyslaw Marczak set = UART0_SEL(6) | UART1_SEL(6) | UART2_SEL(6) | UART3_SEL(6) |
282bf3a08beSPrzemyslaw Marczak UART4_SEL(6);
283bf3a08beSPrzemyslaw Marczak
284bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->src_peril0, clr, set);
285bf3a08beSPrzemyslaw Marczak
286bf3a08beSPrzemyslaw Marczak /* CLK_DIV_PERIL0 */
287bf3a08beSPrzemyslaw Marczak clr = UART0_RATIO(15) | UART1_RATIO(15) | UART2_RATIO(15) |
288bf3a08beSPrzemyslaw Marczak UART3_RATIO(15) | UART4_RATIO(15);
289bf3a08beSPrzemyslaw Marczak /*
290bd99e6d0SMinkyu Kang * For MOUTuart0-4: 800MHz
291bf3a08beSPrzemyslaw Marczak *
292bd99e6d0SMinkyu Kang * SCLK_UARTx = MOUTuartX / (ratio + 1) = 100 (7)
293bf3a08beSPrzemyslaw Marczak */
294bf3a08beSPrzemyslaw Marczak set = UART0_RATIO(7) | UART1_RATIO(7) | UART2_RATIO(7) |
295bf3a08beSPrzemyslaw Marczak UART3_RATIO(7) | UART4_RATIO(7);
296bf3a08beSPrzemyslaw Marczak
297bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_peril0, clr, set);
298bf3a08beSPrzemyslaw Marczak
299bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_peril0) & DIV_STAT_PERIL0_CHANGING)
300bf3a08beSPrzemyslaw Marczak continue;
301bf3a08beSPrzemyslaw Marczak
302bf3a08beSPrzemyslaw Marczak /* CLK_DIV_FSYS1 */
303bf3a08beSPrzemyslaw Marczak clr = MMC0_RATIO(15) | MMC0_PRE_RATIO(255) | MMC1_RATIO(15) |
304bf3a08beSPrzemyslaw Marczak MMC1_PRE_RATIO(255);
305bf3a08beSPrzemyslaw Marczak /*
306bd99e6d0SMinkyu Kang * For MOUTmmc0-3 = 800 MHz (MPLL)
307bf3a08beSPrzemyslaw Marczak *
308bd99e6d0SMinkyu Kang * DOUTmmc1 = MOUTmmc1 / (ratio + 1) = 100 (7)
309bd99e6d0SMinkyu Kang * sclk_mmc1 = DOUTmmc1 / (ratio + 1) = 50 (1)
310bd99e6d0SMinkyu Kang * DOUTmmc0 = MOUTmmc0 / (ratio + 1) = 100 (7)
311bd99e6d0SMinkyu Kang * sclk_mmc0 = DOUTmmc0 / (ratio + 1) = 50 (1)
312bf3a08beSPrzemyslaw Marczak */
313bf3a08beSPrzemyslaw Marczak set = MMC0_RATIO(7) | MMC0_PRE_RATIO(1) | MMC1_RATIO(7) |
314bf3a08beSPrzemyslaw Marczak MMC1_PRE_RATIO(1);
315bf3a08beSPrzemyslaw Marczak
316bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_fsys1, clr, set);
317bf3a08beSPrzemyslaw Marczak
318bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */
319bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_fsys1) & DIV_STAT_FSYS1_CHANGING)
320bf3a08beSPrzemyslaw Marczak continue;
321bf3a08beSPrzemyslaw Marczak
322bf3a08beSPrzemyslaw Marczak /* CLK_DIV_FSYS2 */
323bf3a08beSPrzemyslaw Marczak clr = MMC2_RATIO(15) | MMC2_PRE_RATIO(255) | MMC3_RATIO(15) |
324bf3a08beSPrzemyslaw Marczak MMC3_PRE_RATIO(255);
325bf3a08beSPrzemyslaw Marczak /*
326bd99e6d0SMinkyu Kang * For MOUTmmc0-3 = 800 MHz (MPLL)
327bf3a08beSPrzemyslaw Marczak *
328bd99e6d0SMinkyu Kang * DOUTmmc3 = MOUTmmc3 / (ratio + 1) = 100 (7)
329bd99e6d0SMinkyu Kang * sclk_mmc3 = DOUTmmc3 / (ratio + 1) = 50 (1)
330bd99e6d0SMinkyu Kang * DOUTmmc2 = MOUTmmc2 / (ratio + 1) = 100 (7)
331bd99e6d0SMinkyu Kang * sclk_mmc2 = DOUTmmc2 / (ratio + 1) = 50 (1)
332bf3a08beSPrzemyslaw Marczak */
333bf3a08beSPrzemyslaw Marczak set = MMC2_RATIO(7) | MMC2_PRE_RATIO(1) | MMC3_RATIO(7) |
334bf3a08beSPrzemyslaw Marczak MMC3_PRE_RATIO(1);
335bf3a08beSPrzemyslaw Marczak
336bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_fsys2, clr, set);
337bf3a08beSPrzemyslaw Marczak
338bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */
339bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_fsys2) & DIV_STAT_FSYS2_CHANGING)
340bf3a08beSPrzemyslaw Marczak continue;
341bf3a08beSPrzemyslaw Marczak
342bf3a08beSPrzemyslaw Marczak /* CLK_DIV_FSYS3 */
343bf3a08beSPrzemyslaw Marczak clr = MMC4_RATIO(15) | MMC4_PRE_RATIO(255);
344bf3a08beSPrzemyslaw Marczak /*
345bd99e6d0SMinkyu Kang * For MOUTmmc4 = 800 MHz (MPLL)
346bf3a08beSPrzemyslaw Marczak *
347bd99e6d0SMinkyu Kang * DOUTmmc4 = MOUTmmc4 / (ratio + 1) = 100 (7)
348bd99e6d0SMinkyu Kang * sclk_mmc4 = DOUTmmc4 / (ratio + 1) = 100 (0)
349bf3a08beSPrzemyslaw Marczak */
350bf3a08beSPrzemyslaw Marczak set = MMC4_RATIO(7) | MMC4_PRE_RATIO(0);
351bf3a08beSPrzemyslaw Marczak
352bf3a08beSPrzemyslaw Marczak clrsetbits_le32(&clk->div_fsys3, clr, set);
353bf3a08beSPrzemyslaw Marczak
354bf3a08beSPrzemyslaw Marczak /* Wait for divider ready status */
355bf3a08beSPrzemyslaw Marczak while (readl(&clk->div_stat_fsys3) & DIV_STAT_FSYS3_CHANGING)
356bf3a08beSPrzemyslaw Marczak continue;
357bf3a08beSPrzemyslaw Marczak
358bf3a08beSPrzemyslaw Marczak return;
359bf3a08beSPrzemyslaw Marczak }
360bf3a08beSPrzemyslaw Marczak
board_gpio_init(void)361bf3a08beSPrzemyslaw Marczak static void board_gpio_init(void)
362bf3a08beSPrzemyslaw Marczak {
363bf3a08beSPrzemyslaw Marczak /* eMMC Reset Pin */
3644aa97312SPrzemyslaw Marczak gpio_request(EXYNOS4X12_GPIO_K12, "eMMC Reset");
3654aa97312SPrzemyslaw Marczak
366bf3a08beSPrzemyslaw Marczak gpio_cfg_pin(EXYNOS4X12_GPIO_K12, S5P_GPIO_FUNC(0x1));
367bf3a08beSPrzemyslaw Marczak gpio_set_pull(EXYNOS4X12_GPIO_K12, S5P_GPIO_PULL_NONE);
368bf3a08beSPrzemyslaw Marczak gpio_set_drv(EXYNOS4X12_GPIO_K12, S5P_GPIO_DRV_4X);
369bf3a08beSPrzemyslaw Marczak
370bf3a08beSPrzemyslaw Marczak /* Enable FAN (Odroid U3) */
3714aa97312SPrzemyslaw Marczak gpio_request(EXYNOS4X12_GPIO_D00, "FAN Control");
3724aa97312SPrzemyslaw Marczak
373bf3a08beSPrzemyslaw Marczak gpio_set_pull(EXYNOS4X12_GPIO_D00, S5P_GPIO_PULL_UP);
374bf3a08beSPrzemyslaw Marczak gpio_set_drv(EXYNOS4X12_GPIO_D00, S5P_GPIO_DRV_4X);
375bf3a08beSPrzemyslaw Marczak gpio_direction_output(EXYNOS4X12_GPIO_D00, 1);
376bf3a08beSPrzemyslaw Marczak
377bf3a08beSPrzemyslaw Marczak /* OTG Vbus output (Odroid U3+) */
3784aa97312SPrzemyslaw Marczak gpio_request(EXYNOS4X12_GPIO_L20, "OTG Vbus");
3794aa97312SPrzemyslaw Marczak
380bf3a08beSPrzemyslaw Marczak gpio_set_pull(EXYNOS4X12_GPIO_L20, S5P_GPIO_PULL_NONE);
381bf3a08beSPrzemyslaw Marczak gpio_set_drv(EXYNOS4X12_GPIO_L20, S5P_GPIO_DRV_4X);
382bf3a08beSPrzemyslaw Marczak gpio_direction_output(EXYNOS4X12_GPIO_L20, 0);
383bf3a08beSPrzemyslaw Marczak
384bf3a08beSPrzemyslaw Marczak /* OTG INT (Odroid U3+) */
3854aa97312SPrzemyslaw Marczak gpio_request(EXYNOS4X12_GPIO_X31, "OTG INT");
3864aa97312SPrzemyslaw Marczak
387bf3a08beSPrzemyslaw Marczak gpio_set_pull(EXYNOS4X12_GPIO_X31, S5P_GPIO_PULL_UP);
388bf3a08beSPrzemyslaw Marczak gpio_set_drv(EXYNOS4X12_GPIO_X31, S5P_GPIO_DRV_4X);
389bf3a08beSPrzemyslaw Marczak gpio_direction_input(EXYNOS4X12_GPIO_X31);
390f2cca342SSuriyan Ramasami
391df96337aSSuriyan Ramasami /* Blue LED (Odroid X2/U2/U3) */
392df96337aSSuriyan Ramasami gpio_request(EXYNOS4X12_GPIO_C10, "Blue LED");
393df96337aSSuriyan Ramasami
394df96337aSSuriyan Ramasami gpio_direction_output(EXYNOS4X12_GPIO_C10, 0);
395df96337aSSuriyan Ramasami
396f2cca342SSuriyan Ramasami #ifdef CONFIG_CMD_USB
397f2cca342SSuriyan Ramasami /* USB3503A Reference frequency */
398f2cca342SSuriyan Ramasami gpio_request(EXYNOS4X12_GPIO_X30, "USB3503A RefFreq");
399f2cca342SSuriyan Ramasami
400f2cca342SSuriyan Ramasami /* USB3503A Connect */
401f2cca342SSuriyan Ramasami gpio_request(EXYNOS4X12_GPIO_X34, "USB3503A Connect");
402f2cca342SSuriyan Ramasami
403f2cca342SSuriyan Ramasami /* USB3503A Reset */
404f2cca342SSuriyan Ramasami gpio_request(EXYNOS4X12_GPIO_X35, "USB3503A Reset");
405f2cca342SSuriyan Ramasami #endif
406bf3a08beSPrzemyslaw Marczak }
407bf3a08beSPrzemyslaw Marczak
exynos_early_init_f(void)408bf3a08beSPrzemyslaw Marczak int exynos_early_init_f(void)
409bf3a08beSPrzemyslaw Marczak {
410bf3a08beSPrzemyslaw Marczak board_clock_init();
411bf3a08beSPrzemyslaw Marczak
412bf3a08beSPrzemyslaw Marczak return 0;
413bf3a08beSPrzemyslaw Marczak }
414bf3a08beSPrzemyslaw Marczak
exynos_init(void)415bf3a08beSPrzemyslaw Marczak int exynos_init(void)
416bf3a08beSPrzemyslaw Marczak {
4174aa97312SPrzemyslaw Marczak board_gpio_init();
4184aa97312SPrzemyslaw Marczak
419bf3a08beSPrzemyslaw Marczak return 0;
420bf3a08beSPrzemyslaw Marczak }
421bf3a08beSPrzemyslaw Marczak
exynos_power_init(void)422bf3a08beSPrzemyslaw Marczak int exynos_power_init(void)
423bf3a08beSPrzemyslaw Marczak {
4241d83970fSMinkyu Kang const char *mmc_regulators[] = {
4251d83970fSMinkyu Kang "VDDQ_EMMC_1.8V",
4261d83970fSMinkyu Kang "VDDQ_EMMC_2.8V",
4271d83970fSMinkyu Kang "TFLASH_2.8V",
4281d83970fSMinkyu Kang NULL,
4291d83970fSMinkyu Kang };
4301d83970fSMinkyu Kang
4313b880757SPrzemyslaw Marczak if (regulator_list_autoset(mmc_regulators, NULL, true))
432*90aa625cSMasahiro Yamada pr_err("Unable to init all mmc regulators");
433bf3a08beSPrzemyslaw Marczak
434bf3a08beSPrzemyslaw Marczak return 0;
435bf3a08beSPrzemyslaw Marczak }
436bf3a08beSPrzemyslaw Marczak
437bf3a08beSPrzemyslaw Marczak #ifdef CONFIG_USB_GADGET
s5pc210_phy_control(int on)438bf3a08beSPrzemyslaw Marczak static int s5pc210_phy_control(int on)
439bf3a08beSPrzemyslaw Marczak {
440ca2b933aSPrzemyslaw Marczak struct udevice *dev;
441ca2b933aSPrzemyslaw Marczak int ret;
442bf3a08beSPrzemyslaw Marczak
4433b880757SPrzemyslaw Marczak ret = regulator_get_by_platname("VDD_UOTG_3.0V", &dev);
444ca2b933aSPrzemyslaw Marczak if (ret) {
445*90aa625cSMasahiro Yamada pr_err("Regulator get error: %d", ret);
446ca2b933aSPrzemyslaw Marczak return ret;
447ca2b933aSPrzemyslaw Marczak }
448bf3a08beSPrzemyslaw Marczak
449bf3a08beSPrzemyslaw Marczak if (on)
450ca2b933aSPrzemyslaw Marczak return regulator_set_mode(dev, OPMODE_ON);
451bf3a08beSPrzemyslaw Marczak else
452ca2b933aSPrzemyslaw Marczak return regulator_set_mode(dev, OPMODE_LPM);
453bf3a08beSPrzemyslaw Marczak }
454bf3a08beSPrzemyslaw Marczak
455c0982871SMarek Vasut struct dwc2_plat_otg_data s5pc210_otg_data = {
456bf3a08beSPrzemyslaw Marczak .phy_control = s5pc210_phy_control,
457bf3a08beSPrzemyslaw Marczak .regs_phy = EXYNOS4X12_USBPHY_BASE,
458bf3a08beSPrzemyslaw Marczak .regs_otg = EXYNOS4X12_USBOTG_BASE,
459bf3a08beSPrzemyslaw Marczak .usb_phy_ctrl = EXYNOS4X12_USBPHY_CONTROL,
460bf3a08beSPrzemyslaw Marczak .usb_flags = PHY0_SLEEP,
461bf3a08beSPrzemyslaw Marczak };
4626a23c653SSuriyan Ramasami #endif
4636a23c653SSuriyan Ramasami
4646a23c653SSuriyan Ramasami #if defined(CONFIG_USB_GADGET) || defined(CONFIG_CMD_USB)
465bf3a08beSPrzemyslaw Marczak
board_usb_init(int index,enum usb_init_type init)466bf3a08beSPrzemyslaw Marczak int board_usb_init(int index, enum usb_init_type init)
467bf3a08beSPrzemyslaw Marczak {
4686a23c653SSuriyan Ramasami #ifdef CONFIG_CMD_USB
469ca2b933aSPrzemyslaw Marczak struct udevice *dev;
470ca2b933aSPrzemyslaw Marczak int ret;
4716a23c653SSuriyan Ramasami
4726a23c653SSuriyan Ramasami /* Set Ref freq 0 => 24MHz, 1 => 26MHz*/
4736a23c653SSuriyan Ramasami /* Odroid Us have it at 24MHz, Odroid Xs at 26MHz */
4746a23c653SSuriyan Ramasami if (gd->board_type == ODROID_TYPE_U3)
4756a23c653SSuriyan Ramasami gpio_direction_output(EXYNOS4X12_GPIO_X30, 0);
4766a23c653SSuriyan Ramasami else
4776a23c653SSuriyan Ramasami gpio_direction_output(EXYNOS4X12_GPIO_X30, 1);
4786a23c653SSuriyan Ramasami
4796a23c653SSuriyan Ramasami /* Disconnect, Reset, Connect */
4806a23c653SSuriyan Ramasami gpio_direction_output(EXYNOS4X12_GPIO_X34, 0);
4816a23c653SSuriyan Ramasami gpio_direction_output(EXYNOS4X12_GPIO_X35, 0);
4826a23c653SSuriyan Ramasami gpio_direction_output(EXYNOS4X12_GPIO_X35, 1);
4836a23c653SSuriyan Ramasami gpio_direction_output(EXYNOS4X12_GPIO_X34, 1);
4846a23c653SSuriyan Ramasami
4856a23c653SSuriyan Ramasami /* Power off and on BUCK8 for LAN9730 */
4866a23c653SSuriyan Ramasami debug("LAN9730 - Turning power buck 8 OFF and ON.\n");
4876a23c653SSuriyan Ramasami
4883b880757SPrzemyslaw Marczak ret = regulator_get_by_platname("VCC_P3V3_2.85V", &dev);
489ca2b933aSPrzemyslaw Marczak if (ret) {
490*90aa625cSMasahiro Yamada pr_err("Regulator get error: %d", ret);
491ca2b933aSPrzemyslaw Marczak return ret;
4926a23c653SSuriyan Ramasami }
4936a23c653SSuriyan Ramasami
494ca2b933aSPrzemyslaw Marczak ret = regulator_set_enable(dev, true);
495ca2b933aSPrzemyslaw Marczak if (ret) {
496*90aa625cSMasahiro Yamada pr_err("Regulator %s enable setting error: %d", dev->name, ret);
497ca2b933aSPrzemyslaw Marczak return ret;
498ca2b933aSPrzemyslaw Marczak }
4996a23c653SSuriyan Ramasami
500ca2b933aSPrzemyslaw Marczak ret = regulator_set_value(dev, 750000);
501ca2b933aSPrzemyslaw Marczak if (ret) {
502*90aa625cSMasahiro Yamada pr_err("Regulator %s value setting error: %d", dev->name, ret);
503ca2b933aSPrzemyslaw Marczak return ret;
504ca2b933aSPrzemyslaw Marczak }
505ca2b933aSPrzemyslaw Marczak
506ca2b933aSPrzemyslaw Marczak ret = regulator_set_value(dev, 3300000);
507ca2b933aSPrzemyslaw Marczak if (ret) {
508*90aa625cSMasahiro Yamada pr_err("Regulator %s value setting error: %d", dev->name, ret);
509ca2b933aSPrzemyslaw Marczak return ret;
510ca2b933aSPrzemyslaw Marczak }
511ca2b933aSPrzemyslaw Marczak #endif
512bf3a08beSPrzemyslaw Marczak debug("USB_udc_probe\n");
513a4bb9b36SMarek Vasut return dwc2_udc_probe(&s5pc210_otg_data);
514bf3a08beSPrzemyslaw Marczak }
515bf3a08beSPrzemyslaw Marczak #endif
516