1bfc37f3cSErik van Luijk /*
2bfc37f3cSErik van Luijk * Board functions for mini-box PICOSAM9G45 (AT91SAM9G45) based board
3bfc37f3cSErik van Luijk * (C) Copyright 2015 Inter Act B.V.
4bfc37f3cSErik van Luijk *
5bfc37f3cSErik van Luijk * Based on:
6bfc37f3cSErik van Luijk * U-Boot file: board/atmel/at91sam9m10g45ek/at91sam9m10g45ek.c
7bfc37f3cSErik van Luijk * (C) Copyright 2007-2008
8bfc37f3cSErik van Luijk * Stelian Pop <stelian@popies.net>
9bfc37f3cSErik van Luijk * Lead Tech Design <www.leadtechdesign.com>
10bfc37f3cSErik van Luijk *
11bfc37f3cSErik van Luijk * SPDX-License-Identifier: GPL-2.0+
12bfc37f3cSErik van Luijk */
13bfc37f3cSErik van Luijk
14bfc37f3cSErik van Luijk #include <common.h>
15bfc37f3cSErik van Luijk #include <asm/io.h>
16bfc37f3cSErik van Luijk #include <asm/arch/clk.h>
17bfc37f3cSErik van Luijk #include <asm/arch/at91sam9g45_matrix.h>
18bfc37f3cSErik van Luijk #include <asm/arch/at91sam9_smc.h>
19bfc37f3cSErik van Luijk #include <asm/arch/at91_common.h>
20bfc37f3cSErik van Luijk #include <asm/arch/gpio.h>
21bfc37f3cSErik van Luijk #include <asm/arch/clk.h>
22bfc37f3cSErik van Luijk #include <lcd.h>
23*331c2375SMasahiro Yamada #include <linux/mtd/rawnand.h>
24bfc37f3cSErik van Luijk #include <atmel_lcdc.h>
25bfc37f3cSErik van Luijk #include <atmel_mci.h>
26bfc37f3cSErik van Luijk #if defined(CONFIG_RESET_PHY_R) && defined(CONFIG_MACB)
27bfc37f3cSErik van Luijk #include <net.h>
28bfc37f3cSErik van Luijk #endif
29bfc37f3cSErik van Luijk #include <netdev.h>
30c62db35dSSimon Glass #include <asm/mach-types.h>
31bfc37f3cSErik van Luijk
32bfc37f3cSErik van Luijk DECLARE_GLOBAL_DATA_PTR;
33bfc37f3cSErik van Luijk
34bfc37f3cSErik van Luijk /* ------------------------------------------------------------------------- */
35bfc37f3cSErik van Luijk /*
36bfc37f3cSErik van Luijk * Miscelaneous platform dependent initialisations
37bfc37f3cSErik van Luijk */
38bfc37f3cSErik van Luijk
39bfc37f3cSErik van Luijk #if defined(CONFIG_SPL_BUILD)
40bfc37f3cSErik van Luijk #include <spl.h>
41bfc37f3cSErik van Luijk
at91_spl_board_init(void)42bfc37f3cSErik van Luijk void at91_spl_board_init(void)
43bfc37f3cSErik van Luijk {
44bfc37f3cSErik van Luijk #ifdef CONFIG_SYS_USE_MMC
45bfc37f3cSErik van Luijk at91_mci_hw_init();
46bfc37f3cSErik van Luijk #endif
47bfc37f3cSErik van Luijk }
48bfc37f3cSErik van Luijk
49bfc37f3cSErik van Luijk #include <asm/arch/atmel_mpddrc.h>
ddr2_conf(struct atmel_mpddrc_config * ddr2)507e8702a0SWenyou Yang static void ddr2_conf(struct atmel_mpddrc_config *ddr2)
51bfc37f3cSErik van Luijk {
52bfc37f3cSErik van Luijk ddr2->md = (ATMEL_MPDDRC_MD_DBW_16_BITS | ATMEL_MPDDRC_MD_DDR2_SDRAM);
53bfc37f3cSErik van Luijk
54bfc37f3cSErik van Luijk ddr2->cr = (ATMEL_MPDDRC_CR_NC_COL_10 |
55bfc37f3cSErik van Luijk ATMEL_MPDDRC_CR_NR_ROW_14 |
56bfc37f3cSErik van Luijk ATMEL_MPDDRC_CR_DQMS_SHARED |
57bfc37f3cSErik van Luijk ATMEL_MPDDRC_CR_CAS_DDR_CAS3);
58bfc37f3cSErik van Luijk
59bfc37f3cSErik van Luijk ddr2->rtr = 0x24b;
60bfc37f3cSErik van Luijk
61bfc37f3cSErik van Luijk ddr2->tpr0 = (6 << ATMEL_MPDDRC_TPR0_TRAS_OFFSET |/* 6*7.5 = 45 ns */
62bfc37f3cSErik van Luijk 2 << ATMEL_MPDDRC_TPR0_TRCD_OFFSET |/* 2*7.5 = 15 ns */
63bfc37f3cSErik van Luijk 2 << ATMEL_MPDDRC_TPR0_TWR_OFFSET | /* 2*7.5 = 15 ns */
64bfc37f3cSErik van Luijk 8 << ATMEL_MPDDRC_TPR0_TRC_OFFSET | /* 8*7.5 = 60 ns */
65bfc37f3cSErik van Luijk 2 << ATMEL_MPDDRC_TPR0_TRP_OFFSET | /* 2*7.5 = 15 ns */
66bfc37f3cSErik van Luijk 1 << ATMEL_MPDDRC_TPR0_TRRD_OFFSET | /* 1*7.5= 7.5 ns*/
67bfc37f3cSErik van Luijk 1 << ATMEL_MPDDRC_TPR0_TWTR_OFFSET | /* 1 clk cycle */
68bfc37f3cSErik van Luijk 2 << ATMEL_MPDDRC_TPR0_TMRD_OFFSET); /* 2 clk cycles */
69bfc37f3cSErik van Luijk
70bfc37f3cSErik van Luijk ddr2->tpr1 = (2 << ATMEL_MPDDRC_TPR1_TXP_OFFSET | /* 2*7.5 = 15 ns */
71bfc37f3cSErik van Luijk 200 << ATMEL_MPDDRC_TPR1_TXSRD_OFFSET |
72bfc37f3cSErik van Luijk 16 << ATMEL_MPDDRC_TPR1_TXSNR_OFFSET |
73bfc37f3cSErik van Luijk 14 << ATMEL_MPDDRC_TPR1_TRFC_OFFSET);
74bfc37f3cSErik van Luijk
75bfc37f3cSErik van Luijk ddr2->tpr2 = (1 << ATMEL_MPDDRC_TPR2_TRTP_OFFSET |
76bfc37f3cSErik van Luijk 0 << ATMEL_MPDDRC_TPR2_TRPA_OFFSET |
77bfc37f3cSErik van Luijk 7 << ATMEL_MPDDRC_TPR2_TXARDS_OFFSET |
78bfc37f3cSErik van Luijk 2 << ATMEL_MPDDRC_TPR2_TXARD_OFFSET);
79bfc37f3cSErik van Luijk }
80bfc37f3cSErik van Luijk
mem_init(void)81bfc37f3cSErik van Luijk void mem_init(void)
82bfc37f3cSErik van Luijk {
83bfc37f3cSErik van Luijk struct at91_matrix *mat = (struct at91_matrix *)ATMEL_BASE_MATRIX;
847e8702a0SWenyou Yang struct atmel_mpddrc_config ddr2;
85bfc37f3cSErik van Luijk unsigned long csa;
86bfc37f3cSErik van Luijk
87bfc37f3cSErik van Luijk ddr2_conf(&ddr2);
88bfc37f3cSErik van Luijk
8970341e2eSWenyou Yang at91_system_clk_enable(AT91_PMC_DDR);
90bfc37f3cSErik van Luijk
91bfc37f3cSErik van Luijk /* Chip select 1 is for DDR2/SDRAM */
92bfc37f3cSErik van Luijk csa = readl(&mat->ebicsa);
93bfc37f3cSErik van Luijk csa |= AT91_MATRIX_EBI_CS1A_SDRAMC;
94bfc37f3cSErik van Luijk csa &= ~AT91_MATRIX_EBI_VDDIOMSEL_3_3V;
95bfc37f3cSErik van Luijk writel(csa, &mat->ebicsa);
96bfc37f3cSErik van Luijk
97bfc37f3cSErik van Luijk /* DDRAM2 Controller initialize */
98bfc37f3cSErik van Luijk ddr2_init(ATMEL_BASE_DDRSDRC0, ATMEL_BASE_CS6, &ddr2);
99bfc37f3cSErik van Luijk ddr2_init(ATMEL_BASE_DDRSDRC1, ATMEL_BASE_CS1, &ddr2);
100bfc37f3cSErik van Luijk }
101bfc37f3cSErik van Luijk #endif
102bfc37f3cSErik van Luijk
103bfc37f3cSErik van Luijk #ifdef CONFIG_CMD_USB
picosam9g45_usb_hw_init(void)104bfc37f3cSErik van Luijk static void picosam9g45_usb_hw_init(void)
105bfc37f3cSErik van Luijk {
10670341e2eSWenyou Yang at91_periph_clk_enable(ATMEL_ID_PIODE);
107bfc37f3cSErik van Luijk
108bfc37f3cSErik van Luijk at91_set_gpio_output(AT91_PIN_PD1, 0);
109bfc37f3cSErik van Luijk at91_set_gpio_output(AT91_PIN_PD3, 0);
110bfc37f3cSErik van Luijk }
111bfc37f3cSErik van Luijk #endif
112bfc37f3cSErik van Luijk
113bfc37f3cSErik van Luijk #ifdef CONFIG_MACB
picosam9g45_macb_hw_init(void)114bfc37f3cSErik van Luijk static void picosam9g45_macb_hw_init(void)
115bfc37f3cSErik van Luijk {
116bfc37f3cSErik van Luijk struct at91_port *pioa = (struct at91_port *)ATMEL_BASE_PIOA;
117bfc37f3cSErik van Luijk
11870341e2eSWenyou Yang at91_periph_clk_enable(ATMEL_ID_EMAC);
119bfc37f3cSErik van Luijk
120bfc37f3cSErik van Luijk /*
121bfc37f3cSErik van Luijk * Disable pull-up on:
122bfc37f3cSErik van Luijk * RXDV (PA15) => PHY normal mode (not Test mode)
123bfc37f3cSErik van Luijk * ERX0 (PA12) => PHY ADDR0
124bfc37f3cSErik van Luijk * ERX1 (PA13) => PHY ADDR1 => PHYADDR = 0x0
125bfc37f3cSErik van Luijk *
126bfc37f3cSErik van Luijk * PHY has internal pull-down
127bfc37f3cSErik van Luijk */
128bfc37f3cSErik van Luijk writel(pin_to_mask(AT91_PIN_PA15) |
129bfc37f3cSErik van Luijk pin_to_mask(AT91_PIN_PA12) |
130bfc37f3cSErik van Luijk pin_to_mask(AT91_PIN_PA13),
131bfc37f3cSErik van Luijk &pioa->pudr);
132bfc37f3cSErik van Luijk
133bfc37f3cSErik van Luijk at91_phy_reset();
134bfc37f3cSErik van Luijk
135bfc37f3cSErik van Luijk /* Re-enable pull-up */
136bfc37f3cSErik van Luijk writel(pin_to_mask(AT91_PIN_PA15) |
137bfc37f3cSErik van Luijk pin_to_mask(AT91_PIN_PA12) |
138bfc37f3cSErik van Luijk pin_to_mask(AT91_PIN_PA13),
139bfc37f3cSErik van Luijk &pioa->puer);
140bfc37f3cSErik van Luijk
141bfc37f3cSErik van Luijk /* And the pins. */
142bfc37f3cSErik van Luijk at91_macb_hw_init();
143bfc37f3cSErik van Luijk }
144bfc37f3cSErik van Luijk #endif
145bfc37f3cSErik van Luijk
146bfc37f3cSErik van Luijk #ifdef CONFIG_LCD
147bfc37f3cSErik van Luijk
148bfc37f3cSErik van Luijk vidinfo_t panel_info = {
149bfc37f3cSErik van Luijk .vl_col = 480,
150bfc37f3cSErik van Luijk .vl_row = 272,
151bfc37f3cSErik van Luijk .vl_clk = 9000000,
152bfc37f3cSErik van Luijk .vl_sync = ATMEL_LCDC_INVLINE_NORMAL |
153bfc37f3cSErik van Luijk ATMEL_LCDC_INVFRAME_NORMAL,
154bfc37f3cSErik van Luijk .vl_bpix = 3,
155bfc37f3cSErik van Luijk .vl_tft = 1,
156bfc37f3cSErik van Luijk .vl_hsync_len = 45,
157bfc37f3cSErik van Luijk .vl_left_margin = 1,
158bfc37f3cSErik van Luijk .vl_right_margin = 1,
159bfc37f3cSErik van Luijk .vl_vsync_len = 1,
160bfc37f3cSErik van Luijk .vl_upper_margin = 40,
161bfc37f3cSErik van Luijk .vl_lower_margin = 1,
162bfc37f3cSErik van Luijk .mmio = ATMEL_BASE_LCDC,
163bfc37f3cSErik van Luijk };
164bfc37f3cSErik van Luijk
165bfc37f3cSErik van Luijk
lcd_enable(void)166bfc37f3cSErik van Luijk void lcd_enable(void)
167bfc37f3cSErik van Luijk {
168bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE6, 1); /* power up */
169bfc37f3cSErik van Luijk }
170bfc37f3cSErik van Luijk
lcd_disable(void)171bfc37f3cSErik van Luijk void lcd_disable(void)
172bfc37f3cSErik van Luijk {
173bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE6, 0); /* power down */
174bfc37f3cSErik van Luijk }
175bfc37f3cSErik van Luijk
picosam9g45_lcd_hw_init(void)176bfc37f3cSErik van Luijk static void picosam9g45_lcd_hw_init(void)
177bfc37f3cSErik van Luijk {
178bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE0, 0); /* LCDDPWR */
179bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE2, 0); /* LCDCC */
180bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE3, 0); /* LCDVSYNC */
181bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE4, 0); /* LCDHSYNC */
182bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE5, 0); /* LCDDOTCK */
183bfc37f3cSErik van Luijk
184bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE7, 0); /* LCDD0 */
185bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE8, 0); /* LCDD1 */
186bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE9, 0); /* LCDD2 */
187bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE10, 0); /* LCDD3 */
188bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE11, 0); /* LCDD4 */
189bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE12, 0); /* LCDD5 */
190bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE13, 0); /* LCDD6 */
191bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE14, 0); /* LCDD7 */
192bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE15, 0); /* LCDD8 */
193bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE16, 0); /* LCDD9 */
194bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE17, 0); /* LCDD10 */
195bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE18, 0); /* LCDD11 */
196bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE19, 0); /* LCDD12 */
197bfc37f3cSErik van Luijk at91_set_B_periph(AT91_PIN_PE20, 0); /* LCDD13 */
198bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE21, 0); /* LCDD14 */
199bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE22, 0); /* LCDD15 */
200bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE23, 0); /* LCDD16 */
201bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE24, 0); /* LCDD17 */
202bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE25, 0); /* LCDD18 */
203bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE26, 0); /* LCDD19 */
204bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE27, 0); /* LCDD20 */
205bfc37f3cSErik van Luijk at91_set_B_periph(AT91_PIN_PE28, 0); /* LCDD21 */
206bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE29, 0); /* LCDD22 */
207bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE30, 0); /* LCDD23 */
208bfc37f3cSErik van Luijk
20970341e2eSWenyou Yang at91_periph_clk_enable(ATMEL_ID_LCDC);
210bfc37f3cSErik van Luijk
211bfc37f3cSErik van Luijk gd->fb_base = CONFIG_AT91SAM9G45_LCD_BASE;
212bfc37f3cSErik van Luijk }
213bfc37f3cSErik van Luijk
214bfc37f3cSErik van Luijk #ifdef CONFIG_LCD_INFO
215bfc37f3cSErik van Luijk #include <nand.h>
216bfc37f3cSErik van Luijk #include <version.h>
217bfc37f3cSErik van Luijk
lcd_show_board_info(void)218bfc37f3cSErik van Luijk void lcd_show_board_info(void)
219bfc37f3cSErik van Luijk {
220bfc37f3cSErik van Luijk ulong dram_size;
221bfc37f3cSErik van Luijk int i;
222bfc37f3cSErik van Luijk char temp[32];
223bfc37f3cSErik van Luijk
224bfc37f3cSErik van Luijk lcd_printf("%s\n", U_BOOT_VERSION);
225bfc37f3cSErik van Luijk lcd_printf("(C) 2015 Inter Act B.V.\n");
226bfc37f3cSErik van Luijk lcd_printf("support@interact.nl\n");
227bfc37f3cSErik van Luijk lcd_printf("%s CPU at %s MHz\n",
228bfc37f3cSErik van Luijk ATMEL_CPU_NAME,
229bfc37f3cSErik van Luijk strmhz(temp, get_cpu_clk_rate()));
230bfc37f3cSErik van Luijk
231bfc37f3cSErik van Luijk dram_size = 0;
232bfc37f3cSErik van Luijk for (i = 0; i < CONFIG_NR_DRAM_BANKS; i++)
233bfc37f3cSErik van Luijk dram_size += gd->bd->bi_dram[i].size;
234bfc37f3cSErik van Luijk lcd_printf(" %ld MB SDRAM\n", dram_size >> 20);
235bfc37f3cSErik van Luijk }
236bfc37f3cSErik van Luijk #endif /* CONFIG_LCD_INFO */
237bfc37f3cSErik van Luijk #endif
238bfc37f3cSErik van Luijk
239bfc37f3cSErik van Luijk #ifdef CONFIG_GENERIC_ATMEL_MCI
board_mmc_init(bd_t * bis)240bfc37f3cSErik van Luijk int board_mmc_init(bd_t *bis)
241bfc37f3cSErik van Luijk {
242bfc37f3cSErik van Luijk at91_mci_hw_init();
243bfc37f3cSErik van Luijk
244bfc37f3cSErik van Luijk return atmel_mci_init((void *)ATMEL_BASE_MCI0);
245bfc37f3cSErik van Luijk }
246bfc37f3cSErik van Luijk #endif
247bfc37f3cSErik van Luijk
board_early_init_f(void)248bfc37f3cSErik van Luijk int board_early_init_f(void)
249bfc37f3cSErik van Luijk {
250bfc37f3cSErik van Luijk at91_seriald_hw_init();
251bfc37f3cSErik van Luijk return 0;
252bfc37f3cSErik van Luijk }
253bfc37f3cSErik van Luijk
board_init(void)254bfc37f3cSErik van Luijk int board_init(void)
255bfc37f3cSErik van Luijk {
25694ba26f2STom Rini gd->bd->bi_arch_number = MACH_TYPE_PICOSAM9G45;
25794ba26f2STom Rini
258bfc37f3cSErik van Luijk /* adress of boot parameters */
259bfc37f3cSErik van Luijk gd->bd->bi_boot_params = CONFIG_SYS_SDRAM_BASE + 0x100;
260bfc37f3cSErik van Luijk
261bfc37f3cSErik van Luijk #ifdef CONFIG_CMD_USB
262bfc37f3cSErik van Luijk picosam9g45_usb_hw_init();
263bfc37f3cSErik van Luijk #endif
264bfc37f3cSErik van Luijk #ifdef CONFIG_ATMEL_SPI
265bfc37f3cSErik van Luijk at91_spi0_hw_init(1 << 4);
266bfc37f3cSErik van Luijk #endif
267bfc37f3cSErik van Luijk #ifdef CONFIG_MACB
268bfc37f3cSErik van Luijk picosam9g45_macb_hw_init();
269bfc37f3cSErik van Luijk #endif
270bfc37f3cSErik van Luijk #ifdef CONFIG_LCD
271bfc37f3cSErik van Luijk picosam9g45_lcd_hw_init();
272bfc37f3cSErik van Luijk #endif
273bfc37f3cSErik van Luijk return 0;
274bfc37f3cSErik van Luijk }
275bfc37f3cSErik van Luijk
dram_init(void)276bfc37f3cSErik van Luijk int dram_init(void)
277bfc37f3cSErik van Luijk {
278bfc37f3cSErik van Luijk gd->ram_size = get_ram_size((long *)PHYS_SDRAM_1, PHYS_SDRAM_1_SIZE)
279bfc37f3cSErik van Luijk + get_ram_size((long *)PHYS_SDRAM_2, PHYS_SDRAM_2_SIZE);
280bfc37f3cSErik van Luijk
281bfc37f3cSErik van Luijk return 0;
282bfc37f3cSErik van Luijk }
283bfc37f3cSErik van Luijk
dram_init_banksize(void)28476b00acaSSimon Glass int dram_init_banksize(void)
285bfc37f3cSErik van Luijk {
286bfc37f3cSErik van Luijk gd->bd->bi_dram[0].start = PHYS_SDRAM_1;
287bfc37f3cSErik van Luijk gd->bd->bi_dram[0].size = get_ram_size((long *)PHYS_SDRAM_1,
288bfc37f3cSErik van Luijk PHYS_SDRAM_1_SIZE);
289bfc37f3cSErik van Luijk gd->bd->bi_dram[1].start = PHYS_SDRAM_2;
290bfc37f3cSErik van Luijk gd->bd->bi_dram[1].size = get_ram_size((long *)PHYS_SDRAM_2,
291bfc37f3cSErik van Luijk PHYS_SDRAM_2_SIZE);
29276b00acaSSimon Glass
29376b00acaSSimon Glass return 0;
294bfc37f3cSErik van Luijk }
295bfc37f3cSErik van Luijk
296bfc37f3cSErik van Luijk #ifdef CONFIG_RESET_PHY_R
reset_phy(void)297bfc37f3cSErik van Luijk void reset_phy(void)
298bfc37f3cSErik van Luijk {
299bfc37f3cSErik van Luijk }
300bfc37f3cSErik van Luijk #endif
301bfc37f3cSErik van Luijk
board_eth_init(bd_t * bis)302bfc37f3cSErik van Luijk int board_eth_init(bd_t *bis)
303bfc37f3cSErik van Luijk {
304bfc37f3cSErik van Luijk int rc = 0;
305bfc37f3cSErik van Luijk #ifdef CONFIG_MACB
306bfc37f3cSErik van Luijk rc = macb_eth_initialize(0, (void *)ATMEL_BASE_EMAC, 0x00);
307bfc37f3cSErik van Luijk #endif
308bfc37f3cSErik van Luijk return rc;
309bfc37f3cSErik van Luijk }
310bfc37f3cSErik van Luijk
311bfc37f3cSErik van Luijk /* SPI chip select control */
312bfc37f3cSErik van Luijk #ifdef CONFIG_ATMEL_SPI
313bfc37f3cSErik van Luijk #include <spi.h>
314bfc37f3cSErik van Luijk
spi_cs_is_valid(unsigned int bus,unsigned int cs)315bfc37f3cSErik van Luijk int spi_cs_is_valid(unsigned int bus, unsigned int cs)
316bfc37f3cSErik van Luijk {
317bfc37f3cSErik van Luijk return bus == 0 && cs < 2;
318bfc37f3cSErik van Luijk }
319bfc37f3cSErik van Luijk
spi_cs_activate(struct spi_slave * slave)320bfc37f3cSErik van Luijk void spi_cs_activate(struct spi_slave *slave)
321bfc37f3cSErik van Luijk {
322bfc37f3cSErik van Luijk switch (slave->cs) {
323bfc37f3cSErik van Luijk case 1:
324bfc37f3cSErik van Luijk at91_set_gpio_output(AT91_PIN_PB18, 0);
325bfc37f3cSErik van Luijk break;
326bfc37f3cSErik van Luijk case 0:
327bfc37f3cSErik van Luijk default:
328bfc37f3cSErik van Luijk at91_set_gpio_output(AT91_PIN_PB3, 0);
329bfc37f3cSErik van Luijk break;
330bfc37f3cSErik van Luijk }
331bfc37f3cSErik van Luijk }
332bfc37f3cSErik van Luijk
spi_cs_deactivate(struct spi_slave * slave)333bfc37f3cSErik van Luijk void spi_cs_deactivate(struct spi_slave *slave)
334bfc37f3cSErik van Luijk {
335bfc37f3cSErik van Luijk switch (slave->cs) {
336bfc37f3cSErik van Luijk case 1:
337bfc37f3cSErik van Luijk at91_set_gpio_output(AT91_PIN_PB18, 1);
338bfc37f3cSErik van Luijk break;
339bfc37f3cSErik van Luijk case 0:
340bfc37f3cSErik van Luijk default:
341bfc37f3cSErik van Luijk at91_set_gpio_output(AT91_PIN_PB3, 1);
342bfc37f3cSErik van Luijk break;
343bfc37f3cSErik van Luijk }
344bfc37f3cSErik van Luijk }
345bfc37f3cSErik van Luijk #endif /* CONFIG_ATMEL_SPI */
346