xref: /rk3399_rockchip-uboot/board/grinn/liteboard/board.c (revision 00caae6d47645e68d6e5277aceb69592b49381a6)
1c9e40e65SMarcin Niestroj /*
2c9e40e65SMarcin Niestroj  * Copyright (C) 2015-2016 Freescale Semiconductor, Inc.
3c9e40e65SMarcin Niestroj  * Copyright (C) 2016 Grinn
4c9e40e65SMarcin Niestroj  *
5c9e40e65SMarcin Niestroj  * SPDX-License-Identifier:	GPL-2.0+
6c9e40e65SMarcin Niestroj  */
7c9e40e65SMarcin Niestroj 
8c9e40e65SMarcin Niestroj #include <asm/arch/clock.h>
9c9e40e65SMarcin Niestroj #include <asm/arch/iomux.h>
10c9e40e65SMarcin Niestroj #include <asm/arch/imx-regs.h>
11c9e40e65SMarcin Niestroj #include <asm/arch/crm_regs.h>
12d4b1b527SMarcin Niestroj #include <asm/arch/litesom.h>
13c9e40e65SMarcin Niestroj #include <asm/arch/mx6ul_pins.h>
14c9e40e65SMarcin Niestroj #include <asm/arch/mx6-pins.h>
15c9e40e65SMarcin Niestroj #include <asm/arch/sys_proto.h>
16c9e40e65SMarcin Niestroj #include <asm/gpio.h>
17552a848eSStefano Babic #include <asm/mach-imx/iomux-v3.h>
18552a848eSStefano Babic #include <asm/mach-imx/boot_mode.h>
19c9e40e65SMarcin Niestroj #include <asm/io.h>
20c9e40e65SMarcin Niestroj #include <common.h>
21c9e40e65SMarcin Niestroj #include <fsl_esdhc.h>
22c9e40e65SMarcin Niestroj #include <linux/sizes.h>
23c9e40e65SMarcin Niestroj #include <linux/fb.h>
24c9e40e65SMarcin Niestroj #include <miiphy.h>
25c9e40e65SMarcin Niestroj #include <mmc.h>
26c9e40e65SMarcin Niestroj #include <netdev.h>
27c9e40e65SMarcin Niestroj #include <spl.h>
28c9e40e65SMarcin Niestroj #include <usb.h>
29c9e40e65SMarcin Niestroj #include <usb/ehci-ci.h>
30c9e40e65SMarcin Niestroj 
31c9e40e65SMarcin Niestroj DECLARE_GLOBAL_DATA_PTR;
32c9e40e65SMarcin Niestroj 
33c9e40e65SMarcin Niestroj #define UART_PAD_CTRL  (PAD_CTL_PKE | PAD_CTL_PUE |		\
34c9e40e65SMarcin Niestroj 	PAD_CTL_PUS_100K_UP | PAD_CTL_SPEED_MED |		\
35c9e40e65SMarcin Niestroj 	PAD_CTL_DSE_40ohm   | PAD_CTL_SRE_FAST  | PAD_CTL_HYS)
36c9e40e65SMarcin Niestroj 
37c9e40e65SMarcin Niestroj #define USDHC_PAD_CTRL (PAD_CTL_PKE | PAD_CTL_PUE |		\
38c9e40e65SMarcin Niestroj 	PAD_CTL_PUS_22K_UP  | PAD_CTL_SPEED_LOW |		\
39c9e40e65SMarcin Niestroj 	PAD_CTL_DSE_80ohm   | PAD_CTL_SRE_FAST  | PAD_CTL_HYS)
40c9e40e65SMarcin Niestroj 
41c9e40e65SMarcin Niestroj #define ENET_PAD_CTRL  (PAD_CTL_PUS_100K_UP | PAD_CTL_PUE |     \
42c9e40e65SMarcin Niestroj 	PAD_CTL_SPEED_HIGH   |                                   \
43c9e40e65SMarcin Niestroj 	PAD_CTL_DSE_48ohm   | PAD_CTL_SRE_FAST)
44c9e40e65SMarcin Niestroj 
45c9e40e65SMarcin Niestroj #define MDIO_PAD_CTRL  (PAD_CTL_PUS_100K_UP | PAD_CTL_PUE |     \
46c9e40e65SMarcin Niestroj 	PAD_CTL_DSE_48ohm   | PAD_CTL_SRE_FAST | PAD_CTL_ODE)
47c9e40e65SMarcin Niestroj 
48c9e40e65SMarcin Niestroj #define ENET_CLK_PAD_CTRL  (PAD_CTL_DSE_40ohm   | PAD_CTL_SRE_FAST)
49c9e40e65SMarcin Niestroj 
50c9e40e65SMarcin Niestroj static iomux_v3_cfg_t const uart1_pads[] = {
51c9e40e65SMarcin Niestroj 	MX6_PAD_UART1_TX_DATA__UART1_DCE_TX | MUX_PAD_CTRL(UART_PAD_CTRL),
52c9e40e65SMarcin Niestroj 	MX6_PAD_UART1_RX_DATA__UART1_DCE_RX | MUX_PAD_CTRL(UART_PAD_CTRL),
53c9e40e65SMarcin Niestroj };
54c9e40e65SMarcin Niestroj 
55c9e40e65SMarcin Niestroj static iomux_v3_cfg_t const sd_pads[] = {
56c9e40e65SMarcin Niestroj 	MX6_PAD_SD1_CLK__USDHC1_CLK | MUX_PAD_CTRL(USDHC_PAD_CTRL),
57c9e40e65SMarcin Niestroj 	MX6_PAD_SD1_CMD__USDHC1_CMD | MUX_PAD_CTRL(USDHC_PAD_CTRL),
58c9e40e65SMarcin Niestroj 	MX6_PAD_SD1_DATA0__USDHC1_DATA0 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
59c9e40e65SMarcin Niestroj 	MX6_PAD_SD1_DATA1__USDHC1_DATA1 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
60c9e40e65SMarcin Niestroj 	MX6_PAD_SD1_DATA2__USDHC1_DATA2 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
61c9e40e65SMarcin Niestroj 	MX6_PAD_SD1_DATA3__USDHC1_DATA3 | MUX_PAD_CTRL(USDHC_PAD_CTRL),
62c9e40e65SMarcin Niestroj 
63c9e40e65SMarcin Niestroj 	/* CD */
64c9e40e65SMarcin Niestroj 	MX6_PAD_UART1_RTS_B__GPIO1_IO19 | MUX_PAD_CTRL(NO_PAD_CTRL),
65c9e40e65SMarcin Niestroj };
66c9e40e65SMarcin Niestroj 
67c9e40e65SMarcin Niestroj #ifdef CONFIG_FEC_MXC
68c9e40e65SMarcin Niestroj static iomux_v3_cfg_t const fec1_pads[] = {
69c9e40e65SMarcin Niestroj 	MX6_PAD_GPIO1_IO06__ENET1_MDIO | MUX_PAD_CTRL(MDIO_PAD_CTRL),
70c9e40e65SMarcin Niestroj 	MX6_PAD_GPIO1_IO07__ENET1_MDC | MUX_PAD_CTRL(ENET_PAD_CTRL),
71c9e40e65SMarcin Niestroj 	MX6_PAD_ENET1_TX_DATA0__ENET1_TDATA00 | MUX_PAD_CTRL(ENET_PAD_CTRL),
72c9e40e65SMarcin Niestroj 	MX6_PAD_ENET1_TX_DATA1__ENET1_TDATA01 | MUX_PAD_CTRL(ENET_PAD_CTRL),
73c9e40e65SMarcin Niestroj 	MX6_PAD_ENET1_TX_EN__ENET1_TX_EN | MUX_PAD_CTRL(ENET_PAD_CTRL),
74c9e40e65SMarcin Niestroj 	MX6_PAD_ENET1_TX_CLK__ENET1_REF_CLK1 | MUX_PAD_CTRL(ENET_CLK_PAD_CTRL),
75c9e40e65SMarcin Niestroj 	MX6_PAD_ENET1_RX_DATA0__ENET1_RDATA00 | MUX_PAD_CTRL(ENET_PAD_CTRL),
76c9e40e65SMarcin Niestroj 	MX6_PAD_ENET1_RX_DATA1__ENET1_RDATA01 | MUX_PAD_CTRL(ENET_PAD_CTRL),
77c9e40e65SMarcin Niestroj 	MX6_PAD_ENET1_RX_ER__ENET1_RX_ER | MUX_PAD_CTRL(ENET_PAD_CTRL),
78c9e40e65SMarcin Niestroj 	MX6_PAD_ENET1_RX_EN__ENET1_RX_EN | MUX_PAD_CTRL(ENET_PAD_CTRL),
79c9e40e65SMarcin Niestroj };
80c9e40e65SMarcin Niestroj 
setup_iomux_fec(void)81c9e40e65SMarcin Niestroj static void setup_iomux_fec(void)
82c9e40e65SMarcin Niestroj {
83c9e40e65SMarcin Niestroj 	imx_iomux_v3_setup_multiple_pads(fec1_pads, ARRAY_SIZE(fec1_pads));
84c9e40e65SMarcin Niestroj }
85c9e40e65SMarcin Niestroj #endif
86c9e40e65SMarcin Niestroj 
setup_iomux_uart(void)87c9e40e65SMarcin Niestroj static void setup_iomux_uart(void)
88c9e40e65SMarcin Niestroj {
89c9e40e65SMarcin Niestroj 	imx_iomux_v3_setup_multiple_pads(uart1_pads, ARRAY_SIZE(uart1_pads));
90c9e40e65SMarcin Niestroj }
91c9e40e65SMarcin Niestroj 
92c9e40e65SMarcin Niestroj #ifdef CONFIG_FSL_ESDHC
93c9e40e65SMarcin Niestroj static struct fsl_esdhc_cfg sd_cfg = {USDHC1_BASE_ADDR, 0, 4};
94c9e40e65SMarcin Niestroj 
95c9e40e65SMarcin Niestroj #define SD_CD_GPIO	IMX_GPIO_NR(1, 19)
96c9e40e65SMarcin Niestroj 
mmc_get_env_devno(void)97c9e40e65SMarcin Niestroj static int mmc_get_env_devno(void)
98c9e40e65SMarcin Niestroj {
99c9e40e65SMarcin Niestroj 	u32 soc_sbmr = readl(SRC_BASE_ADDR + 0x4);
100c9e40e65SMarcin Niestroj 	int dev_no;
101c9e40e65SMarcin Niestroj 	u32 bootsel;
102c9e40e65SMarcin Niestroj 
103c9e40e65SMarcin Niestroj 	bootsel = (soc_sbmr & 0x000000FF) >> 6;
104c9e40e65SMarcin Niestroj 
105c9e40e65SMarcin Niestroj 	/* If not boot from sd/mmc, use default value */
106c9e40e65SMarcin Niestroj 	if (bootsel != 1)
107c9e40e65SMarcin Niestroj 		return CONFIG_SYS_MMC_ENV_DEV;
108c9e40e65SMarcin Niestroj 
109c9e40e65SMarcin Niestroj 	/* BOOT_CFG2[3] and BOOT_CFG2[4] */
110c9e40e65SMarcin Niestroj 	dev_no = (soc_sbmr & 0x00001800) >> 11;
111c9e40e65SMarcin Niestroj 
112c9e40e65SMarcin Niestroj 	return dev_no;
113c9e40e65SMarcin Niestroj }
114c9e40e65SMarcin Niestroj 
board_mmc_getcd(struct mmc * mmc)115c9e40e65SMarcin Niestroj int board_mmc_getcd(struct mmc *mmc)
116c9e40e65SMarcin Niestroj {
117c9e40e65SMarcin Niestroj 	struct fsl_esdhc_cfg *cfg = (struct fsl_esdhc_cfg *)mmc->priv;
118c9e40e65SMarcin Niestroj 	int ret = 0;
119c9e40e65SMarcin Niestroj 
120c9e40e65SMarcin Niestroj 	switch (cfg->esdhc_base) {
121c9e40e65SMarcin Niestroj 	case USDHC1_BASE_ADDR:
122c9e40e65SMarcin Niestroj 		ret = !gpio_get_value(SD_CD_GPIO);
123c9e40e65SMarcin Niestroj 		break;
124c9e40e65SMarcin Niestroj 	case USDHC2_BASE_ADDR:
125c9e40e65SMarcin Niestroj 		ret = 1;
126c9e40e65SMarcin Niestroj 		break;
127c9e40e65SMarcin Niestroj 	}
128c9e40e65SMarcin Niestroj 
129c9e40e65SMarcin Niestroj 	return ret;
130c9e40e65SMarcin Niestroj }
131c9e40e65SMarcin Niestroj 
board_mmc_init(bd_t * bis)132c9e40e65SMarcin Niestroj int board_mmc_init(bd_t *bis)
133c9e40e65SMarcin Niestroj {
134c9e40e65SMarcin Niestroj 	int ret;
135c9e40e65SMarcin Niestroj 
136c9e40e65SMarcin Niestroj 	/* SD */
137c9e40e65SMarcin Niestroj 	imx_iomux_v3_setup_multiple_pads(sd_pads, ARRAY_SIZE(sd_pads));
138c9e40e65SMarcin Niestroj 	gpio_direction_input(SD_CD_GPIO);
139c9e40e65SMarcin Niestroj 	sd_cfg.sdhc_clk = mxc_get_clock(MXC_ESDHC_CLK);
140c9e40e65SMarcin Niestroj 
141c9e40e65SMarcin Niestroj 	ret = fsl_esdhc_initialize(bis, &sd_cfg);
142c9e40e65SMarcin Niestroj 	if (ret) {
143c9e40e65SMarcin Niestroj 		printf("Warning: failed to initialize mmc dev 0 (SD)\n");
144c9e40e65SMarcin Niestroj 		return ret;
145c9e40e65SMarcin Niestroj 	}
146c9e40e65SMarcin Niestroj 
147c9e40e65SMarcin Niestroj 	return litesom_mmc_init(bis);
148c9e40e65SMarcin Niestroj }
149c9e40e65SMarcin Niestroj 
check_mmc_autodetect(void)150c9e40e65SMarcin Niestroj static int check_mmc_autodetect(void)
151c9e40e65SMarcin Niestroj {
152*00caae6dSSimon Glass 	char *autodetect_str = env_get("mmcautodetect");
153c9e40e65SMarcin Niestroj 
154c9e40e65SMarcin Niestroj 	if ((autodetect_str != NULL) &&
155c9e40e65SMarcin Niestroj 	    (strcmp(autodetect_str, "yes") == 0)) {
156c9e40e65SMarcin Niestroj 		return 1;
157c9e40e65SMarcin Niestroj 	}
158c9e40e65SMarcin Niestroj 
159c9e40e65SMarcin Niestroj 	return 0;
160c9e40e65SMarcin Niestroj }
161c9e40e65SMarcin Niestroj 
board_late_mmc_init(void)162c9e40e65SMarcin Niestroj void board_late_mmc_init(void)
163c9e40e65SMarcin Niestroj {
164c9e40e65SMarcin Niestroj 	char cmd[32];
165c9e40e65SMarcin Niestroj 	char mmcblk[32];
166c9e40e65SMarcin Niestroj 	u32 dev_no = mmc_get_env_devno();
167c9e40e65SMarcin Niestroj 
168c9e40e65SMarcin Niestroj 	if (!check_mmc_autodetect())
169c9e40e65SMarcin Niestroj 		return;
170c9e40e65SMarcin Niestroj 
171018f5303SSimon Glass 	env_set_ulong("mmcdev", dev_no);
172c9e40e65SMarcin Niestroj 
173c9e40e65SMarcin Niestroj 	/* Set mmcblk env */
174c9e40e65SMarcin Niestroj 	sprintf(mmcblk, "/dev/mmcblk%dp2 rootwait rw",
175c9e40e65SMarcin Niestroj 		dev_no);
176382bee57SSimon Glass 	env_set("mmcroot", mmcblk);
177c9e40e65SMarcin Niestroj 
178c9e40e65SMarcin Niestroj 	sprintf(cmd, "mmc dev %d", dev_no);
179c9e40e65SMarcin Niestroj 	run_command(cmd, 0);
180c9e40e65SMarcin Niestroj }
181c9e40e65SMarcin Niestroj #endif
182c9e40e65SMarcin Niestroj 
183c9e40e65SMarcin Niestroj #ifdef CONFIG_FEC_MXC
board_eth_init(bd_t * bis)184c9e40e65SMarcin Niestroj int board_eth_init(bd_t *bis)
185c9e40e65SMarcin Niestroj {
186c9e40e65SMarcin Niestroj 	setup_iomux_fec();
187c9e40e65SMarcin Niestroj 
188c9e40e65SMarcin Niestroj 	return fecmxc_initialize(bis);
189c9e40e65SMarcin Niestroj }
190c9e40e65SMarcin Niestroj 
setup_fec(void)191c9e40e65SMarcin Niestroj static int setup_fec(void)
192c9e40e65SMarcin Niestroj {
193c9e40e65SMarcin Niestroj 	struct iomuxc *const iomuxc_regs = (struct iomuxc *)IOMUXC_BASE_ADDR;
194c9e40e65SMarcin Niestroj 	int ret;
195c9e40e65SMarcin Niestroj 
196c9e40e65SMarcin Niestroj 	/* Use 50M anatop loopback REF_CLK1 for ENET1, clear gpr1[13],
197c9e40e65SMarcin Niestroj 	   set gpr1[17]*/
198c9e40e65SMarcin Niestroj 	clrsetbits_le32(&iomuxc_regs->gpr[1], IOMUX_GPR1_FEC1_MASK,
199c9e40e65SMarcin Niestroj 			IOMUX_GPR1_FEC1_CLOCK_MUX1_SEL_MASK);
200c9e40e65SMarcin Niestroj 
201c9e40e65SMarcin Niestroj 	ret = enable_fec_anatop_clock(0, ENET_50MHZ);
202c9e40e65SMarcin Niestroj 	if (ret)
203c9e40e65SMarcin Niestroj 		return ret;
204c9e40e65SMarcin Niestroj 
205c9e40e65SMarcin Niestroj 	enable_enet_clk(1);
206c9e40e65SMarcin Niestroj 
207c9e40e65SMarcin Niestroj 	return 0;
208c9e40e65SMarcin Niestroj }
209c9e40e65SMarcin Niestroj #endif
210c9e40e65SMarcin Niestroj 
211c9e40e65SMarcin Niestroj #ifdef CONFIG_USB_EHCI_MX6
board_usb_phy_mode(int port)212c9e40e65SMarcin Niestroj int board_usb_phy_mode(int port)
213c9e40e65SMarcin Niestroj {
214c9e40e65SMarcin Niestroj 	return USB_INIT_HOST;
215c9e40e65SMarcin Niestroj }
216c9e40e65SMarcin Niestroj #endif
217c9e40e65SMarcin Niestroj 
board_early_init_f(void)218c9e40e65SMarcin Niestroj int board_early_init_f(void)
219c9e40e65SMarcin Niestroj {
220c9e40e65SMarcin Niestroj 	setup_iomux_uart();
221c9e40e65SMarcin Niestroj 
222c9e40e65SMarcin Niestroj 	return 0;
223c9e40e65SMarcin Niestroj }
224c9e40e65SMarcin Niestroj 
board_init(void)225c9e40e65SMarcin Niestroj int board_init(void)
226c9e40e65SMarcin Niestroj {
227c9e40e65SMarcin Niestroj 	/* Address of boot parameters */
228c9e40e65SMarcin Niestroj 	gd->bd->bi_boot_params = PHYS_SDRAM + 0x100;
229c9e40e65SMarcin Niestroj 
230c9e40e65SMarcin Niestroj #ifdef	CONFIG_FEC_MXC
231c9e40e65SMarcin Niestroj 	setup_fec();
232c9e40e65SMarcin Niestroj #endif
233c9e40e65SMarcin Niestroj 
234c9e40e65SMarcin Niestroj 	return 0;
235c9e40e65SMarcin Niestroj }
236c9e40e65SMarcin Niestroj 
237c9e40e65SMarcin Niestroj #ifdef CONFIG_CMD_BMODE
238c9e40e65SMarcin Niestroj static const struct boot_mode board_boot_modes[] = {
239c9e40e65SMarcin Niestroj 	/* 4 bit bus width */
240c9e40e65SMarcin Niestroj 	{"sd",   MAKE_CFGVAL(0x40, 0x20, 0x00, 0x00)},
241c9e40e65SMarcin Niestroj 	{"emmc", MAKE_CFGVAL(0x60, 0x48, 0x00, 0x00)},
242c9e40e65SMarcin Niestroj 	{NULL,	 0},
243c9e40e65SMarcin Niestroj };
244c9e40e65SMarcin Niestroj #endif
245c9e40e65SMarcin Niestroj 
board_late_init(void)246c9e40e65SMarcin Niestroj int board_late_init(void)
247c9e40e65SMarcin Niestroj {
248c9e40e65SMarcin Niestroj #ifdef CONFIG_CMD_BMODE
249c9e40e65SMarcin Niestroj 	add_board_boot_modes(board_boot_modes);
250c9e40e65SMarcin Niestroj #endif
251c9e40e65SMarcin Niestroj 
252c9e40e65SMarcin Niestroj #ifdef CONFIG_ENV_IS_IN_MMC
253c9e40e65SMarcin Niestroj 	board_late_mmc_init();
254c9e40e65SMarcin Niestroj #endif
255c9e40e65SMarcin Niestroj 
256c9e40e65SMarcin Niestroj 	return 0;
257c9e40e65SMarcin Niestroj }
258c9e40e65SMarcin Niestroj 
checkboard(void)259c9e40e65SMarcin Niestroj int checkboard(void)
260c9e40e65SMarcin Niestroj {
261c9e40e65SMarcin Niestroj 	puts("Board: Grinn liteBoard\n");
262c9e40e65SMarcin Niestroj 
263c9e40e65SMarcin Niestroj 	return 0;
264c9e40e65SMarcin Niestroj }
265c9e40e65SMarcin Niestroj 
266c9e40e65SMarcin Niestroj #ifdef CONFIG_SPL_BUILD
board_boot_order(u32 * spl_boot_list)267c9e40e65SMarcin Niestroj void board_boot_order(u32 *spl_boot_list)
268c9e40e65SMarcin Niestroj {
269c9e40e65SMarcin Niestroj 	struct src *psrc = (struct src *)SRC_BASE_ADDR;
270c9e40e65SMarcin Niestroj 	unsigned gpr10_boot = readl(&psrc->gpr10) & (1 << 28);
271c9e40e65SMarcin Niestroj 	unsigned reg = gpr10_boot ? readl(&psrc->gpr9) : readl(&psrc->sbmr1);
272c9e40e65SMarcin Niestroj 	unsigned port = (reg >> 11) & 0x1;
273c9e40e65SMarcin Niestroj 
274c9e40e65SMarcin Niestroj 	if (port == 0) {
275c9e40e65SMarcin Niestroj 		spl_boot_list[0] = BOOT_DEVICE_MMC1;
276c9e40e65SMarcin Niestroj 		spl_boot_list[1] = BOOT_DEVICE_MMC2;
277c9e40e65SMarcin Niestroj 	} else {
278c9e40e65SMarcin Niestroj 		spl_boot_list[0] = BOOT_DEVICE_MMC2;
279c9e40e65SMarcin Niestroj 		spl_boot_list[1] = BOOT_DEVICE_MMC1;
280c9e40e65SMarcin Niestroj 	}
281c9e40e65SMarcin Niestroj }
282c9e40e65SMarcin Niestroj 
board_init_f(ulong dummy)283c9e40e65SMarcin Niestroj void board_init_f(ulong dummy)
284c9e40e65SMarcin Niestroj {
285c9e40e65SMarcin Niestroj 	litesom_init_f();
286c9e40e65SMarcin Niestroj }
287c9e40e65SMarcin Niestroj #endif
288