xref: /rk3399_rockchip-uboot/board/gdsys/mpc8308/strider.c (revision 0e00a84cdedf7a1949486746225b35984b351eca)
1a3f9d6c7SDirk Eibach /*
2a3f9d6c7SDirk Eibach  * (C) Copyright 2014
3a3f9d6c7SDirk Eibach  * Dirk Eibach,  Guntermann & Drunck GmbH, eibach@gdsys.de
4a3f9d6c7SDirk Eibach  *
5a3f9d6c7SDirk Eibach  * SPDX-License-Identifier:	GPL-2.0+
6a3f9d6c7SDirk Eibach  */
7a3f9d6c7SDirk Eibach 
8a3f9d6c7SDirk Eibach #include <common.h>
9a3f9d6c7SDirk Eibach #include <hwconfig.h>
10a3f9d6c7SDirk Eibach #include <i2c.h>
11a3f9d6c7SDirk Eibach #include <spi.h>
12*0e00a84cSMasahiro Yamada #include <linux/libfdt.h>
13a3f9d6c7SDirk Eibach #include <fdt_support.h>
14a3f9d6c7SDirk Eibach #include <pci.h>
15a3f9d6c7SDirk Eibach #include <mpc83xx.h>
16a3f9d6c7SDirk Eibach #include <fsl_esdhc.h>
17a3f9d6c7SDirk Eibach #include <asm/io.h>
18a3f9d6c7SDirk Eibach #include <asm/fsl_serdes.h>
19a3f9d6c7SDirk Eibach #include <asm/fsl_mpc83xx_serdes.h>
20a3f9d6c7SDirk Eibach 
21a3f9d6c7SDirk Eibach #include "mpc8308.h"
22a3f9d6c7SDirk Eibach 
23a3f9d6c7SDirk Eibach #include <gdsys_fpga.h>
24a3f9d6c7SDirk Eibach 
25a3f9d6c7SDirk Eibach #include "../common/adv7611.h"
26a3f9d6c7SDirk Eibach #include "../common/ch7301.h"
27e9cb21d0SDirk Eibach #include "../common/dp501.h"
28a3f9d6c7SDirk Eibach #include "../common/ioep-fpga.h"
29a3f9d6c7SDirk Eibach #include "../common/mclink.h"
30a3f9d6c7SDirk Eibach #include "../common/osd.h"
31a3f9d6c7SDirk Eibach #include "../common/phy.h"
325c3b6dc1SDirk Eibach #include "../common/fanctrl.h"
33a3f9d6c7SDirk Eibach 
34a3f9d6c7SDirk Eibach #include <pca953x.h>
35a3f9d6c7SDirk Eibach #include <pca9698.h>
36a3f9d6c7SDirk Eibach 
37a3f9d6c7SDirk Eibach #include <miiphy.h>
38a3f9d6c7SDirk Eibach 
39a3f9d6c7SDirk Eibach DECLARE_GLOBAL_DATA_PTR;
40a3f9d6c7SDirk Eibach 
41a3f9d6c7SDirk Eibach #define MAX_MUX_CHANNELS 2
42a3f9d6c7SDirk Eibach 
43a3f9d6c7SDirk Eibach enum {
44a3f9d6c7SDirk Eibach 	MCFPGA_DONE = 1 << 0,
45a3f9d6c7SDirk Eibach 	MCFPGA_INIT_N = 1 << 1,
46a3f9d6c7SDirk Eibach 	MCFPGA_PROGRAM_N = 1 << 2,
47a3f9d6c7SDirk Eibach 	MCFPGA_UPDATE_ENABLE_N = 1 << 3,
48a3f9d6c7SDirk Eibach 	MCFPGA_RESET_N = 1 << 4,
49a3f9d6c7SDirk Eibach };
50a3f9d6c7SDirk Eibach 
51a3f9d6c7SDirk Eibach enum {
52a3f9d6c7SDirk Eibach 	GPIO_MDC = 1 << 14,
53a3f9d6c7SDirk Eibach 	GPIO_MDIO = 1 << 15,
54a3f9d6c7SDirk Eibach };
55a3f9d6c7SDirk Eibach 
56a3f9d6c7SDirk Eibach unsigned int mclink_fpgacount;
57a3f9d6c7SDirk Eibach struct ihs_fpga *fpga_ptr[] = CONFIG_SYS_FPGA_PTR;
58a3f9d6c7SDirk Eibach 
59a3f9d6c7SDirk Eibach struct {
60a3f9d6c7SDirk Eibach 	u8 bus;
61a3f9d6c7SDirk Eibach 	u8 addr;
62a3f9d6c7SDirk Eibach } strider_fans[] = CONFIG_STRIDER_FANS;
63a3f9d6c7SDirk Eibach 
fpga_set_reg(u32 fpga,u16 * reg,off_t regoff,u16 data)64a3f9d6c7SDirk Eibach int fpga_set_reg(u32 fpga, u16 *reg, off_t regoff, u16 data)
65a3f9d6c7SDirk Eibach {
66a3f9d6c7SDirk Eibach 	int res;
67a3f9d6c7SDirk Eibach 
68a3f9d6c7SDirk Eibach 	switch (fpga) {
69a3f9d6c7SDirk Eibach 	case 0:
70a3f9d6c7SDirk Eibach 		out_le16(reg, data);
71a3f9d6c7SDirk Eibach 		break;
72a3f9d6c7SDirk Eibach 	default:
73a3f9d6c7SDirk Eibach 		res = mclink_send(fpga - 1, regoff, data);
74a3f9d6c7SDirk Eibach 		if (res < 0) {
75a3f9d6c7SDirk Eibach 			printf("mclink_send reg %02lx data %04x returned %d\n",
76a3f9d6c7SDirk Eibach 			       regoff, data, res);
77a3f9d6c7SDirk Eibach 			return res;
78a3f9d6c7SDirk Eibach 		}
79a3f9d6c7SDirk Eibach 		break;
80a3f9d6c7SDirk Eibach 	}
81a3f9d6c7SDirk Eibach 
82a3f9d6c7SDirk Eibach 	return 0;
83a3f9d6c7SDirk Eibach }
84a3f9d6c7SDirk Eibach 
fpga_get_reg(u32 fpga,u16 * reg,off_t regoff,u16 * data)85a3f9d6c7SDirk Eibach int fpga_get_reg(u32 fpga, u16 *reg, off_t regoff, u16 *data)
86a3f9d6c7SDirk Eibach {
87a3f9d6c7SDirk Eibach 	int res;
88a3f9d6c7SDirk Eibach 
89a3f9d6c7SDirk Eibach 	switch (fpga) {
90a3f9d6c7SDirk Eibach 	case 0:
91a3f9d6c7SDirk Eibach 		*data = in_le16(reg);
92a3f9d6c7SDirk Eibach 		break;
93a3f9d6c7SDirk Eibach 	default:
94a3f9d6c7SDirk Eibach 		if (fpga > mclink_fpgacount)
95a3f9d6c7SDirk Eibach 			return -EINVAL;
96a3f9d6c7SDirk Eibach 		res = mclink_receive(fpga - 1, regoff, data);
97a3f9d6c7SDirk Eibach 		if (res < 0) {
98a3f9d6c7SDirk Eibach 			printf("mclink_receive reg %02lx returned %d\n",
99a3f9d6c7SDirk Eibach 			       regoff, res);
100a3f9d6c7SDirk Eibach 			return res;
101a3f9d6c7SDirk Eibach 		}
102a3f9d6c7SDirk Eibach 	}
103a3f9d6c7SDirk Eibach 
104a3f9d6c7SDirk Eibach 	return 0;
105a3f9d6c7SDirk Eibach }
106a3f9d6c7SDirk Eibach 
checkboard(void)107a3f9d6c7SDirk Eibach int checkboard(void)
108a3f9d6c7SDirk Eibach {
10900caae6dSSimon Glass 	char *s = env_get("serial#");
110a3f9d6c7SDirk Eibach 	bool hw_type_cat = pca9698_get_value(0x20, 18);
111a3f9d6c7SDirk Eibach 
112a3f9d6c7SDirk Eibach 	puts("Board: ");
113a3f9d6c7SDirk Eibach 
114a3f9d6c7SDirk Eibach 	printf("Strider %s", hw_type_cat ? "CAT" : "Fiber");
115a3f9d6c7SDirk Eibach 
116a3f9d6c7SDirk Eibach 	if (s != NULL) {
117a3f9d6c7SDirk Eibach 		puts(", serial# ");
118a3f9d6c7SDirk Eibach 		puts(s);
119a3f9d6c7SDirk Eibach 	}
120a3f9d6c7SDirk Eibach 
121a3f9d6c7SDirk Eibach 	puts("\n");
122a3f9d6c7SDirk Eibach 
123a3f9d6c7SDirk Eibach 	return 0;
124a3f9d6c7SDirk Eibach }
125a3f9d6c7SDirk Eibach 
last_stage_init(void)126a3f9d6c7SDirk Eibach int last_stage_init(void)
127a3f9d6c7SDirk Eibach {
128a3f9d6c7SDirk Eibach 	int slaves;
129a3f9d6c7SDirk Eibach 	unsigned int k;
130a3f9d6c7SDirk Eibach 	unsigned int mux_ch;
131e9cb21d0SDirk Eibach 	unsigned char mclink_controllers_dvi[] = { 0x3c, 0x3d, 0x3e };
132e9cb21d0SDirk Eibach #ifdef CONFIG_STRIDER_CPU
133e9cb21d0SDirk Eibach 	unsigned char mclink_controllers_dp[] = { 0x24, 0x25, 0x26 };
134e9cb21d0SDirk Eibach #endif
135a3f9d6c7SDirk Eibach 	bool hw_type_cat = pca9698_get_value(0x20, 18);
1361d2541baSDirk Eibach #ifdef CONFIG_STRIDER_CON_DP
1371d2541baSDirk Eibach 	bool is_dh = pca9698_get_value(0x20, 25);
1381d2541baSDirk Eibach #endif
139a3f9d6c7SDirk Eibach 	bool ch0_sgmii2_present = false;
140a3f9d6c7SDirk Eibach 
141a3f9d6c7SDirk Eibach 	/* Turn on Analog Devices ADV7611 */
142a3f9d6c7SDirk Eibach 	pca9698_direction_output(0x20, 8, 0);
143a3f9d6c7SDirk Eibach 
144a3f9d6c7SDirk Eibach 	/* Turn on Parade DP501 */
145e9cb21d0SDirk Eibach 	pca9698_direction_output(0x20, 10, 1);
1461d2541baSDirk Eibach 	pca9698_direction_output(0x20, 11, 1);
147a3f9d6c7SDirk Eibach 
148a3f9d6c7SDirk Eibach 	ch0_sgmii2_present = !pca9698_get_value(0x20, 37);
149a3f9d6c7SDirk Eibach 
150a3f9d6c7SDirk Eibach 	/* wait for FPGA done, then reset FPGA */
151e9cb21d0SDirk Eibach 	for (k = 0; k < ARRAY_SIZE(mclink_controllers_dvi); ++k) {
152a3f9d6c7SDirk Eibach 		unsigned int ctr = 0;
153e9cb21d0SDirk Eibach 		unsigned char *mclink_controllers = mclink_controllers_dvi;
154a3f9d6c7SDirk Eibach 
155e9cb21d0SDirk Eibach #ifdef CONFIG_STRIDER_CPU
156e9cb21d0SDirk Eibach 		if (i2c_probe(mclink_controllers[k])) {
157e9cb21d0SDirk Eibach 			mclink_controllers = mclink_controllers_dp;
158a3f9d6c7SDirk Eibach 			if (i2c_probe(mclink_controllers[k]))
159a3f9d6c7SDirk Eibach 				continue;
160e9cb21d0SDirk Eibach 		}
161e9cb21d0SDirk Eibach #else
162e9cb21d0SDirk Eibach 		if (i2c_probe(mclink_controllers[k]))
163e9cb21d0SDirk Eibach 			continue;
164e9cb21d0SDirk Eibach #endif
165a3f9d6c7SDirk Eibach 		while (!(pca953x_get_val(mclink_controllers[k])
166a3f9d6c7SDirk Eibach 		       & MCFPGA_DONE)) {
167a3f9d6c7SDirk Eibach 			udelay(100000);
168a3f9d6c7SDirk Eibach 			if (ctr++ > 5) {
169a3f9d6c7SDirk Eibach 				printf("no done for mclink_controller %d\n", k);
170a3f9d6c7SDirk Eibach 				break;
171a3f9d6c7SDirk Eibach 			}
172a3f9d6c7SDirk Eibach 		}
173a3f9d6c7SDirk Eibach 
174a3f9d6c7SDirk Eibach 		pca953x_set_dir(mclink_controllers[k], MCFPGA_RESET_N, 0);
175a3f9d6c7SDirk Eibach 		pca953x_set_val(mclink_controllers[k], MCFPGA_RESET_N, 0);
176a3f9d6c7SDirk Eibach 		udelay(10);
177a3f9d6c7SDirk Eibach 		pca953x_set_val(mclink_controllers[k], MCFPGA_RESET_N,
178a3f9d6c7SDirk Eibach 				MCFPGA_RESET_N);
179a3f9d6c7SDirk Eibach 	}
180a3f9d6c7SDirk Eibach 
181a3f9d6c7SDirk Eibach 	if (hw_type_cat) {
1825a49f174SJoe Hershberger 		int retval;
1835a49f174SJoe Hershberger 		struct mii_dev *mdiodev = mdio_alloc();
1845a49f174SJoe Hershberger 		if (!mdiodev)
1855a49f174SJoe Hershberger 			return -ENOMEM;
1865a49f174SJoe Hershberger 		strncpy(mdiodev->name, bb_miiphy_buses[0].name, MDIO_NAME_LEN);
1875a49f174SJoe Hershberger 		mdiodev->read = bb_miiphy_read;
1885a49f174SJoe Hershberger 		mdiodev->write = bb_miiphy_write;
1895a49f174SJoe Hershberger 
1905a49f174SJoe Hershberger 		retval = mdio_register(mdiodev);
1915a49f174SJoe Hershberger 		if (retval < 0)
1925a49f174SJoe Hershberger 			return retval;
193a3f9d6c7SDirk Eibach 		for (mux_ch = 0; mux_ch < MAX_MUX_CHANNELS; ++mux_ch) {
194a3f9d6c7SDirk Eibach 			if ((mux_ch == 1) && !ch0_sgmii2_present)
195a3f9d6c7SDirk Eibach 				continue;
196a3f9d6c7SDirk Eibach 
197a3f9d6c7SDirk Eibach 			setup_88e1514(bb_miiphy_buses[0].name, mux_ch);
198a3f9d6c7SDirk Eibach 		}
199a3f9d6c7SDirk Eibach 	}
200a3f9d6c7SDirk Eibach 
201a3f9d6c7SDirk Eibach 	/* give slave-PLLs and Parade DP501 some time to be up and running */
202a3f9d6c7SDirk Eibach 	udelay(500000);
203a3f9d6c7SDirk Eibach 
204a3f9d6c7SDirk Eibach 	mclink_fpgacount = CONFIG_SYS_MCLINK_MAX;
205a3f9d6c7SDirk Eibach 	slaves = mclink_probe();
206a3f9d6c7SDirk Eibach 	mclink_fpgacount = 0;
207a3f9d6c7SDirk Eibach 
208a3f9d6c7SDirk Eibach 	ioep_fpga_print_info(0);
209a3f9d6c7SDirk Eibach 
210a3f9d6c7SDirk Eibach 	if (!adv7611_probe(0))
211a3f9d6c7SDirk Eibach 		printf("       Advantiv ADV7611 HDMI Receiver\n");
212a3f9d6c7SDirk Eibach 
213a3f9d6c7SDirk Eibach #ifdef CONFIG_STRIDER_CON
214a3f9d6c7SDirk Eibach 	if (ioep_fpga_has_osd(0))
215a3f9d6c7SDirk Eibach 		osd_probe(0);
216a3f9d6c7SDirk Eibach #endif
217a3f9d6c7SDirk Eibach 
2181d2541baSDirk Eibach #ifdef CONFIG_STRIDER_CON_DP
2191d2541baSDirk Eibach 	if (ioep_fpga_has_osd(0)) {
2201d2541baSDirk Eibach 		osd_probe(0);
2211d2541baSDirk Eibach 		if (is_dh)
2221d2541baSDirk Eibach 			osd_probe(4);
2231d2541baSDirk Eibach 	}
2241d2541baSDirk Eibach #endif
2251d2541baSDirk Eibach 
226a3f9d6c7SDirk Eibach #ifdef CONFIG_STRIDER_CPU
227a3f9d6c7SDirk Eibach 	ch7301_probe(0, false);
228e9cb21d0SDirk Eibach 	dp501_probe(0, false);
229a3f9d6c7SDirk Eibach #endif
230a3f9d6c7SDirk Eibach 
231a3f9d6c7SDirk Eibach 	if (slaves <= 0)
232a3f9d6c7SDirk Eibach 		return 0;
233a3f9d6c7SDirk Eibach 
234a3f9d6c7SDirk Eibach 	mclink_fpgacount = slaves;
235a3f9d6c7SDirk Eibach 
236e9cb21d0SDirk Eibach #ifdef CONFIG_STRIDER_CPU
237e9cb21d0SDirk Eibach 	/* get ADV7611 out of reset, power up DP501, give some time to wakeup */
238e9cb21d0SDirk Eibach 	for (k = 1; k <= slaves; ++k)
239e9cb21d0SDirk Eibach 		FPGA_SET_REG(k, extended_control, 0x10); /* enable video */
240e9cb21d0SDirk Eibach 
241e9cb21d0SDirk Eibach 	udelay(500000);
242e9cb21d0SDirk Eibach #endif
243e9cb21d0SDirk Eibach 
244a3f9d6c7SDirk Eibach 	for (k = 1; k <= slaves; ++k) {
245a3f9d6c7SDirk Eibach 		ioep_fpga_print_info(k);
246a3f9d6c7SDirk Eibach #ifdef CONFIG_STRIDER_CON
247a3f9d6c7SDirk Eibach 		if (ioep_fpga_has_osd(k))
248a3f9d6c7SDirk Eibach 			osd_probe(k);
249a3f9d6c7SDirk Eibach #endif
2501d2541baSDirk Eibach #ifdef CONFIG_STRIDER_CON_DP
2511d2541baSDirk Eibach 		if (ioep_fpga_has_osd(k)) {
2521d2541baSDirk Eibach 			osd_probe(k);
2531d2541baSDirk Eibach 			if (is_dh)
2541d2541baSDirk Eibach 				osd_probe(k + 4);
2551d2541baSDirk Eibach 		}
2561d2541baSDirk Eibach #endif
257a3f9d6c7SDirk Eibach #ifdef CONFIG_STRIDER_CPU
258a3f9d6c7SDirk Eibach 		if (!adv7611_probe(k))
259a3f9d6c7SDirk Eibach 			printf("       Advantiv ADV7611 HDMI Receiver\n");
260a3f9d6c7SDirk Eibach 		ch7301_probe(k, false);
261e9cb21d0SDirk Eibach 		dp501_probe(k, false);
262a3f9d6c7SDirk Eibach #endif
263a3f9d6c7SDirk Eibach 		if (hw_type_cat) {
2645a49f174SJoe Hershberger 			int retval;
2655a49f174SJoe Hershberger 			struct mii_dev *mdiodev = mdio_alloc();
2665a49f174SJoe Hershberger 			if (!mdiodev)
2675a49f174SJoe Hershberger 				return -ENOMEM;
2685a49f174SJoe Hershberger 			strncpy(mdiodev->name, bb_miiphy_buses[k].name,
2695a49f174SJoe Hershberger 				MDIO_NAME_LEN);
2705a49f174SJoe Hershberger 			mdiodev->read = bb_miiphy_read;
2715a49f174SJoe Hershberger 			mdiodev->write = bb_miiphy_write;
2725a49f174SJoe Hershberger 
2735a49f174SJoe Hershberger 			retval = mdio_register(mdiodev);
2745a49f174SJoe Hershberger 			if (retval < 0)
2755a49f174SJoe Hershberger 				return retval;
276a3f9d6c7SDirk Eibach 			setup_88e1514(bb_miiphy_buses[k].name, 0);
277a3f9d6c7SDirk Eibach 		}
278a3f9d6c7SDirk Eibach 	}
279a3f9d6c7SDirk Eibach 
280a3f9d6c7SDirk Eibach 	for (k = 0; k < ARRAY_SIZE(strider_fans); ++k) {
281a3f9d6c7SDirk Eibach 		i2c_set_bus_num(strider_fans[k].bus);
282a3f9d6c7SDirk Eibach 		init_fan_controller(strider_fans[k].addr);
283a3f9d6c7SDirk Eibach 	}
284a3f9d6c7SDirk Eibach 
285a3f9d6c7SDirk Eibach 	return 0;
286a3f9d6c7SDirk Eibach }
287a3f9d6c7SDirk Eibach 
288a3f9d6c7SDirk Eibach /*
289a3f9d6c7SDirk Eibach  * provide access to fpga gpios (for I2C bitbang)
290a3f9d6c7SDirk Eibach  * (these may look all too simple but make iocon.h much more readable)
291a3f9d6c7SDirk Eibach  */
fpga_gpio_set(unsigned int bus,int pin)292a3f9d6c7SDirk Eibach void fpga_gpio_set(unsigned int bus, int pin)
293a3f9d6c7SDirk Eibach {
294a3f9d6c7SDirk Eibach 	FPGA_SET_REG(bus, gpio.set, pin);
295a3f9d6c7SDirk Eibach }
296a3f9d6c7SDirk Eibach 
fpga_gpio_clear(unsigned int bus,int pin)297a3f9d6c7SDirk Eibach void fpga_gpio_clear(unsigned int bus, int pin)
298a3f9d6c7SDirk Eibach {
299a3f9d6c7SDirk Eibach 	FPGA_SET_REG(bus, gpio.clear, pin);
300a3f9d6c7SDirk Eibach }
301a3f9d6c7SDirk Eibach 
fpga_gpio_get(unsigned int bus,int pin)302a3f9d6c7SDirk Eibach int fpga_gpio_get(unsigned int bus, int pin)
303a3f9d6c7SDirk Eibach {
304a3f9d6c7SDirk Eibach 	u16 val;
305a3f9d6c7SDirk Eibach 
306a3f9d6c7SDirk Eibach 	FPGA_GET_REG(bus, gpio.read, &val);
307a3f9d6c7SDirk Eibach 
308a3f9d6c7SDirk Eibach 	return val & pin;
309a3f9d6c7SDirk Eibach }
310a3f9d6c7SDirk Eibach 
3111d2541baSDirk Eibach #ifdef CONFIG_STRIDER_CON_DP
fpga_control_set(unsigned int bus,int pin)3121d2541baSDirk Eibach void fpga_control_set(unsigned int bus, int pin)
3131d2541baSDirk Eibach {
3141d2541baSDirk Eibach 	u16 val;
3151d2541baSDirk Eibach 
3161d2541baSDirk Eibach 	FPGA_GET_REG(bus, control, &val);
3171d2541baSDirk Eibach 	FPGA_SET_REG(bus, control, val | pin);
3181d2541baSDirk Eibach }
3191d2541baSDirk Eibach 
fpga_control_clear(unsigned int bus,int pin)3201d2541baSDirk Eibach void fpga_control_clear(unsigned int bus, int pin)
3211d2541baSDirk Eibach {
3221d2541baSDirk Eibach 	u16 val;
3231d2541baSDirk Eibach 
3241d2541baSDirk Eibach 	FPGA_GET_REG(bus, control, &val);
3251d2541baSDirk Eibach 	FPGA_SET_REG(bus, control, val & ~pin);
3261d2541baSDirk Eibach }
3271d2541baSDirk Eibach #endif
3281d2541baSDirk Eibach 
mpc8308_init(void)329a3f9d6c7SDirk Eibach void mpc8308_init(void)
330a3f9d6c7SDirk Eibach {
331a3f9d6c7SDirk Eibach 	pca9698_direction_output(0x20, 26, 1);
332a3f9d6c7SDirk Eibach }
333a3f9d6c7SDirk Eibach 
mpc8308_set_fpga_reset(unsigned state)334a3f9d6c7SDirk Eibach void mpc8308_set_fpga_reset(unsigned state)
335a3f9d6c7SDirk Eibach {
336a3f9d6c7SDirk Eibach 	pca9698_set_value(0x20, 26, state ? 0 : 1);
337a3f9d6c7SDirk Eibach }
338a3f9d6c7SDirk Eibach 
mpc8308_setup_hw(void)339a3f9d6c7SDirk Eibach void mpc8308_setup_hw(void)
340a3f9d6c7SDirk Eibach {
341a3f9d6c7SDirk Eibach 	immap_t *immr = (immap_t *)CONFIG_SYS_IMMR;
342a3f9d6c7SDirk Eibach 
343a3f9d6c7SDirk Eibach 	/*
344a3f9d6c7SDirk Eibach 	 * set "startup-finished"-gpios
345a3f9d6c7SDirk Eibach 	 */
346a3f9d6c7SDirk Eibach 	setbits_be32(&immr->gpio[0].dir, (1 << (31-11)) | (1 << (31-12)));
347a3f9d6c7SDirk Eibach 	setbits_be32(&immr->gpio[0].dat, 1 << (31-12));
348a3f9d6c7SDirk Eibach }
349a3f9d6c7SDirk Eibach 
mpc8308_get_fpga_done(unsigned fpga)350a3f9d6c7SDirk Eibach int mpc8308_get_fpga_done(unsigned fpga)
351a3f9d6c7SDirk Eibach {
352a3f9d6c7SDirk Eibach 	return pca9698_get_value(0x20, 20);
353a3f9d6c7SDirk Eibach }
354a3f9d6c7SDirk Eibach 
355a3f9d6c7SDirk Eibach #ifdef CONFIG_FSL_ESDHC
board_mmc_init(bd_t * bd)356a3f9d6c7SDirk Eibach int board_mmc_init(bd_t *bd)
357a3f9d6c7SDirk Eibach {
358a3f9d6c7SDirk Eibach 	immap_t *immr = (immap_t *)CONFIG_SYS_IMMR;
359a3f9d6c7SDirk Eibach 	sysconf83xx_t *sysconf = &immr->sysconf;
360a3f9d6c7SDirk Eibach 
361a3f9d6c7SDirk Eibach 	/* Enable cache snooping in eSDHC system configuration register */
362a3f9d6c7SDirk Eibach 	out_be32(&sysconf->sdhccr, 0x02000000);
363a3f9d6c7SDirk Eibach 
364a3f9d6c7SDirk Eibach 	return fsl_esdhc_mmc_init(bd);
365a3f9d6c7SDirk Eibach }
366a3f9d6c7SDirk Eibach #endif
367a3f9d6c7SDirk Eibach 
368a3f9d6c7SDirk Eibach static struct pci_region pcie_regions_0[] = {
369a3f9d6c7SDirk Eibach 	{
370a3f9d6c7SDirk Eibach 		.bus_start = CONFIG_SYS_PCIE1_MEM_BASE,
371a3f9d6c7SDirk Eibach 		.phys_start = CONFIG_SYS_PCIE1_MEM_PHYS,
372a3f9d6c7SDirk Eibach 		.size = CONFIG_SYS_PCIE1_MEM_SIZE,
373a3f9d6c7SDirk Eibach 		.flags = PCI_REGION_MEM,
374a3f9d6c7SDirk Eibach 	},
375a3f9d6c7SDirk Eibach 	{
376a3f9d6c7SDirk Eibach 		.bus_start = CONFIG_SYS_PCIE1_IO_BASE,
377a3f9d6c7SDirk Eibach 		.phys_start = CONFIG_SYS_PCIE1_IO_PHYS,
378a3f9d6c7SDirk Eibach 		.size = CONFIG_SYS_PCIE1_IO_SIZE,
379a3f9d6c7SDirk Eibach 		.flags = PCI_REGION_IO,
380a3f9d6c7SDirk Eibach 	},
381a3f9d6c7SDirk Eibach };
382a3f9d6c7SDirk Eibach 
pci_init_board(void)383a3f9d6c7SDirk Eibach void pci_init_board(void)
384a3f9d6c7SDirk Eibach {
385a3f9d6c7SDirk Eibach 	immap_t *immr = (immap_t *)CONFIG_SYS_IMMR;
386a3f9d6c7SDirk Eibach 	sysconf83xx_t *sysconf = &immr->sysconf;
387a3f9d6c7SDirk Eibach 	law83xx_t *pcie_law = sysconf->pcielaw;
388a3f9d6c7SDirk Eibach 	struct pci_region *pcie_reg[] = { pcie_regions_0 };
389a3f9d6c7SDirk Eibach 
390a3f9d6c7SDirk Eibach 	fsl_setup_serdes(CONFIG_FSL_SERDES1, FSL_SERDES_PROTO_PEX,
391a3f9d6c7SDirk Eibach 			 FSL_SERDES_CLK_100, FSL_SERDES_VDD_1V);
392a3f9d6c7SDirk Eibach 
393a3f9d6c7SDirk Eibach 	/* Deassert the resets in the control register */
394a3f9d6c7SDirk Eibach 	out_be32(&sysconf->pecr1, 0xE0008000);
395a3f9d6c7SDirk Eibach 	udelay(2000);
396a3f9d6c7SDirk Eibach 
397a3f9d6c7SDirk Eibach 	/* Configure PCI Express Local Access Windows */
398a3f9d6c7SDirk Eibach 	out_be32(&pcie_law[0].bar, CONFIG_SYS_PCIE1_BASE & LAWBAR_BAR);
399a3f9d6c7SDirk Eibach 	out_be32(&pcie_law[0].ar, LBLAWAR_EN | LBLAWAR_512MB);
400a3f9d6c7SDirk Eibach 
401a3f9d6c7SDirk Eibach 	mpc83xx_pcie_init(1, pcie_reg);
402a3f9d6c7SDirk Eibach }
403a3f9d6c7SDirk Eibach 
board_flash_get_legacy(ulong base,int banknum,flash_info_t * info)404a3f9d6c7SDirk Eibach ulong board_flash_get_legacy(ulong base, int banknum, flash_info_t *info)
405a3f9d6c7SDirk Eibach {
406a3f9d6c7SDirk Eibach 	info->portwidth = FLASH_CFI_16BIT;
407a3f9d6c7SDirk Eibach 	info->chipwidth = FLASH_CFI_BY16;
408a3f9d6c7SDirk Eibach 	info->interface = FLASH_CFI_X16;
409a3f9d6c7SDirk Eibach 	return 1;
410a3f9d6c7SDirk Eibach }
411a3f9d6c7SDirk Eibach 
412a3f9d6c7SDirk Eibach #if defined(CONFIG_OF_BOARD_SETUP)
ft_board_setup(void * blob,bd_t * bd)413a3f9d6c7SDirk Eibach int ft_board_setup(void *blob, bd_t *bd)
414a3f9d6c7SDirk Eibach {
415a3f9d6c7SDirk Eibach 	ft_cpu_setup(blob, bd);
416a5c289b9SSriram Dash 	fsl_fdt_fixup_dr_usb(blob, bd);
417a3f9d6c7SDirk Eibach 	fdt_fixup_esdhc(blob, bd);
418a3f9d6c7SDirk Eibach 
419a3f9d6c7SDirk Eibach 	return 0;
420a3f9d6c7SDirk Eibach }
421a3f9d6c7SDirk Eibach #endif
422a3f9d6c7SDirk Eibach 
423a3f9d6c7SDirk Eibach /*
424a3f9d6c7SDirk Eibach  * FPGA MII bitbang implementation
425a3f9d6c7SDirk Eibach  */
426a3f9d6c7SDirk Eibach 
427a3f9d6c7SDirk Eibach struct fpga_mii {
428a3f9d6c7SDirk Eibach 	unsigned fpga;
429a3f9d6c7SDirk Eibach 	int mdio;
430a3f9d6c7SDirk Eibach } fpga_mii[] = {
431a3f9d6c7SDirk Eibach 	{ 0, 1},
432a3f9d6c7SDirk Eibach 	{ 1, 1},
433a3f9d6c7SDirk Eibach 	{ 2, 1},
434a3f9d6c7SDirk Eibach 	{ 3, 1},
435a3f9d6c7SDirk Eibach };
436a3f9d6c7SDirk Eibach 
mii_dummy_init(struct bb_miiphy_bus * bus)437a3f9d6c7SDirk Eibach static int mii_dummy_init(struct bb_miiphy_bus *bus)
438a3f9d6c7SDirk Eibach {
439a3f9d6c7SDirk Eibach 	return 0;
440a3f9d6c7SDirk Eibach }
441a3f9d6c7SDirk Eibach 
mii_mdio_active(struct bb_miiphy_bus * bus)442a3f9d6c7SDirk Eibach static int mii_mdio_active(struct bb_miiphy_bus *bus)
443a3f9d6c7SDirk Eibach {
444a3f9d6c7SDirk Eibach 	struct fpga_mii *fpga_mii = bus->priv;
445a3f9d6c7SDirk Eibach 
446a3f9d6c7SDirk Eibach 	if (fpga_mii->mdio)
447a3f9d6c7SDirk Eibach 		FPGA_SET_REG(fpga_mii->fpga, gpio.set, GPIO_MDIO);
448a3f9d6c7SDirk Eibach 	else
449a3f9d6c7SDirk Eibach 		FPGA_SET_REG(fpga_mii->fpga, gpio.clear, GPIO_MDIO);
450a3f9d6c7SDirk Eibach 
451a3f9d6c7SDirk Eibach 	return 0;
452a3f9d6c7SDirk Eibach }
453a3f9d6c7SDirk Eibach 
mii_mdio_tristate(struct bb_miiphy_bus * bus)454a3f9d6c7SDirk Eibach static int mii_mdio_tristate(struct bb_miiphy_bus *bus)
455a3f9d6c7SDirk Eibach {
456a3f9d6c7SDirk Eibach 	struct fpga_mii *fpga_mii = bus->priv;
457a3f9d6c7SDirk Eibach 
458a3f9d6c7SDirk Eibach 	FPGA_SET_REG(fpga_mii->fpga, gpio.set, GPIO_MDIO);
459a3f9d6c7SDirk Eibach 
460a3f9d6c7SDirk Eibach 	return 0;
461a3f9d6c7SDirk Eibach }
462a3f9d6c7SDirk Eibach 
mii_set_mdio(struct bb_miiphy_bus * bus,int v)463a3f9d6c7SDirk Eibach static int mii_set_mdio(struct bb_miiphy_bus *bus, int v)
464a3f9d6c7SDirk Eibach {
465a3f9d6c7SDirk Eibach 	struct fpga_mii *fpga_mii = bus->priv;
466a3f9d6c7SDirk Eibach 
467a3f9d6c7SDirk Eibach 	if (v)
468a3f9d6c7SDirk Eibach 		FPGA_SET_REG(fpga_mii->fpga, gpio.set, GPIO_MDIO);
469a3f9d6c7SDirk Eibach 	else
470a3f9d6c7SDirk Eibach 		FPGA_SET_REG(fpga_mii->fpga, gpio.clear, GPIO_MDIO);
471a3f9d6c7SDirk Eibach 
472a3f9d6c7SDirk Eibach 	fpga_mii->mdio = v;
473a3f9d6c7SDirk Eibach 
474a3f9d6c7SDirk Eibach 	return 0;
475a3f9d6c7SDirk Eibach }
476a3f9d6c7SDirk Eibach 
mii_get_mdio(struct bb_miiphy_bus * bus,int * v)477a3f9d6c7SDirk Eibach static int mii_get_mdio(struct bb_miiphy_bus *bus, int *v)
478a3f9d6c7SDirk Eibach {
479a3f9d6c7SDirk Eibach 	u16 gpio;
480a3f9d6c7SDirk Eibach 	struct fpga_mii *fpga_mii = bus->priv;
481a3f9d6c7SDirk Eibach 
482a3f9d6c7SDirk Eibach 	FPGA_GET_REG(fpga_mii->fpga, gpio.read, &gpio);
483a3f9d6c7SDirk Eibach 
484a3f9d6c7SDirk Eibach 	*v = ((gpio & GPIO_MDIO) != 0);
485a3f9d6c7SDirk Eibach 
486a3f9d6c7SDirk Eibach 	return 0;
487a3f9d6c7SDirk Eibach }
488a3f9d6c7SDirk Eibach 
mii_set_mdc(struct bb_miiphy_bus * bus,int v)489a3f9d6c7SDirk Eibach static int mii_set_mdc(struct bb_miiphy_bus *bus, int v)
490a3f9d6c7SDirk Eibach {
491a3f9d6c7SDirk Eibach 	struct fpga_mii *fpga_mii = bus->priv;
492a3f9d6c7SDirk Eibach 
493a3f9d6c7SDirk Eibach 	if (v)
494a3f9d6c7SDirk Eibach 		FPGA_SET_REG(fpga_mii->fpga, gpio.set, GPIO_MDC);
495a3f9d6c7SDirk Eibach 	else
496a3f9d6c7SDirk Eibach 		FPGA_SET_REG(fpga_mii->fpga, gpio.clear, GPIO_MDC);
497a3f9d6c7SDirk Eibach 
498a3f9d6c7SDirk Eibach 	return 0;
499a3f9d6c7SDirk Eibach }
500a3f9d6c7SDirk Eibach 
mii_delay(struct bb_miiphy_bus * bus)501a3f9d6c7SDirk Eibach static int mii_delay(struct bb_miiphy_bus *bus)
502a3f9d6c7SDirk Eibach {
503a3f9d6c7SDirk Eibach 	udelay(1);
504a3f9d6c7SDirk Eibach 
505a3f9d6c7SDirk Eibach 	return 0;
506a3f9d6c7SDirk Eibach }
507a3f9d6c7SDirk Eibach 
508a3f9d6c7SDirk Eibach struct bb_miiphy_bus bb_miiphy_buses[] = {
509a3f9d6c7SDirk Eibach 	{
510a3f9d6c7SDirk Eibach 		.name = "board0",
511a3f9d6c7SDirk Eibach 		.init = mii_dummy_init,
512a3f9d6c7SDirk Eibach 		.mdio_active = mii_mdio_active,
513a3f9d6c7SDirk Eibach 		.mdio_tristate = mii_mdio_tristate,
514a3f9d6c7SDirk Eibach 		.set_mdio = mii_set_mdio,
515a3f9d6c7SDirk Eibach 		.get_mdio = mii_get_mdio,
516a3f9d6c7SDirk Eibach 		.set_mdc = mii_set_mdc,
517a3f9d6c7SDirk Eibach 		.delay = mii_delay,
518a3f9d6c7SDirk Eibach 		.priv = &fpga_mii[0],
519a3f9d6c7SDirk Eibach 	},
520a3f9d6c7SDirk Eibach 	{
521a3f9d6c7SDirk Eibach 		.name = "board1",
522a3f9d6c7SDirk Eibach 		.init = mii_dummy_init,
523a3f9d6c7SDirk Eibach 		.mdio_active = mii_mdio_active,
524a3f9d6c7SDirk Eibach 		.mdio_tristate = mii_mdio_tristate,
525a3f9d6c7SDirk Eibach 		.set_mdio = mii_set_mdio,
526a3f9d6c7SDirk Eibach 		.get_mdio = mii_get_mdio,
527a3f9d6c7SDirk Eibach 		.set_mdc = mii_set_mdc,
528a3f9d6c7SDirk Eibach 		.delay = mii_delay,
529a3f9d6c7SDirk Eibach 		.priv = &fpga_mii[1],
530a3f9d6c7SDirk Eibach 	},
531a3f9d6c7SDirk Eibach 	{
532a3f9d6c7SDirk Eibach 		.name = "board2",
533a3f9d6c7SDirk Eibach 		.init = mii_dummy_init,
534a3f9d6c7SDirk Eibach 		.mdio_active = mii_mdio_active,
535a3f9d6c7SDirk Eibach 		.mdio_tristate = mii_mdio_tristate,
536a3f9d6c7SDirk Eibach 		.set_mdio = mii_set_mdio,
537a3f9d6c7SDirk Eibach 		.get_mdio = mii_get_mdio,
538a3f9d6c7SDirk Eibach 		.set_mdc = mii_set_mdc,
539a3f9d6c7SDirk Eibach 		.delay = mii_delay,
540a3f9d6c7SDirk Eibach 		.priv = &fpga_mii[2],
541a3f9d6c7SDirk Eibach 	},
542a3f9d6c7SDirk Eibach 	{
543a3f9d6c7SDirk Eibach 		.name = "board3",
544a3f9d6c7SDirk Eibach 		.init = mii_dummy_init,
545a3f9d6c7SDirk Eibach 		.mdio_active = mii_mdio_active,
546a3f9d6c7SDirk Eibach 		.mdio_tristate = mii_mdio_tristate,
547a3f9d6c7SDirk Eibach 		.set_mdio = mii_set_mdio,
548a3f9d6c7SDirk Eibach 		.get_mdio = mii_get_mdio,
549a3f9d6c7SDirk Eibach 		.set_mdc = mii_set_mdc,
550a3f9d6c7SDirk Eibach 		.delay = mii_delay,
551a3f9d6c7SDirk Eibach 		.priv = &fpga_mii[3],
552a3f9d6c7SDirk Eibach 	},
553a3f9d6c7SDirk Eibach };
554a3f9d6c7SDirk Eibach 
555a3f9d6c7SDirk Eibach int bb_miiphy_buses_num = sizeof(bb_miiphy_buses) /
556a3f9d6c7SDirk Eibach 			  sizeof(bb_miiphy_buses[0]);
557