xref: /rk3399_rockchip-uboot/board/gdsys/common/mclink.c (revision 9fab4bf4cc077c21e43941866f3f2c196f28670d)
1049de79dSDirk Eibach /*
2049de79dSDirk Eibach  * (C) Copyright 2012
3049de79dSDirk Eibach  * Dirk Eibach,  Guntermann & Drunck GmbH, dirk.eibach@gdsys.cc
4049de79dSDirk Eibach  *
5*9fab4bf4STom Rini  * SPDX-License-Identifier:	GPL-2.0+
6049de79dSDirk Eibach  */
7049de79dSDirk Eibach 
8049de79dSDirk Eibach #include <common.h>
9049de79dSDirk Eibach #include <asm/io.h>
10049de79dSDirk Eibach #include <errno.h>
11049de79dSDirk Eibach 
12049de79dSDirk Eibach #include <gdsys_fpga.h>
13049de79dSDirk Eibach 
14049de79dSDirk Eibach enum {
15049de79dSDirk Eibach 	MCINT_SLAVE_LINK_CHANGED_EV = 1 << 7,
16049de79dSDirk Eibach 	MCINT_TX_ERROR_EV = 1 << 9,
17049de79dSDirk Eibach 	MCINT_TX_BUFFER_FREE = 1 << 10,
18049de79dSDirk Eibach 	MCINT_TX_PACKET_TRANSMITTED_EV = 1 << 11,
19049de79dSDirk Eibach 	MCINT_RX_ERROR_EV = 1 << 13,
20049de79dSDirk Eibach 	MCINT_RX_CONTENT_AVAILABLE = 1 << 14,
21049de79dSDirk Eibach 	MCINT_RX_PACKET_RECEIVED_EV = 1 << 15,
22049de79dSDirk Eibach };
23049de79dSDirk Eibach 
mclink_probe(void)24049de79dSDirk Eibach int mclink_probe(void)
25049de79dSDirk Eibach {
26049de79dSDirk Eibach 	unsigned int k;
27049de79dSDirk Eibach 	int slaves = 0;
28049de79dSDirk Eibach 
29049de79dSDirk Eibach 	for (k = 0; k < CONFIG_SYS_MCLINK_MAX; ++k) {
30049de79dSDirk Eibach 		int timeout = 0;
31049de79dSDirk Eibach 		unsigned int ctr = 0;
32049de79dSDirk Eibach 		u16 mc_status;
33049de79dSDirk Eibach 
34049de79dSDirk Eibach 		FPGA_GET_REG(k, mc_status, &mc_status);
35049de79dSDirk Eibach 
36049de79dSDirk Eibach 		if (!(mc_status & (1 << 15)))
37049de79dSDirk Eibach 			break;
38049de79dSDirk Eibach 
39049de79dSDirk Eibach 		FPGA_SET_REG(k, mc_control, 0x8000);
40049de79dSDirk Eibach 
41049de79dSDirk Eibach 		FPGA_GET_REG(k, mc_status, &mc_status);
42049de79dSDirk Eibach 		while (!(mc_status & (1 << 14))) {
43049de79dSDirk Eibach 			udelay(100);
44049de79dSDirk Eibach 			if (ctr++ > 500) {
45049de79dSDirk Eibach 				timeout = 1;
46049de79dSDirk Eibach 				break;
47049de79dSDirk Eibach 			}
48049de79dSDirk Eibach 			FPGA_GET_REG(k, mc_status, &mc_status);
49049de79dSDirk Eibach 		}
50049de79dSDirk Eibach 		if (timeout)
51049de79dSDirk Eibach 			break;
52049de79dSDirk Eibach 
53049de79dSDirk Eibach 		printf("waited %d us for mclink %d to come up\n", ctr * 100, k);
54049de79dSDirk Eibach 
55049de79dSDirk Eibach 		slaves++;
56049de79dSDirk Eibach 	}
57049de79dSDirk Eibach 
58049de79dSDirk Eibach 	return slaves;
59049de79dSDirk Eibach }
60049de79dSDirk Eibach 
mclink_send(u8 slave,u16 addr,u16 data)61049de79dSDirk Eibach int mclink_send(u8 slave, u16 addr, u16 data)
62049de79dSDirk Eibach {
63049de79dSDirk Eibach 	unsigned int ctr = 0;
64049de79dSDirk Eibach 	u16 int_status;
65049de79dSDirk Eibach 	u16 rx_cmd_status;
66049de79dSDirk Eibach 	u16 rx_cmd;
67049de79dSDirk Eibach 
68049de79dSDirk Eibach 	/* reset interrupt status */
69049de79dSDirk Eibach 	FPGA_GET_REG(0, mc_int, &int_status);
70049de79dSDirk Eibach 	FPGA_SET_REG(0, mc_int, int_status);
71049de79dSDirk Eibach 
72049de79dSDirk Eibach 	/* send */
73049de79dSDirk Eibach 	FPGA_SET_REG(0, mc_tx_address, addr);
74049de79dSDirk Eibach 	FPGA_SET_REG(0, mc_tx_data, data);
75049de79dSDirk Eibach 	FPGA_SET_REG(0, mc_tx_cmd, (slave & 0x03) << 14);
76049de79dSDirk Eibach 	FPGA_SET_REG(0, mc_control, 0x8001);
77049de79dSDirk Eibach 
78049de79dSDirk Eibach 	/* wait for reply */
79049de79dSDirk Eibach 	FPGA_GET_REG(0, mc_int, &int_status);
80049de79dSDirk Eibach 	while (!(int_status & MCINT_RX_PACKET_RECEIVED_EV)) {
81049de79dSDirk Eibach 		udelay(100);
82049de79dSDirk Eibach 		if (ctr++ > 3)
83049de79dSDirk Eibach 			return -ETIMEDOUT;
84049de79dSDirk Eibach 		FPGA_GET_REG(0, mc_int, &int_status);
85049de79dSDirk Eibach 	}
86049de79dSDirk Eibach 
87049de79dSDirk Eibach 	FPGA_GET_REG(0, mc_rx_cmd_status, &rx_cmd_status);
88049de79dSDirk Eibach 	rx_cmd = (rx_cmd_status >> 12) & 0x03;
89049de79dSDirk Eibach 	if (rx_cmd != 0)
90049de79dSDirk Eibach 		printf("mclink_send: received cmd %d, expected %d\n", rx_cmd,
91049de79dSDirk Eibach 		       0);
92049de79dSDirk Eibach 
93049de79dSDirk Eibach 	return 0;
94049de79dSDirk Eibach }
95049de79dSDirk Eibach 
mclink_receive(u8 slave,u16 addr,u16 * data)96049de79dSDirk Eibach int mclink_receive(u8 slave, u16 addr, u16 *data)
97049de79dSDirk Eibach {
98049de79dSDirk Eibach 	u16 rx_cmd_status;
99049de79dSDirk Eibach 	u16 rx_cmd;
100049de79dSDirk Eibach 	u16 int_status;
101049de79dSDirk Eibach 	unsigned int ctr = 0;
102049de79dSDirk Eibach 
103049de79dSDirk Eibach 	/* send read request */
104049de79dSDirk Eibach 	FPGA_SET_REG(0, mc_tx_address, addr);
105049de79dSDirk Eibach 	FPGA_SET_REG(0, mc_tx_cmd,
106049de79dSDirk Eibach 		     ((slave & 0x03) << 14) | (1 << 12) | (1 << 0));
107049de79dSDirk Eibach 	FPGA_SET_REG(0, mc_control, 0x8001);
108049de79dSDirk Eibach 
109049de79dSDirk Eibach 
110049de79dSDirk Eibach 	/* wait for reply */
111049de79dSDirk Eibach 	FPGA_GET_REG(0, mc_int, &int_status);
112049de79dSDirk Eibach 	while (!(int_status & MCINT_RX_CONTENT_AVAILABLE)) {
113049de79dSDirk Eibach 		udelay(100);
114049de79dSDirk Eibach 		if (ctr++ > 3)
115049de79dSDirk Eibach 			return -ETIMEDOUT;
116049de79dSDirk Eibach 		FPGA_GET_REG(0, mc_int, &int_status);
117049de79dSDirk Eibach 	}
118049de79dSDirk Eibach 
119049de79dSDirk Eibach 	/* check reply */
120049de79dSDirk Eibach 	FPGA_GET_REG(0, mc_rx_cmd_status, &rx_cmd_status);
121049de79dSDirk Eibach 	if ((rx_cmd_status >> 14) != slave) {
122049de79dSDirk Eibach 		printf("mclink_receive: reply from slave %d, expected %d\n",
123049de79dSDirk Eibach 		       rx_cmd_status >> 14, slave);
124049de79dSDirk Eibach 		return -EINVAL;
125049de79dSDirk Eibach 	}
126049de79dSDirk Eibach 
127049de79dSDirk Eibach 	rx_cmd = (rx_cmd_status >> 12) & 0x03;
128049de79dSDirk Eibach 	if (rx_cmd != 1) {
129049de79dSDirk Eibach 		printf("mclink_send: received cmd %d, expected %d\n",
130049de79dSDirk Eibach 		       rx_cmd, 1);
131049de79dSDirk Eibach 		return -EIO;
132049de79dSDirk Eibach 	}
133049de79dSDirk Eibach 
134049de79dSDirk Eibach 	FPGA_GET_REG(0, mc_rx_data, data);
135049de79dSDirk Eibach 
136049de79dSDirk Eibach 	return 0;
137049de79dSDirk Eibach }
138