xref: /rk3399_rockchip-uboot/board/freescale/t102xrdb/t102xrdb.c (revision 723806cc5bea9f8b37323dfd7568603f99af6a06)
148c6f328SShengzhou Liu /*
248c6f328SShengzhou Liu  * Copyright 2014 Freescale Semiconductor, Inc.
348c6f328SShengzhou Liu  *
448c6f328SShengzhou Liu  * SPDX-License-Identifier:     GPL-2.0+
548c6f328SShengzhou Liu  */
648c6f328SShengzhou Liu 
748c6f328SShengzhou Liu #include <common.h>
848c6f328SShengzhou Liu #include <command.h>
948c6f328SShengzhou Liu #include <i2c.h>
1048c6f328SShengzhou Liu #include <netdev.h>
1148c6f328SShengzhou Liu #include <linux/compiler.h>
1248c6f328SShengzhou Liu #include <asm/mmu.h>
1348c6f328SShengzhou Liu #include <asm/processor.h>
1448c6f328SShengzhou Liu #include <asm/immap_85xx.h>
1548c6f328SShengzhou Liu #include <asm/fsl_law.h>
1648c6f328SShengzhou Liu #include <asm/fsl_serdes.h>
1748c6f328SShengzhou Liu #include <asm/fsl_liodn.h>
1848c6f328SShengzhou Liu #include <fm_eth.h>
1948c6f328SShengzhou Liu #include "t102xrdb.h"
20960286b6SYork Sun #ifdef CONFIG_TARGET_T1024RDB
2148c6f328SShengzhou Liu #include "cpld.h"
229082405dSYork Sun #elif defined(CONFIG_TARGET_T1023RDB)
23ff7ea2d1SShengzhou Liu #include <i2c.h>
24ff7ea2d1SShengzhou Liu #include <mmc.h>
25e8a7f1c3SShengzhou Liu #endif
26f49b8c1bStang yuantian #include "../common/sleep.h"
2748c6f328SShengzhou Liu 
2848c6f328SShengzhou Liu DECLARE_GLOBAL_DATA_PTR;
2948c6f328SShengzhou Liu 
309082405dSYork Sun #ifdef CONFIG_TARGET_T1023RDB
31e8a7f1c3SShengzhou Liu enum {
32ff7ea2d1SShengzhou Liu 	GPIO1_SD_SEL    = 0x00020000, /* GPIO1_14, 0: eMMC, 1:SD/MMC */
33e8a7f1c3SShengzhou Liu 	GPIO1_EMMC_SEL,
34ff7ea2d1SShengzhou Liu 	GPIO3_GET_VERSION,	       /* GPIO3_4/5, 00:RevB, 01: RevC */
35ff7ea2d1SShengzhou Liu 	GPIO3_BRD_VER_MASK = 0x0c000000,
36ff7ea2d1SShengzhou Liu 	GPIO3_OFFSET = 0x2000,
37ff7ea2d1SShengzhou Liu 	I2C_GET_BANK,
38ff7ea2d1SShengzhou Liu 	I2C_SET_BANK0,
39ff7ea2d1SShengzhou Liu 	I2C_SET_BANK4,
40e8a7f1c3SShengzhou Liu };
41e8a7f1c3SShengzhou Liu #endif
42e8a7f1c3SShengzhou Liu 
checkboard(void)4348c6f328SShengzhou Liu int checkboard(void)
4448c6f328SShengzhou Liu {
4548c6f328SShengzhou Liu 	struct cpu_type *cpu = gd->arch.cpu;
4648c6f328SShengzhou Liu 	static const char *freq[3] = {"100.00MHZ", "125.00MHz", "156.25MHZ"};
47e26416a3SShengzhou Liu 	ccsr_gur_t __iomem *gur = (void *)(CONFIG_SYS_MPC85xx_GUTS_ADDR);
48e26416a3SShengzhou Liu 	u32 srds_s1;
49e26416a3SShengzhou Liu 
50e26416a3SShengzhou Liu 	srds_s1 = in_be32(&gur->rcwsr[4]) & FSL_CORENET2_RCWSR4_SRDS1_PRTCL;
51e26416a3SShengzhou Liu 	srds_s1 >>= FSL_CORENET2_RCWSR4_SRDS1_PRTCL_SHIFT;
5248c6f328SShengzhou Liu 
5348c6f328SShengzhou Liu 	printf("Board: %sRDB, ", cpu->name);
54960286b6SYork Sun #if defined(CONFIG_TARGET_T1024RDB)
55e8a7f1c3SShengzhou Liu 	printf("Board rev: 0x%02x CPLD ver: 0x%02x, ",
5648c6f328SShengzhou Liu 	       CPLD_READ(hw_ver), CPLD_READ(sw_ver));
579082405dSYork Sun #elif defined(CONFIG_TARGET_T1023RDB)
58ff7ea2d1SShengzhou Liu 	printf("Rev%c, ", t1023rdb_ctrl(GPIO3_GET_VERSION) + 'B');
59e8a7f1c3SShengzhou Liu #endif
60e8a7f1c3SShengzhou Liu 	printf("boot from ");
6148c6f328SShengzhou Liu 
6248c6f328SShengzhou Liu #ifdef CONFIG_SDCARD
6348c6f328SShengzhou Liu 	puts("SD/MMC\n");
6448c6f328SShengzhou Liu #elif CONFIG_SPIFLASH
6548c6f328SShengzhou Liu 	puts("SPI\n");
66960286b6SYork Sun #elif defined(CONFIG_TARGET_T1024RDB)
6748c6f328SShengzhou Liu 	u8 reg;
6848c6f328SShengzhou Liu 
6948c6f328SShengzhou Liu 	reg = CPLD_READ(flash_csr);
7048c6f328SShengzhou Liu 
7148c6f328SShengzhou Liu 	if (reg & CPLD_BOOT_SEL) {
7248c6f328SShengzhou Liu 		puts("NAND\n");
7348c6f328SShengzhou Liu 	} else {
7448c6f328SShengzhou Liu 		reg = ((reg & CPLD_LBMAP_MASK) >> CPLD_LBMAP_SHIFT);
7548c6f328SShengzhou Liu 		printf("NOR vBank%d\n", reg);
7648c6f328SShengzhou Liu 	}
779082405dSYork Sun #elif defined(CONFIG_TARGET_T1023RDB)
78e8a7f1c3SShengzhou Liu #ifdef CONFIG_NAND
79e8a7f1c3SShengzhou Liu 	puts("NAND\n");
80e8a7f1c3SShengzhou Liu #else
81ff7ea2d1SShengzhou Liu 	printf("NOR vBank%d\n", t1023rdb_ctrl(I2C_GET_BANK));
82e8a7f1c3SShengzhou Liu #endif
8348c6f328SShengzhou Liu #endif
8448c6f328SShengzhou Liu 
8548c6f328SShengzhou Liu 	puts("SERDES Reference Clocks:\n");
86e26416a3SShengzhou Liu 	if (srds_s1 == 0x95)
8748c6f328SShengzhou Liu 		printf("SD1_CLK1=%s, SD1_CLK2=%s\n", freq[2], freq[0]);
88e26416a3SShengzhou Liu 	else
89e8a7f1c3SShengzhou Liu 		printf("SD1_CLK1=%s, SD1_CLK2=%s\n", freq[0], freq[1]);
9048c6f328SShengzhou Liu 
9148c6f328SShengzhou Liu 	return 0;
9248c6f328SShengzhou Liu }
9348c6f328SShengzhou Liu 
94960286b6SYork Sun #ifdef CONFIG_TARGET_T1024RDB
board_mux_lane(void)95e26416a3SShengzhou Liu static void board_mux_lane(void)
96e26416a3SShengzhou Liu {
97e26416a3SShengzhou Liu 	ccsr_gur_t __iomem *gur = (void *)(CONFIG_SYS_MPC85xx_GUTS_ADDR);
98e26416a3SShengzhou Liu 	u32 srds_prtcl_s1;
99e26416a3SShengzhou Liu 	u8 reg = CPLD_READ(misc_ctl_status);
100e26416a3SShengzhou Liu 
101e26416a3SShengzhou Liu 	srds_prtcl_s1 = in_be32(&gur->rcwsr[4]) &
102e26416a3SShengzhou Liu 				FSL_CORENET2_RCWSR4_SRDS1_PRTCL;
103e26416a3SShengzhou Liu 	srds_prtcl_s1 >>= FSL_CORENET2_RCWSR4_SRDS1_PRTCL_SHIFT;
104e26416a3SShengzhou Liu 
105e26416a3SShengzhou Liu 	if (srds_prtcl_s1 == 0x95) {
106e26416a3SShengzhou Liu 		/* Route Lane B to PCIE */
107e26416a3SShengzhou Liu 		CPLD_WRITE(misc_ctl_status, reg & ~CPLD_PCIE_SGMII_MUX);
108e26416a3SShengzhou Liu 	} else {
109e26416a3SShengzhou Liu 		/* Route Lane B to SGMII */
110e26416a3SShengzhou Liu 		CPLD_WRITE(misc_ctl_status, reg | CPLD_PCIE_SGMII_MUX);
111e26416a3SShengzhou Liu 	}
112e26416a3SShengzhou Liu 	CPLD_WRITE(boot_override, CPLD_OVERRIDE_MUX_EN);
113e26416a3SShengzhou Liu }
114e8a7f1c3SShengzhou Liu #endif
115e26416a3SShengzhou Liu 
board_early_init_f(void)116f49b8c1bStang yuantian int board_early_init_f(void)
117f49b8c1bStang yuantian {
118f49b8c1bStang yuantian #if defined(CONFIG_DEEP_SLEEP)
119f49b8c1bStang yuantian 	if (is_warm_boot())
120f49b8c1bStang yuantian 		fsl_dp_disable_console();
121f49b8c1bStang yuantian #endif
122f49b8c1bStang yuantian 
123f49b8c1bStang yuantian 	return 0;
124f49b8c1bStang yuantian }
125f49b8c1bStang yuantian 
board_early_init_r(void)12648c6f328SShengzhou Liu int board_early_init_r(void)
12748c6f328SShengzhou Liu {
12848c6f328SShengzhou Liu #ifdef CONFIG_SYS_FLASH_BASE
12948c6f328SShengzhou Liu 	const unsigned int flashbase = CONFIG_SYS_FLASH_BASE;
13048c6f328SShengzhou Liu 	int flash_esel = find_tlb_idx((void *)flashbase, 1);
13148c6f328SShengzhou Liu 	/*
13248c6f328SShengzhou Liu 	 * Remap Boot flash region to caching-inhibited
13348c6f328SShengzhou Liu 	 * so that flash can be erased properly.
13448c6f328SShengzhou Liu 	 */
13548c6f328SShengzhou Liu 
13648c6f328SShengzhou Liu 	/* Flush d-cache and invalidate i-cache of any FLASH data */
13748c6f328SShengzhou Liu 	flush_dcache();
13848c6f328SShengzhou Liu 	invalidate_icache();
13948c6f328SShengzhou Liu 	if (flash_esel == -1) {
14048c6f328SShengzhou Liu 		/* very unlikely unless something is messed up */
14148c6f328SShengzhou Liu 		puts("Error: Could not find TLB for FLASH BASE\n");
14248c6f328SShengzhou Liu 		flash_esel = 2;	/* give our best effort to continue */
14348c6f328SShengzhou Liu 	} else {
14448c6f328SShengzhou Liu 		/* invalidate existing TLB entry for flash + promjet */
14548c6f328SShengzhou Liu 		disable_tlb(flash_esel);
14648c6f328SShengzhou Liu 	}
14748c6f328SShengzhou Liu 
14848c6f328SShengzhou Liu 	set_tlb(1, flashbase, CONFIG_SYS_FLASH_BASE_PHYS,
14948c6f328SShengzhou Liu 		MAS3_SX|MAS3_SW|MAS3_SR, MAS2_I|MAS2_G,
15048c6f328SShengzhou Liu 		0, flash_esel, BOOKE_PAGESZ_256M, 1);
15148c6f328SShengzhou Liu #endif
15248c6f328SShengzhou Liu 
153960286b6SYork Sun #ifdef CONFIG_TARGET_T1024RDB
154e26416a3SShengzhou Liu 	board_mux_lane();
155e8a7f1c3SShengzhou Liu #endif
15648c6f328SShengzhou Liu 
15748c6f328SShengzhou Liu 	return 0;
15848c6f328SShengzhou Liu }
15948c6f328SShengzhou Liu 
get_board_sys_clk(void)16048c6f328SShengzhou Liu unsigned long get_board_sys_clk(void)
16148c6f328SShengzhou Liu {
16248c6f328SShengzhou Liu 	return CONFIG_SYS_CLK_FREQ;
16348c6f328SShengzhou Liu }
16448c6f328SShengzhou Liu 
get_board_ddr_clk(void)16548c6f328SShengzhou Liu unsigned long get_board_ddr_clk(void)
16648c6f328SShengzhou Liu {
16748c6f328SShengzhou Liu 	return CONFIG_DDR_CLK_FREQ;
16848c6f328SShengzhou Liu }
16948c6f328SShengzhou Liu 
170e0dfec86SShengzhou Liu #ifdef CONFIG_TARGET_T1024RDB
board_reset(void)171e0dfec86SShengzhou Liu void board_reset(void)
172e0dfec86SShengzhou Liu {
173e0dfec86SShengzhou Liu 	CPLD_WRITE(reset_ctl1, CPLD_LBMAP_RESET);
174e0dfec86SShengzhou Liu }
175e0dfec86SShengzhou Liu #endif
176e0dfec86SShengzhou Liu 
misc_init_r(void)17748c6f328SShengzhou Liu int misc_init_r(void)
17848c6f328SShengzhou Liu {
17948c6f328SShengzhou Liu 	return 0;
18048c6f328SShengzhou Liu }
18148c6f328SShengzhou Liu 
ft_board_setup(void * blob,bd_t * bd)18248c6f328SShengzhou Liu int ft_board_setup(void *blob, bd_t *bd)
18348c6f328SShengzhou Liu {
18448c6f328SShengzhou Liu 	phys_addr_t base;
18548c6f328SShengzhou Liu 	phys_size_t size;
18648c6f328SShengzhou Liu 
18748c6f328SShengzhou Liu 	ft_cpu_setup(blob, bd);
18848c6f328SShengzhou Liu 
189*723806ccSSimon Glass 	base = env_get_bootm_low();
190*723806ccSSimon Glass 	size = env_get_bootm_size();
19148c6f328SShengzhou Liu 
19248c6f328SShengzhou Liu 	fdt_fixup_memory(blob, (u64)base, (u64)size);
19348c6f328SShengzhou Liu 
19448c6f328SShengzhou Liu #ifdef CONFIG_PCI
19548c6f328SShengzhou Liu 	pci_of_setup(blob, bd);
19648c6f328SShengzhou Liu #endif
19748c6f328SShengzhou Liu 
19848c6f328SShengzhou Liu 	fdt_fixup_liodn(blob);
199a5c289b9SSriram Dash 	fsl_fdt_fixup_dr_usb(blob, bd);
20048c6f328SShengzhou Liu 
20148c6f328SShengzhou Liu #ifdef CONFIG_SYS_DPAA_FMAN
20248c6f328SShengzhou Liu 	fdt_fixup_fman_ethernet(blob);
20348c6f328SShengzhou Liu 	fdt_fixup_board_enet(blob);
20448c6f328SShengzhou Liu #endif
20548c6f328SShengzhou Liu 
2069082405dSYork Sun #ifdef CONFIG_TARGET_T1023RDB
207ff7ea2d1SShengzhou Liu 	if (t1023rdb_ctrl(GPIO3_GET_VERSION) > 0)
208ff7ea2d1SShengzhou Liu 		fdt_enable_nor(blob);
209ff7ea2d1SShengzhou Liu #endif
210ff7ea2d1SShengzhou Liu 
21148c6f328SShengzhou Liu 	return 0;
21248c6f328SShengzhou Liu }
213e8a7f1c3SShengzhou Liu 
2149082405dSYork Sun #ifdef CONFIG_TARGET_T1023RDB
215ff7ea2d1SShengzhou Liu /* Enable NOR flash for RevC */
fdt_enable_nor(void * blob)216ff7ea2d1SShengzhou Liu static void fdt_enable_nor(void *blob)
217e8a7f1c3SShengzhou Liu {
218ff7ea2d1SShengzhou Liu 	int nodeoff = fdt_node_offset_by_compatible(blob, 0, "cfi-flash");
219e8a7f1c3SShengzhou Liu 
220ff7ea2d1SShengzhou Liu 	if (nodeoff >= 0)
221ff7ea2d1SShengzhou Liu 		fdt_status_okay(blob, nodeoff);
222ff7ea2d1SShengzhou Liu 	else
223ff7ea2d1SShengzhou Liu 		printf("WARNING unable to set status for NOR\n");
224ff7ea2d1SShengzhou Liu }
225ff7ea2d1SShengzhou Liu 
board_mmc_getcd(struct mmc * mmc)226ff7ea2d1SShengzhou Liu int board_mmc_getcd(struct mmc *mmc)
227ff7ea2d1SShengzhou Liu {
228ff7ea2d1SShengzhou Liu 	ccsr_gpio_t __iomem *pgpio = (void *)(CONFIG_SYS_MPC85xx_GPIO_ADDR);
229ff7ea2d1SShengzhou Liu 	u32 val = in_be32(&pgpio->gpdat);
230ff7ea2d1SShengzhou Liu 
231ff7ea2d1SShengzhou Liu 	/* GPIO1_14, 0: eMMC, 1: SD/MMC */
232ff7ea2d1SShengzhou Liu 	val &= GPIO1_SD_SEL;
233ff7ea2d1SShengzhou Liu 
234ff7ea2d1SShengzhou Liu 	return val ? -1 : 1;
235ff7ea2d1SShengzhou Liu }
236ff7ea2d1SShengzhou Liu 
board_mmc_getwp(struct mmc * mmc)237ff7ea2d1SShengzhou Liu int board_mmc_getwp(struct mmc *mmc)
238ff7ea2d1SShengzhou Liu {
239ff7ea2d1SShengzhou Liu 	ccsr_gpio_t __iomem *pgpio = (void *)(CONFIG_SYS_MPC85xx_GPIO_ADDR);
240ff7ea2d1SShengzhou Liu 	u32 val = in_be32(&pgpio->gpdat);
241ff7ea2d1SShengzhou Liu 
242ff7ea2d1SShengzhou Liu 	val &= GPIO1_SD_SEL;
243ff7ea2d1SShengzhou Liu 
244ff7ea2d1SShengzhou Liu 	return val ? -1 : 0;
245ff7ea2d1SShengzhou Liu }
246ff7ea2d1SShengzhou Liu 
t1023rdb_ctrl(u32 ctrl_type)247ff7ea2d1SShengzhou Liu static u32 t1023rdb_ctrl(u32 ctrl_type)
248ff7ea2d1SShengzhou Liu {
249ff7ea2d1SShengzhou Liu 	ccsr_gpio_t __iomem *pgpio = (void *)(CONFIG_SYS_MPC85xx_GPIO_ADDR);
250ff7ea2d1SShengzhou Liu 	ccsr_gur_t __iomem  *gur = (void *)(CONFIG_SYS_MPC85xx_GUTS_ADDR);
251ff7ea2d1SShengzhou Liu 	u32 val, orig_bus = i2c_get_bus_num();
252ff7ea2d1SShengzhou Liu 	u8 tmp;
253e8a7f1c3SShengzhou Liu 
254e8a7f1c3SShengzhou Liu 	switch (ctrl_type) {
255e8a7f1c3SShengzhou Liu 	case GPIO1_SD_SEL:
256ff7ea2d1SShengzhou Liu 		val = in_be32(&pgpio->gpdat);
257ff7ea2d1SShengzhou Liu 		val |= GPIO1_SD_SEL;
258ff7ea2d1SShengzhou Liu 		out_be32(&pgpio->gpdat, val);
259ff7ea2d1SShengzhou Liu 		setbits_be32(&pgpio->gpdir, GPIO1_SD_SEL);
260e8a7f1c3SShengzhou Liu 		break;
261e8a7f1c3SShengzhou Liu 	case GPIO1_EMMC_SEL:
262ff7ea2d1SShengzhou Liu 		val = in_be32(&pgpio->gpdat);
263ff7ea2d1SShengzhou Liu 		val &= ~GPIO1_SD_SEL;
264ff7ea2d1SShengzhou Liu 		out_be32(&pgpio->gpdat, val);
265ff7ea2d1SShengzhou Liu 		setbits_be32(&pgpio->gpdir, GPIO1_SD_SEL);
266e8a7f1c3SShengzhou Liu 		break;
267ff7ea2d1SShengzhou Liu 	case GPIO3_GET_VERSION:
268ff7ea2d1SShengzhou Liu 		pgpio = (ccsr_gpio_t *)(CONFIG_SYS_MPC85xx_GPIO_ADDR
269ff7ea2d1SShengzhou Liu 			 + GPIO3_OFFSET);
270ff7ea2d1SShengzhou Liu 		val = in_be32(&pgpio->gpdat);
271ff7ea2d1SShengzhou Liu 		val = ((val & GPIO3_BRD_VER_MASK) >> 26) & 0x3;
272ff7ea2d1SShengzhou Liu 		if (val == 0x3) /* GPIO3_4/5 not used on RevB */
273ff7ea2d1SShengzhou Liu 			val = 0;
274ff7ea2d1SShengzhou Liu 		return val;
275ff7ea2d1SShengzhou Liu 	case I2C_GET_BANK:
276ff7ea2d1SShengzhou Liu 		i2c_set_bus_num(I2C_PCA6408_BUS_NUM);
277ff7ea2d1SShengzhou Liu 		i2c_read(I2C_PCA6408_ADDR, 0, 1, &tmp, 1);
278ff7ea2d1SShengzhou Liu 		tmp &= 0x7;
279ff7ea2d1SShengzhou Liu 		tmp = ((tmp & 1) << 2) | (tmp & 2) | ((tmp & 4) >> 2);
280ff7ea2d1SShengzhou Liu 		i2c_set_bus_num(orig_bus);
281ff7ea2d1SShengzhou Liu 		return tmp;
282ff7ea2d1SShengzhou Liu 	case I2C_SET_BANK0:
283ff7ea2d1SShengzhou Liu 		i2c_set_bus_num(I2C_PCA6408_BUS_NUM);
284ff7ea2d1SShengzhou Liu 		tmp = 0x0;
285ff7ea2d1SShengzhou Liu 		i2c_write(I2C_PCA6408_ADDR, 1, 1, &tmp, 1);
286ff7ea2d1SShengzhou Liu 		tmp = 0xf8;
287ff7ea2d1SShengzhou Liu 		i2c_write(I2C_PCA6408_ADDR, 3, 1, &tmp, 1);
288ff7ea2d1SShengzhou Liu 		/* asserting HRESET_REQ */
289ff7ea2d1SShengzhou Liu 		out_be32(&gur->rstcr, 0x2);
290e8a7f1c3SShengzhou Liu 		break;
291ff7ea2d1SShengzhou Liu 	case I2C_SET_BANK4:
292ff7ea2d1SShengzhou Liu 		i2c_set_bus_num(I2C_PCA6408_BUS_NUM);
293ff7ea2d1SShengzhou Liu 		tmp = 0x1;
294ff7ea2d1SShengzhou Liu 		i2c_write(I2C_PCA6408_ADDR, 1, 1, &tmp, 1);
295ff7ea2d1SShengzhou Liu 		tmp = 0xf8;
296ff7ea2d1SShengzhou Liu 		i2c_write(I2C_PCA6408_ADDR, 3, 1, &tmp, 1);
297ff7ea2d1SShengzhou Liu 		out_be32(&gur->rstcr, 0x2);
298e8a7f1c3SShengzhou Liu 		break;
299e8a7f1c3SShengzhou Liu 	default:
300e8a7f1c3SShengzhou Liu 		break;
301e8a7f1c3SShengzhou Liu 	}
302e8a7f1c3SShengzhou Liu 	return 0;
303e8a7f1c3SShengzhou Liu }
304e8a7f1c3SShengzhou Liu 
switch_cmd(cmd_tbl_t * cmdtp,int flag,int argc,char * const argv[])305ff7ea2d1SShengzhou Liu static int switch_cmd(cmd_tbl_t *cmdtp, int flag, int argc,
306e8a7f1c3SShengzhou Liu 		    char * const argv[])
307e8a7f1c3SShengzhou Liu {
308e8a7f1c3SShengzhou Liu 	if (argc < 2)
309e8a7f1c3SShengzhou Liu 		return CMD_RET_USAGE;
310ff7ea2d1SShengzhou Liu 	if (!strcmp(argv[1], "bank0"))
311ff7ea2d1SShengzhou Liu 		t1023rdb_ctrl(I2C_SET_BANK0);
312ff7ea2d1SShengzhou Liu 	else if (!strcmp(argv[1], "bank4") || !strcmp(argv[1], "altbank"))
313ff7ea2d1SShengzhou Liu 		t1023rdb_ctrl(I2C_SET_BANK4);
314e8a7f1c3SShengzhou Liu 	else if (!strcmp(argv[1], "sd"))
315ff7ea2d1SShengzhou Liu 		t1023rdb_ctrl(GPIO1_SD_SEL);
316ff7ea2d1SShengzhou Liu 	else if (!strcmp(argv[1], "emmc"))
317ff7ea2d1SShengzhou Liu 		t1023rdb_ctrl(GPIO1_EMMC_SEL);
318e8a7f1c3SShengzhou Liu 	else
319e8a7f1c3SShengzhou Liu 		return CMD_RET_USAGE;
320e8a7f1c3SShengzhou Liu 	return 0;
321e8a7f1c3SShengzhou Liu }
322e8a7f1c3SShengzhou Liu 
323e8a7f1c3SShengzhou Liu U_BOOT_CMD(
324ff7ea2d1SShengzhou Liu 	switch, 2, 0, switch_cmd,
325ff7ea2d1SShengzhou Liu 	"for bank0/bank4/sd/emmc switch control in runtime",
326ff7ea2d1SShengzhou Liu 	"command (e.g. switch bank4)"
327e8a7f1c3SShengzhou Liu );
328e8a7f1c3SShengzhou Liu #endif
329