xref: /rk3399_rockchip-uboot/board/freescale/p1023rdb/p1023rdb.c (revision f1ba13f8e2acf648740a4a8a3594509a3e16b3aa)
157072338SChunhe Lan /*
257072338SChunhe Lan  * Copyright 2013 Freescale Semiconductor, Inc.
357072338SChunhe Lan  *
457072338SChunhe Lan  * Authors:  Roy Zang <tie-fei.zang@freescale.com>
557072338SChunhe Lan  *           Chunhe Lan <Chunhe.Lan@freescale.com>
657072338SChunhe Lan  *
71a459660SWolfgang Denk  * SPDX-License-Identifier:	GPL-2.0+
857072338SChunhe Lan  */
957072338SChunhe Lan 
1057072338SChunhe Lan #include <common.h>
1157072338SChunhe Lan #include <command.h>
1257072338SChunhe Lan #include <pci.h>
1357072338SChunhe Lan #include <asm/io.h>
1457072338SChunhe Lan #include <asm/cache.h>
1557072338SChunhe Lan #include <asm/processor.h>
1657072338SChunhe Lan #include <asm/mmu.h>
1757072338SChunhe Lan #include <asm/immap_85xx.h>
1857072338SChunhe Lan #include <asm/fsl_pci.h>
195614e71bSYork Sun #include <fsl_ddr_sdram.h>
2057072338SChunhe Lan #include <asm/fsl_portals.h>
21*f1ba13f8SMasahiro Yamada #include <fsl_qbman.h>
220e00a84cSMasahiro Yamada #include <linux/libfdt.h>
2357072338SChunhe Lan #include <fdt_support.h>
2457072338SChunhe Lan #include <netdev.h>
2557072338SChunhe Lan #include <malloc.h>
2657072338SChunhe Lan #include <fm_eth.h>
2757072338SChunhe Lan #include <fsl_mdio.h>
2857072338SChunhe Lan #include <miiphy.h>
2957072338SChunhe Lan #include <phy.h>
308225b2fdSShaohui Xie #include <fsl_dtsec.h>
3157072338SChunhe Lan 
3257072338SChunhe Lan DECLARE_GLOBAL_DATA_PTR;
3357072338SChunhe Lan 
board_early_init_f(void)3457072338SChunhe Lan int board_early_init_f(void)
3557072338SChunhe Lan {
3657072338SChunhe Lan 	fsl_lbc_t *lbc = LBC_BASE_ADDR;
3757072338SChunhe Lan 
3857072338SChunhe Lan 	/* Set ABSWP to implement conversion of addresses in the LBC */
3957072338SChunhe Lan 	setbits_be32(&lbc->lbcr, CONFIG_SYS_LBC_LBCR);
4057072338SChunhe Lan 
4157072338SChunhe Lan 	return 0;
4257072338SChunhe Lan }
4357072338SChunhe Lan 
checkboard(void)4457072338SChunhe Lan int checkboard(void)
4557072338SChunhe Lan {
4657072338SChunhe Lan 	printf("Board: P1023 RDB\n");
4757072338SChunhe Lan 
4857072338SChunhe Lan 	return 0;
4957072338SChunhe Lan }
5057072338SChunhe Lan 
5157072338SChunhe Lan #ifdef CONFIG_PCI
pci_init_board(void)5257072338SChunhe Lan void pci_init_board(void)
5357072338SChunhe Lan {
5457072338SChunhe Lan 	fsl_pcie_init_board(0);
5557072338SChunhe Lan }
5657072338SChunhe Lan #endif
5757072338SChunhe Lan 
board_early_init_r(void)5857072338SChunhe Lan int board_early_init_r(void)
5957072338SChunhe Lan {
6057072338SChunhe Lan 	const unsigned int flashbase = CONFIG_SYS_FLASH_BASE;
619d045682SYork Sun 	int flash_esel = find_tlb_idx((void *)flashbase, 1);
6257072338SChunhe Lan 
6357072338SChunhe Lan 	/*
6457072338SChunhe Lan 	 * Remap Boot flash + PROMJET region to caching-inhibited
6557072338SChunhe Lan 	 * so that flash can be erased properly.
6657072338SChunhe Lan 	 */
6757072338SChunhe Lan 
6857072338SChunhe Lan 	/* Flush d-cache and invalidate i-cache of any FLASH data */
6957072338SChunhe Lan 	flush_dcache();
7057072338SChunhe Lan 	invalidate_icache();
7157072338SChunhe Lan 
729d045682SYork Sun 	if (flash_esel == -1) {
739d045682SYork Sun 		/* very unlikely unless something is messed up */
749d045682SYork Sun 		puts("Error: Could not find TLB for FLASH BASE\n");
759d045682SYork Sun 		flash_esel = 2;	/* give our best effort to continue */
769d045682SYork Sun 	} else {
7757072338SChunhe Lan 		/* invalidate existing TLB entry for flash + promjet */
7857072338SChunhe Lan 		disable_tlb(flash_esel);
799d045682SYork Sun 	}
8057072338SChunhe Lan 
8157072338SChunhe Lan 	set_tlb(1, flashbase, CONFIG_SYS_FLASH_BASE_PHYS,
8257072338SChunhe Lan 		MAS3_SW|MAS3_SR, MAS2_I|MAS2_G,
8357072338SChunhe Lan 		0, flash_esel, BOOKE_PAGESZ_256M, 1);
8457072338SChunhe Lan 
8557072338SChunhe Lan 	setup_portals();
8657072338SChunhe Lan 
8757072338SChunhe Lan 	return 0;
8857072338SChunhe Lan }
8957072338SChunhe Lan 
get_board_sys_clk(ulong dummy)9057072338SChunhe Lan unsigned long get_board_sys_clk(ulong dummy)
9157072338SChunhe Lan {
9257072338SChunhe Lan 	return gd->bus_clk;
9357072338SChunhe Lan }
9457072338SChunhe Lan 
get_board_ddr_clk(ulong dummy)9557072338SChunhe Lan unsigned long get_board_ddr_clk(ulong dummy)
9657072338SChunhe Lan {
9757072338SChunhe Lan 	return gd->mem_clk;
9857072338SChunhe Lan }
9957072338SChunhe Lan 
board_eth_init(bd_t * bis)10057072338SChunhe Lan int board_eth_init(bd_t *bis)
10157072338SChunhe Lan {
10257072338SChunhe Lan 	ccsr_gur_t *gur = (ccsr_gur_t *)CONFIG_SYS_MPC85xx_GUTS_ADDR;
10357072338SChunhe Lan 	struct fsl_pq_mdio_info dtsec_mdio_info;
10457072338SChunhe Lan 
10557072338SChunhe Lan 	/*
10657072338SChunhe Lan 	 * Need to set dTSEC 1 pin multiplexing to TSEC. The default setting
10757072338SChunhe Lan 	 * is not correct.
10857072338SChunhe Lan 	 */
10957072338SChunhe Lan 	setbits_be32(&gur->pmuxcr, MPC85xx_PMUXCR_TSEC1_1);
11057072338SChunhe Lan 
11157072338SChunhe Lan 	dtsec_mdio_info.regs =
11257072338SChunhe Lan 		(struct tsec_mii_mng *)CONFIG_SYS_FM1_DTSEC1_MDIO_ADDR;
11357072338SChunhe Lan 	dtsec_mdio_info.name = DEFAULT_FM_MDIO_NAME;
11457072338SChunhe Lan 
11557072338SChunhe Lan 	/* Register the 1G MDIO bus */
11657072338SChunhe Lan 	fsl_pq_mdio_init(bis, &dtsec_mdio_info);
11757072338SChunhe Lan 
11857072338SChunhe Lan 	fm_info_set_phy_address(FM1_DTSEC1, CONFIG_SYS_FM1_DTSEC1_PHY_ADDR);
11957072338SChunhe Lan 	fm_info_set_phy_address(FM1_DTSEC2, CONFIG_SYS_FM1_DTSEC2_PHY_ADDR);
12057072338SChunhe Lan 
12157072338SChunhe Lan 	fm_info_set_mdio(FM1_DTSEC1,
12257072338SChunhe Lan 			 miiphy_get_dev_by_name(DEFAULT_FM_MDIO_NAME));
12357072338SChunhe Lan 	fm_info_set_mdio(FM1_DTSEC2,
12457072338SChunhe Lan 			 miiphy_get_dev_by_name(DEFAULT_FM_MDIO_NAME));
12557072338SChunhe Lan 
12657072338SChunhe Lan #ifdef CONFIG_FMAN_ENET
12757072338SChunhe Lan 	cpu_eth_init(bis);
12857072338SChunhe Lan #endif
12957072338SChunhe Lan 
13057072338SChunhe Lan 	return pci_eth_init(bis);
13157072338SChunhe Lan }
13257072338SChunhe Lan 
13357072338SChunhe Lan #if defined(CONFIG_OF_BOARD_SETUP)
ft_board_setup(void * blob,bd_t * bd)134e895a4b0SSimon Glass int ft_board_setup(void *blob, bd_t *bd)
13557072338SChunhe Lan {
13657072338SChunhe Lan 	phys_addr_t base;
13757072338SChunhe Lan 	phys_size_t size;
13857072338SChunhe Lan 
13957072338SChunhe Lan 	ft_cpu_setup(blob, bd);
14057072338SChunhe Lan 
141723806ccSSimon Glass 	base = env_get_bootm_low();
142723806ccSSimon Glass 	size = env_get_bootm_size();
14357072338SChunhe Lan 
14457072338SChunhe Lan 	fdt_fixup_memory(blob, (u64)base, (u64)size);
14557072338SChunhe Lan 
14657072338SChunhe Lan #ifdef CONFIG_HAS_FSL_DR_USB
147a5c289b9SSriram Dash 	fsl_fdt_fixup_dr_usb(blob, bd);
14857072338SChunhe Lan #endif
14957072338SChunhe Lan 
15057072338SChunhe Lan 	fdt_fixup_fman_ethernet(blob);
151e895a4b0SSimon Glass 
152e895a4b0SSimon Glass 	return 0;
15357072338SChunhe Lan }
15457072338SChunhe Lan #endif
155