xref: /rk3399_rockchip-uboot/board/freescale/mpc8641hpcn/mpc8641hpcn.c (revision 0e00a84cdedf7a1949486746225b35984b351eca)
14ce91774SJon Loeliger /*
2561e710aSKumar Gala  * Copyright 2006, 2007, 2010-2011 Freescale Semiconductor.
34ce91774SJon Loeliger  *
41a459660SWolfgang Denk  * SPDX-License-Identifier:	GPL-2.0+
54ce91774SJon Loeliger  */
64ce91774SJon Loeliger 
74ce91774SJon Loeliger #include <common.h>
84ce91774SJon Loeliger #include <pci.h>
94ce91774SJon Loeliger #include <asm/processor.h>
104ce91774SJon Loeliger #include <asm/immap_86xx.h>
11c8514622SKumar Gala #include <asm/fsl_pci.h>
125614e71bSYork Sun #include <fsl_ddr_sdram.h>
135d27e02cSKumar Gala #include <asm/fsl_serdes.h>
144ce91774SJon Loeliger #include <asm/io.h>
15*0e00a84cSMasahiro Yamada #include <linux/libfdt.h>
16ea9f7395SJon Loeliger #include <fdt_support.h>
170b252f50SBen Warren #include <netdev.h>
184ce91774SJon Loeliger 
19088454cdSSimon Glass DECLARE_GLOBAL_DATA_PTR;
20088454cdSSimon Glass 
214c77de3fSBecky Bruce phys_size_t fixed_sdram(void);
224ce91774SJon Loeliger 
checkboard(void)234ce91774SJon Loeliger int checkboard(void)
244ce91774SJon Loeliger {
259af9c6bdSKumar Gala 	u8 vboot;
269af9c6bdSKumar Gala 	u8 *pixis_base = (u8 *)PIXIS_BASE;
279af9c6bdSKumar Gala 
289af9c6bdSKumar Gala 	printf ("Board: MPC8641HPCN, Sys ID: 0x%02x, "
299af9c6bdSKumar Gala 		"Sys Ver: 0x%02x, FPGA Ver: 0x%02x, ",
309af9c6bdSKumar Gala 		in_8(pixis_base + PIXIS_ID), in_8(pixis_base + PIXIS_VER),
319af9c6bdSKumar Gala 		in_8(pixis_base + PIXIS_PVER));
329af9c6bdSKumar Gala 
339af9c6bdSKumar Gala 	vboot = in_8(pixis_base + PIXIS_VBOOT);
349af9c6bdSKumar Gala 	if (vboot & PIXIS_VBOOT_FMAP)
359af9c6bdSKumar Gala 		printf ("vBank: %d\n", ((vboot & PIXIS_VBOOT_FBANK) >> 6));
369af9c6bdSKumar Gala 	else
379af9c6bdSKumar Gala 		puts ("Promjet\n");
389af9c6bdSKumar Gala 
394ce91774SJon Loeliger 	return 0;
404ce91774SJon Loeliger }
414ce91774SJon Loeliger 
dram_init(void)42f1683aa7SSimon Glass int dram_init(void)
434ce91774SJon Loeliger {
444c77de3fSBecky Bruce 	phys_size_t dram_size = 0;
454ce91774SJon Loeliger 
464ce91774SJon Loeliger #if defined(CONFIG_SPD_EEPROM)
476a8e5692SKumar Gala 	dram_size = fsl_ddr_sdram();
484ce91774SJon Loeliger #else
494ce91774SJon Loeliger 	dram_size = fixed_sdram();
504ce91774SJon Loeliger #endif
514ce91774SJon Loeliger 
529ff32d8cSTimur Tabi 	setup_ddr_bat(dram_size);
539ff32d8cSTimur Tabi 
5421cd5815SWolfgang Denk 	debug("    DDR: ");
55088454cdSSimon Glass 	gd->ram_size = dram_size;
56088454cdSSimon Glass 
57088454cdSSimon Glass 	return 0;
584ce91774SJon Loeliger }
594ce91774SJon Loeliger 
604ce91774SJon Loeliger 
614ce91774SJon Loeliger #if !defined(CONFIG_SPD_EEPROM)
624ce91774SJon Loeliger /*
634ce91774SJon Loeliger  * Fixed sdram init -- doesn't use serial presence detect.
644ce91774SJon Loeliger  */
654c77de3fSBecky Bruce phys_size_t
fixed_sdram(void)664ce91774SJon Loeliger fixed_sdram(void)
674ce91774SJon Loeliger {
686d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_RAMBOOT)
696d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	volatile immap_t *immap = (immap_t *) CONFIG_SYS_IMMR;
709a17eb5bSYork Sun 	struct ccsr_ddr __iomem *ddr = &immap->im_ddr1;
714ce91774SJon Loeliger 
726d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	ddr->cs0_bnds = CONFIG_SYS_DDR_CS0_BNDS;
736d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	ddr->cs0_config = CONFIG_SYS_DDR_CS0_CONFIG;
746d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	ddr->timing_cfg_3 = CONFIG_SYS_DDR_TIMING_3;
756d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	ddr->timing_cfg_0 = CONFIG_SYS_DDR_TIMING_0;
766d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	ddr->timing_cfg_1 = CONFIG_SYS_DDR_TIMING_1;
776d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	ddr->timing_cfg_2 = CONFIG_SYS_DDR_TIMING_2;
78e7ee23ecSPeter Tyser 	ddr->sdram_mode = CONFIG_SYS_DDR_MODE_1;
796d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	ddr->sdram_mode_2 = CONFIG_SYS_DDR_MODE_2;
806d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	ddr->sdram_interval = CONFIG_SYS_DDR_INTERVAL;
816d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	ddr->sdram_data_init = CONFIG_SYS_DDR_DATA_INIT;
826d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	ddr->sdram_clk_cntl = CONFIG_SYS_DDR_CLK_CTRL;
836d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	ddr->sdram_ocd_cntl = CONFIG_SYS_DDR_OCD_CTRL;
846d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	ddr->sdram_ocd_status = CONFIG_SYS_DDR_OCD_STATUS;
854ce91774SJon Loeliger 
864ce91774SJon Loeliger #if defined (CONFIG_DDR_ECC)
874ce91774SJon Loeliger 	ddr->err_disable = 0x0000008D;
884ce91774SJon Loeliger 	ddr->err_sbe = 0x00ff0000;
894ce91774SJon Loeliger #endif
904ce91774SJon Loeliger 	asm("sync;isync");
914ce91774SJon Loeliger 
924ce91774SJon Loeliger 	udelay(500);
934ce91774SJon Loeliger 
944ce91774SJon Loeliger #if defined (CONFIG_DDR_ECC)
954ce91774SJon Loeliger 	/* Enable ECC checking */
96e7ee23ecSPeter Tyser 	ddr->sdram_cfg = (CONFIG_SYS_DDR_CONTROL | 0x20000000);
974ce91774SJon Loeliger #else
98e7ee23ecSPeter Tyser 	ddr->sdram_cfg = CONFIG_SYS_DDR_CONTROL;
996d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	ddr->sdram_cfg_2 = CONFIG_SYS_DDR_CONTROL2;
1004ce91774SJon Loeliger #endif
1014ce91774SJon Loeliger 	asm("sync; isync");
1024ce91774SJon Loeliger 
1034ce91774SJon Loeliger 	udelay(500);
1044ce91774SJon Loeliger #endif
1056d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	return CONFIG_SYS_SDRAM_SIZE * 1024 * 1024;
1064ce91774SJon Loeliger }
1074ce91774SJon Loeliger #endif	/* !defined(CONFIG_SPD_EEPROM) */
1084ce91774SJon Loeliger 
pci_init_board(void)1094ce91774SJon Loeliger void pci_init_board(void)
1104ce91774SJon Loeliger {
11164e55d5eSKumar Gala 	fsl_pcie_init_board(0);
1129a268e4bSPeter Tyser 
11346f3e385SKumar Gala #ifdef CONFIG_PCIE1
1144ce91774SJon Loeliger 		/*
1154ce91774SJon Loeliger 		 * Activate ULI1575 legacy chip by performing a fake
1164ce91774SJon Loeliger 		 * memory access.  Needed to make ULI RTC work.
1174ce91774SJon Loeliger 		 */
11846f3e385SKumar Gala 		in_be32((unsigned *) ((char *)(CONFIG_SYS_PCIE1_MEM_VIRT
11946f3e385SKumar Gala 				       + CONFIG_SYS_PCIE1_MEM_SIZE - 0x1000000)));
12046f3e385SKumar Gala #endif /* CONFIG_PCIE1 */
1214ce91774SJon Loeliger }
1224ce91774SJon Loeliger 
12313f5433fSJon Loeliger 
124ea9f7395SJon Loeliger #if defined(CONFIG_OF_BOARD_SETUP)
ft_board_setup(void * blob,bd_t * bd)125e895a4b0SSimon Glass int ft_board_setup(void *blob, bd_t *bd)
1264ce91774SJon Loeliger {
127d52082b1SBecky Bruce 	int off;
128d52082b1SBecky Bruce 	u64 *tmp;
129933cdbb4SSimon Glass 	int addrcells;
130d52082b1SBecky Bruce 
13113f5433fSJon Loeliger 	ft_cpu_setup(blob, bd);
132ea9f7395SJon Loeliger 
1336525d51fSKumar Gala 	FT_FSL_PCI_SETUP;
134d52082b1SBecky Bruce 
135d52082b1SBecky Bruce 	/*
136d52082b1SBecky Bruce 	 * Warn if it looks like the device tree doesn't match u-boot.
137d52082b1SBecky Bruce 	 * This is just an estimation, based on the location of CCSR,
138d52082b1SBecky Bruce 	 * which is defined by the "reg" property in the soc node.
139d52082b1SBecky Bruce 	 */
140d52082b1SBecky Bruce 	off = fdt_path_offset(blob, "/soc8641");
141933cdbb4SSimon Glass 	addrcells = fdt_address_cells(blob, 0);
142d52082b1SBecky Bruce 	tmp = (u64 *)fdt_getprop(blob, off, "reg", NULL);
143d52082b1SBecky Bruce 
144d52082b1SBecky Bruce 	if (tmp) {
145d52082b1SBecky Bruce 		u64 addr;
146933cdbb4SSimon Glass 
147933cdbb4SSimon Glass 		if (addrcells == 1)
148d52082b1SBecky Bruce 			addr = *(u32 *)tmp;
1493f510db5SBecky Bruce 		else
1503f510db5SBecky Bruce 			addr = *tmp;
151d52082b1SBecky Bruce 
152d52082b1SBecky Bruce 		if (addr != CONFIG_SYS_CCSRBAR_PHYS)
153d52082b1SBecky Bruce 			printf("WARNING: The CCSRBAR address in your .dts "
154d52082b1SBecky Bruce 			       "does not match the address of the CCSR "
155d52082b1SBecky Bruce 			       "in u-boot.  This means your .dts might "
156d52082b1SBecky Bruce 			       "be old.\n");
157d52082b1SBecky Bruce 	}
158e895a4b0SSimon Glass 
159e895a4b0SSimon Glass 	return 0;
1604ce91774SJon Loeliger }
1614ce91774SJon Loeliger #endif
1624ce91774SJon Loeliger 
1634ce91774SJon Loeliger 
1644ce91774SJon Loeliger /*
1654ce91774SJon Loeliger  * get_board_sys_clk
1664ce91774SJon Loeliger  *      Reads the FPGA on board for CONFIG_SYS_CLK_FREQ
1674ce91774SJon Loeliger  */
1684ce91774SJon Loeliger 
1694ce91774SJon Loeliger unsigned long
get_board_sys_clk(ulong dummy)1704ce91774SJon Loeliger get_board_sys_clk(ulong dummy)
1714ce91774SJon Loeliger {
1724ce91774SJon Loeliger 	u8 i, go_bit, rd_clks;
1734ce91774SJon Loeliger 	ulong val = 0;
174048e7efeSKumar Gala 	u8 *pixis_base = (u8 *)PIXIS_BASE;
1754ce91774SJon Loeliger 
176048e7efeSKumar Gala 	go_bit = in_8(pixis_base + PIXIS_VCTL);
1774ce91774SJon Loeliger 	go_bit &= 0x01;
1784ce91774SJon Loeliger 
179048e7efeSKumar Gala 	rd_clks = in_8(pixis_base + PIXIS_VCFGEN0);
1804ce91774SJon Loeliger 	rd_clks &= 0x1C;
1814ce91774SJon Loeliger 
1824ce91774SJon Loeliger 	/*
1834ce91774SJon Loeliger 	 * Only if both go bit and the SCLK bit in VCFGEN0 are set
1844ce91774SJon Loeliger 	 * should we be using the AUX register. Remember, we also set the
1854ce91774SJon Loeliger 	 * GO bit to boot from the alternate bank on the on-board flash
1864ce91774SJon Loeliger 	 */
1874ce91774SJon Loeliger 
1884ce91774SJon Loeliger 	if (go_bit) {
1894ce91774SJon Loeliger 		if (rd_clks == 0x1c)
190048e7efeSKumar Gala 			i = in_8(pixis_base + PIXIS_AUX);
1914ce91774SJon Loeliger 		else
192048e7efeSKumar Gala 			i = in_8(pixis_base + PIXIS_SPD);
1934ce91774SJon Loeliger 	} else {
194048e7efeSKumar Gala 		i = in_8(pixis_base + PIXIS_SPD);
1954ce91774SJon Loeliger 	}
1964ce91774SJon Loeliger 
1974ce91774SJon Loeliger 	i &= 0x07;
1984ce91774SJon Loeliger 
1994ce91774SJon Loeliger 	switch (i) {
2004ce91774SJon Loeliger 	case 0:
2014ce91774SJon Loeliger 		val = 33000000;
2024ce91774SJon Loeliger 		break;
2034ce91774SJon Loeliger 	case 1:
2044ce91774SJon Loeliger 		val = 40000000;
2054ce91774SJon Loeliger 		break;
2064ce91774SJon Loeliger 	case 2:
2074ce91774SJon Loeliger 		val = 50000000;
2084ce91774SJon Loeliger 		break;
2094ce91774SJon Loeliger 	case 3:
2104ce91774SJon Loeliger 		val = 66000000;
2114ce91774SJon Loeliger 		break;
2124ce91774SJon Loeliger 	case 4:
2134ce91774SJon Loeliger 		val = 83000000;
2144ce91774SJon Loeliger 		break;
2154ce91774SJon Loeliger 	case 5:
2164ce91774SJon Loeliger 		val = 100000000;
2174ce91774SJon Loeliger 		break;
2184ce91774SJon Loeliger 	case 6:
2194ce91774SJon Loeliger 		val = 134000000;
2204ce91774SJon Loeliger 		break;
2214ce91774SJon Loeliger 	case 7:
2224ce91774SJon Loeliger 		val = 166000000;
2234ce91774SJon Loeliger 		break;
2244ce91774SJon Loeliger 	}
2254ce91774SJon Loeliger 
2264ce91774SJon Loeliger 	return val;
2274ce91774SJon Loeliger }
2280b252f50SBen Warren 
board_eth_init(bd_t * bis)2290b252f50SBen Warren int board_eth_init(bd_t *bis)
2300b252f50SBen Warren {
2310b252f50SBen Warren 	/* Initialize TSECs */
2320b252f50SBen Warren 	cpu_eth_init(bis);
2330b252f50SBen Warren 	return pci_eth_init(bis);
2340b252f50SBen Warren }
2354ef630dfSPeter Tyser 
board_reset(void)2364ef630dfSPeter Tyser void board_reset(void)
2374ef630dfSPeter Tyser {
238048e7efeSKumar Gala 	u8 *pixis_base = (u8 *)PIXIS_BASE;
239048e7efeSKumar Gala 
240048e7efeSKumar Gala 	out_8(pixis_base + PIXIS_RST, 0);
2414ef630dfSPeter Tyser 
2424ef630dfSPeter Tyser 	while (1)
2434ef630dfSPeter Tyser 		;
2444ef630dfSPeter Tyser }
245