13dd2db53SJon Loeliger /* 23dd2db53SJon Loeliger * Copyright 2007 Freescale Semiconductor, Inc. 33dd2db53SJon Loeliger * 43dd2db53SJon Loeliger * See file CREDITS for list of people who contributed to this 53dd2db53SJon Loeliger * project. 63dd2db53SJon Loeliger * 73dd2db53SJon Loeliger * This program is free software; you can redistribute it and/or 83dd2db53SJon Loeliger * modify it under the terms of the GNU General Public License as 93dd2db53SJon Loeliger * published by the Free Software Foundation; either version 2 of 103dd2db53SJon Loeliger * the License, or (at your option) any later version. 113dd2db53SJon Loeliger * 123dd2db53SJon Loeliger * This program is distributed in the hope that it will be useful, 133dd2db53SJon Loeliger * but WITHOUT ANY WARRANTY; without even the implied warranty of 143dd2db53SJon Loeliger * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the 153dd2db53SJon Loeliger * GNU General Public License for more details. 163dd2db53SJon Loeliger * 173dd2db53SJon Loeliger * You should have received a copy of the GNU General Public License 183dd2db53SJon Loeliger * along with this program; if not, write to the Free Software 193dd2db53SJon Loeliger * Foundation, Inc., 59 Temple Place, Suite 330, Boston, 203dd2db53SJon Loeliger * MA 02111-1307 USA 213dd2db53SJon Loeliger */ 223dd2db53SJon Loeliger #define DEBUG 233dd2db53SJon Loeliger #include <common.h> 243dd2db53SJon Loeliger #include <command.h> 253dd2db53SJon Loeliger #include <pci.h> 263dd2db53SJon Loeliger #include <asm/processor.h> 273dd2db53SJon Loeliger #include <asm/immap_86xx.h> 283dd2db53SJon Loeliger #include <asm/immap_fsl_pci.h> 293dd2db53SJon Loeliger #include <spd.h> 303dd2db53SJon Loeliger #include <asm/io.h> 313dd2db53SJon Loeliger 323dd2db53SJon Loeliger 333dd2db53SJon Loeliger #if defined(CONFIG_OF_FLAT_TREE) 343dd2db53SJon Loeliger #include <ft_build.h> 353dd2db53SJon Loeliger extern void ft_cpu_setup(void *blob, bd_t *bd); 363dd2db53SJon Loeliger #endif 373dd2db53SJon Loeliger 383dd2db53SJon Loeliger #include "../common/pixis.h" 393dd2db53SJon Loeliger 403dd2db53SJon Loeliger #if defined(CONFIG_DDR_ECC) && !defined(CONFIG_ECC_INIT_VIA_DDRCONTROLLER) 413dd2db53SJon Loeliger extern void ddr_enable_ecc(unsigned int dram_size); 423dd2db53SJon Loeliger #endif 433dd2db53SJon Loeliger 443dd2db53SJon Loeliger #if defined(CONFIG_SPD_EEPROM) 453dd2db53SJon Loeliger #include "spd_sdram.h" 463dd2db53SJon Loeliger #endif 473dd2db53SJon Loeliger 483dd2db53SJon Loeliger void sdram_init(void); 493dd2db53SJon Loeliger long int fixed_sdram(void); 503dd2db53SJon Loeliger 513dd2db53SJon Loeliger /* called before any console output */ 523dd2db53SJon Loeliger int board_early_init_f(void) 533dd2db53SJon Loeliger { 543dd2db53SJon Loeliger volatile immap_t *immap = (immap_t *)CFG_IMMR; 553dd2db53SJon Loeliger volatile ccsr_gur_t *gur = &immap->im_gur; 563dd2db53SJon Loeliger 57*a877880cSYork Sun gur->gpiocr |= 0x88aa5500; /* DIU16, IR1, UART0, UART2 */ 58*a877880cSYork Sun 59*a877880cSYork Sun return 0; 60*a877880cSYork Sun } 61*a877880cSYork Sun 62*a877880cSYork Sun int misc_init_r(void) 63*a877880cSYork Sun { 64*a877880cSYork Sun u8 tmp_val, version; 65*a877880cSYork Sun 66*a877880cSYork Sun /*Do not use 8259PIC*/ 67*a877880cSYork Sun tmp_val = in8(PIXIS_BASE + PIXIS_BRDCFG0); 68*a877880cSYork Sun out8(PIXIS_BASE + PIXIS_BRDCFG0, tmp_val | 0x80); 69*a877880cSYork Sun 70*a877880cSYork Sun /*For FPGA V7 or higher, set the IRQMAPSEL to 0 to use MAP0 interrupt*/ 71*a877880cSYork Sun version = in8(PIXIS_BASE + PIXIS_PVER); 72*a877880cSYork Sun if(version >= 0x07) { 73*a877880cSYork Sun tmp_val = in8(PIXIS_BASE + PIXIS_BRDCFG0); 74*a877880cSYork Sun out8(PIXIS_BASE + PIXIS_BRDCFG0, tmp_val & 0xbf); 75*a877880cSYork Sun } 76*a877880cSYork Sun 77*a877880cSYork Sun /* Using this for DIU init before the driver in linux takes over 78*a877880cSYork Sun * Enable the TFP410 Encoder (I2C address 0x38) 79*a877880cSYork Sun */ 80*a877880cSYork Sun 81*a877880cSYork Sun tmp_val = 0xBF; 82*a877880cSYork Sun i2c_write(0x38, 0x08, 1, &tmp_val, sizeof(tmp_val)); 83*a877880cSYork Sun /* Verify if enabled */ 84*a877880cSYork Sun tmp_val = 0; 85*a877880cSYork Sun i2c_read(0x38, 0x08, 1, &tmp_val, sizeof(tmp_val)); 86*a877880cSYork Sun debug("DVI Encoder Read: 0x%02lx\n",tmp_val); 87*a877880cSYork Sun 88*a877880cSYork Sun tmp_val = 0x10; 89*a877880cSYork Sun i2c_write(0x38, 0x0A, 1, &tmp_val, sizeof(tmp_val)); 90*a877880cSYork Sun /* Verify if enabled */ 91*a877880cSYork Sun tmp_val = 0; 92*a877880cSYork Sun i2c_read(0x38, 0x0A, 1, &tmp_val, sizeof(tmp_val)); 93*a877880cSYork Sun debug("DVI Encoder Read: 0x%02lx\n",tmp_val); 94*a877880cSYork Sun 95*a877880cSYork Sun #ifdef CONFIG_FSL_DIU_FB 96*a877880cSYork Sun mpc8610hpcd_diu_init(); 97*a877880cSYork Sun #endif 983dd2db53SJon Loeliger 993dd2db53SJon Loeliger return 0; 1003dd2db53SJon Loeliger } 1013dd2db53SJon Loeliger 1023dd2db53SJon Loeliger int checkboard(void) 1033dd2db53SJon Loeliger { 1043dd2db53SJon Loeliger volatile immap_t *immap = (immap_t *)CFG_IMMR; 1053dd2db53SJon Loeliger volatile ccsr_local_mcm_t *mcm = &immap->im_local_mcm; 1063dd2db53SJon Loeliger 1073dd2db53SJon Loeliger puts("Board: MPC8610HPCD\n"); 1083dd2db53SJon Loeliger 1093dd2db53SJon Loeliger mcm->abcr |= 0x00010000; /* 0 */ 1103dd2db53SJon Loeliger mcm->hpmr3 = 0x80000008; /* 4c */ 1113dd2db53SJon Loeliger mcm->hpmr0 = 0; 1123dd2db53SJon Loeliger mcm->hpmr1 = 0; 1133dd2db53SJon Loeliger mcm->hpmr2 = 0; 1143dd2db53SJon Loeliger mcm->hpmr4 = 0; 1153dd2db53SJon Loeliger mcm->hpmr5 = 0; 1163dd2db53SJon Loeliger 1173dd2db53SJon Loeliger return 0; 1183dd2db53SJon Loeliger } 1193dd2db53SJon Loeliger 1203dd2db53SJon Loeliger 1213dd2db53SJon Loeliger long int 1223dd2db53SJon Loeliger initdram(int board_type) 1233dd2db53SJon Loeliger { 1243dd2db53SJon Loeliger long dram_size = 0; 1253dd2db53SJon Loeliger 1263dd2db53SJon Loeliger #if defined(CONFIG_SPD_EEPROM) 1273dd2db53SJon Loeliger dram_size = spd_sdram(); 1283dd2db53SJon Loeliger #else 1293dd2db53SJon Loeliger dram_size = fixed_sdram(); 1303dd2db53SJon Loeliger #endif 1313dd2db53SJon Loeliger 1323dd2db53SJon Loeliger #if defined(CFG_RAMBOOT) 1333dd2db53SJon Loeliger puts(" DDR: "); 1343dd2db53SJon Loeliger return dram_size; 1353dd2db53SJon Loeliger #endif 1363dd2db53SJon Loeliger 1373dd2db53SJon Loeliger #if defined(CONFIG_DDR_ECC) && !defined(CONFIG_ECC_INIT_VIA_DDRCONTROLLER) 1383dd2db53SJon Loeliger /* 1393dd2db53SJon Loeliger * Initialize and enable DDR ECC. 1403dd2db53SJon Loeliger */ 1413dd2db53SJon Loeliger ddr_enable_ecc(dram_size); 1423dd2db53SJon Loeliger #endif 1433dd2db53SJon Loeliger 1443dd2db53SJon Loeliger puts(" DDR: "); 1453dd2db53SJon Loeliger return dram_size; 1463dd2db53SJon Loeliger } 1473dd2db53SJon Loeliger 1483dd2db53SJon Loeliger 1493dd2db53SJon Loeliger #if defined(CFG_DRAM_TEST) 1503dd2db53SJon Loeliger int 1513dd2db53SJon Loeliger testdram(void) 1523dd2db53SJon Loeliger { 1533dd2db53SJon Loeliger uint *pstart = (uint *) CFG_MEMTEST_START; 1543dd2db53SJon Loeliger uint *pend = (uint *) CFG_MEMTEST_END; 1553dd2db53SJon Loeliger uint *p; 1563dd2db53SJon Loeliger 1573dd2db53SJon Loeliger puts("SDRAM test phase 1:\n"); 1583dd2db53SJon Loeliger for (p = pstart; p < pend; p++) 1593dd2db53SJon Loeliger *p = 0xaaaaaaaa; 1603dd2db53SJon Loeliger 1613dd2db53SJon Loeliger for (p = pstart; p < pend; p++) { 1623dd2db53SJon Loeliger if (*p != 0xaaaaaaaa) { 1633dd2db53SJon Loeliger printf("SDRAM test fails at: %08x\n", (uint) p); 1643dd2db53SJon Loeliger return 1; 1653dd2db53SJon Loeliger } 1663dd2db53SJon Loeliger } 1673dd2db53SJon Loeliger 1683dd2db53SJon Loeliger puts("SDRAM test phase 2:\n"); 1693dd2db53SJon Loeliger for (p = pstart; p < pend; p++) 1703dd2db53SJon Loeliger *p = 0x55555555; 1713dd2db53SJon Loeliger 1723dd2db53SJon Loeliger for (p = pstart; p < pend; p++) { 1733dd2db53SJon Loeliger if (*p != 0x55555555) { 1743dd2db53SJon Loeliger printf("SDRAM test fails at: %08x\n", (uint) p); 1753dd2db53SJon Loeliger return 1; 1763dd2db53SJon Loeliger } 1773dd2db53SJon Loeliger } 1783dd2db53SJon Loeliger 1793dd2db53SJon Loeliger puts("SDRAM test passed.\n"); 1803dd2db53SJon Loeliger return 0; 1813dd2db53SJon Loeliger } 1823dd2db53SJon Loeliger #endif 1833dd2db53SJon Loeliger 1843dd2db53SJon Loeliger 1853dd2db53SJon Loeliger #if !defined(CONFIG_SPD_EEPROM) 1863dd2db53SJon Loeliger /* 1873dd2db53SJon Loeliger * Fixed sdram init -- doesn't use serial presence detect. 1883dd2db53SJon Loeliger */ 1893dd2db53SJon Loeliger 1903dd2db53SJon Loeliger long int fixed_sdram(void) 1913dd2db53SJon Loeliger { 1923dd2db53SJon Loeliger #if !defined(CFG_RAMBOOT) 1933dd2db53SJon Loeliger volatile immap_t *immap = (immap_t *)CFG_IMMR; 1943dd2db53SJon Loeliger volatile ccsr_ddr_t *ddr = &immap->im_ddr1; 1953dd2db53SJon Loeliger uint d_init; 1963dd2db53SJon Loeliger 1973dd2db53SJon Loeliger ddr->cs0_bnds = 0x0000001f; 1983dd2db53SJon Loeliger ddr->cs0_config = 0x80010202; 1993dd2db53SJon Loeliger 2003dd2db53SJon Loeliger ddr->ext_refrec = 0x00000000; 2013dd2db53SJon Loeliger ddr->timing_cfg_0 = 0x00260802; 2023dd2db53SJon Loeliger ddr->timing_cfg_1 = 0x3935d322; 2033dd2db53SJon Loeliger ddr->timing_cfg_2 = 0x14904cc8; 2043dd2db53SJon Loeliger ddr->sdram_mode_1 = 0x00480432; 2053dd2db53SJon Loeliger ddr->sdram_mode_2 = 0x00000000; 2063dd2db53SJon Loeliger ddr->sdram_interval = 0x06180fff; /* 0x06180100; */ 2073dd2db53SJon Loeliger ddr->sdram_data_init = 0xDEADBEEF; 2083dd2db53SJon Loeliger ddr->sdram_clk_cntl = 0x03800000; 2093dd2db53SJon Loeliger ddr->sdram_cfg_2 = 0x04400010; 2103dd2db53SJon Loeliger 2113dd2db53SJon Loeliger #if defined(CONFIG_DDR_ECC) 2123dd2db53SJon Loeliger ddr->err_int_en = 0x0000000d; 2133dd2db53SJon Loeliger ddr->err_disable = 0x00000000; 2143dd2db53SJon Loeliger ddr->err_sbe = 0x00010000; 2153dd2db53SJon Loeliger #endif 2163dd2db53SJon Loeliger asm("sync;isync"); 2173dd2db53SJon Loeliger 2183dd2db53SJon Loeliger udelay(500); 2193dd2db53SJon Loeliger 2203dd2db53SJon Loeliger ddr->sdram_cfg_1 = 0xc3000000; /* 0xe3008000;*/ 2213dd2db53SJon Loeliger 2223dd2db53SJon Loeliger 2233dd2db53SJon Loeliger #if defined(CONFIG_ECC_INIT_VIA_DDRCONTROLLER) 2243dd2db53SJon Loeliger d_init = 1; 2253dd2db53SJon Loeliger debug("DDR - 1st controller: memory initializing\n"); 2263dd2db53SJon Loeliger /* 2273dd2db53SJon Loeliger * Poll until memory is initialized. 2283dd2db53SJon Loeliger * 512 Meg at 400 might hit this 200 times or so. 2293dd2db53SJon Loeliger */ 2303dd2db53SJon Loeliger while ((ddr->sdram_cfg_2 & (d_init << 4)) != 0) 2313dd2db53SJon Loeliger udelay(1000); 2323dd2db53SJon Loeliger 2333dd2db53SJon Loeliger debug("DDR: memory initialized\n\n"); 2343dd2db53SJon Loeliger asm("sync; isync"); 2353dd2db53SJon Loeliger udelay(500); 2363dd2db53SJon Loeliger #endif 2373dd2db53SJon Loeliger 2383dd2db53SJon Loeliger return 512 * 1024 * 1024; 2393dd2db53SJon Loeliger #endif 2403dd2db53SJon Loeliger return CFG_SDRAM_SIZE * 1024 * 1024; 2413dd2db53SJon Loeliger } 2423dd2db53SJon Loeliger 2433dd2db53SJon Loeliger #endif 2443dd2db53SJon Loeliger 2453dd2db53SJon Loeliger #if defined(CONFIG_PCI) 2463dd2db53SJon Loeliger /* 2473dd2db53SJon Loeliger * Initialize PCI Devices, report devices found. 2483dd2db53SJon Loeliger */ 2493dd2db53SJon Loeliger 2503dd2db53SJon Loeliger #ifndef CONFIG_PCI_PNP 2513dd2db53SJon Loeliger static struct pci_config_table pci_fsl86xxads_config_table[] = { 2523dd2db53SJon Loeliger {PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID, 2533dd2db53SJon Loeliger PCI_IDSEL_NUMBER, PCI_ANY_ID, 2543dd2db53SJon Loeliger pci_cfgfunc_config_device, {PCI_ENET0_IOADDR, 2553dd2db53SJon Loeliger PCI_ENET0_MEMADDR, 2563dd2db53SJon Loeliger PCI_COMMAND_MEMORY | PCI_COMMAND_MASTER} }, 2573dd2db53SJon Loeliger {} 2583dd2db53SJon Loeliger }; 2593dd2db53SJon Loeliger #endif 2603dd2db53SJon Loeliger 2613dd2db53SJon Loeliger 2623dd2db53SJon Loeliger static struct pci_controller pci1_hose = { 2633dd2db53SJon Loeliger #ifndef CONFIG_PCI_PNP 2643dd2db53SJon Loeliger config_table:pci_mpc86xxcts_config_table 2653dd2db53SJon Loeliger #endif 2663dd2db53SJon Loeliger }; 2673dd2db53SJon Loeliger #endif /* CONFIG_PCI */ 2683dd2db53SJon Loeliger 2693dd2db53SJon Loeliger #ifdef CONFIG_PCIE1 2703dd2db53SJon Loeliger static struct pci_controller pcie1_hose; 2713dd2db53SJon Loeliger #endif 2723dd2db53SJon Loeliger 2733dd2db53SJon Loeliger #ifdef CONFIG_PCIE2 2743dd2db53SJon Loeliger static struct pci_controller pcie2_hose; 2753dd2db53SJon Loeliger #endif 2763dd2db53SJon Loeliger 2773dd2db53SJon Loeliger int first_free_busno = 0; 2783dd2db53SJon Loeliger 2793dd2db53SJon Loeliger void pci_init_board(void) 2803dd2db53SJon Loeliger { 2813dd2db53SJon Loeliger volatile immap_t *immap = (immap_t *) CFG_CCSRBAR; 2823dd2db53SJon Loeliger volatile ccsr_gur_t *gur = &immap->im_gur; 2833dd2db53SJon Loeliger uint devdisr = gur->devdisr; 2843dd2db53SJon Loeliger uint io_sel = (gur->pordevsr & MPC85xx_PORDEVSR_IO_SEL) >> 19; 2853dd2db53SJon Loeliger uint host_agent = (gur->porbmsr & MPC85xx_PORBMSR_HA) >> 16; 2863dd2db53SJon Loeliger 2873dd2db53SJon Loeliger printf( " pci_init_board: devdisr=%x, io_sel=%x, host_agent=%x\n", 2883dd2db53SJon Loeliger devdisr, io_sel, host_agent); 2893dd2db53SJon Loeliger 2903dd2db53SJon Loeliger 2913dd2db53SJon Loeliger #ifdef CONFIG_PCIE1 2923dd2db53SJon Loeliger { 2933dd2db53SJon Loeliger volatile ccsr_fsl_pci_t *pci = (ccsr_fsl_pci_t *) CFG_PCIE1_ADDR; 2943dd2db53SJon Loeliger extern void fsl_pci_init(struct pci_controller *hose); 2953dd2db53SJon Loeliger struct pci_controller *hose = &pcie1_hose; 2963dd2db53SJon Loeliger int pcie_configured = (io_sel == 1) || (io_sel == 4); 2973dd2db53SJon Loeliger int pcie_ep = (host_agent == 0) || (host_agent == 2) || 2983dd2db53SJon Loeliger (host_agent == 5); 2993dd2db53SJon Loeliger 3003dd2db53SJon Loeliger if (pcie_configured && !(devdisr & MPC86xx_DEVDISR_PCIE1)) { 3013dd2db53SJon Loeliger printf(" PCIe 1 connected to Uli as %s (base address %x)\n", 3023dd2db53SJon Loeliger pcie_ep ? "End Point" : "Root Complex", 3033dd2db53SJon Loeliger (uint)pci); 3043dd2db53SJon Loeliger if (pci->pme_msg_det) 3053dd2db53SJon Loeliger pci->pme_msg_det = 0xffffffff; 3063dd2db53SJon Loeliger 3073dd2db53SJon Loeliger /* inbound */ 3083dd2db53SJon Loeliger pci_set_region(hose->regions + 0, 3093dd2db53SJon Loeliger CFG_PCI_MEMORY_BUS, 3103dd2db53SJon Loeliger CFG_PCI_MEMORY_PHYS, 3113dd2db53SJon Loeliger CFG_PCI_MEMORY_SIZE, 3123dd2db53SJon Loeliger PCI_REGION_MEM | PCI_REGION_MEMORY); 3133dd2db53SJon Loeliger 3143dd2db53SJon Loeliger /* outbound memory */ 3153dd2db53SJon Loeliger pci_set_region(hose->regions + 1, 3163dd2db53SJon Loeliger CFG_PCIE1_MEM_BASE, 3173dd2db53SJon Loeliger CFG_PCIE1_MEM_PHYS, 3183dd2db53SJon Loeliger CFG_PCIE1_MEM_SIZE, 3193dd2db53SJon Loeliger PCI_REGION_MEM); 3203dd2db53SJon Loeliger 3213dd2db53SJon Loeliger /* outbound io */ 3223dd2db53SJon Loeliger pci_set_region(hose->regions + 2, 3233dd2db53SJon Loeliger CFG_PCIE1_IO_BASE, 3243dd2db53SJon Loeliger CFG_PCIE1_IO_PHYS, 3253dd2db53SJon Loeliger CFG_PCIE1_IO_SIZE, 3263dd2db53SJon Loeliger PCI_REGION_IO); 3273dd2db53SJon Loeliger 3283dd2db53SJon Loeliger hose->region_count = 3; 3293dd2db53SJon Loeliger 3303dd2db53SJon Loeliger hose->first_busno = first_free_busno; 3313dd2db53SJon Loeliger pci_setup_indirect(hose, (int)&pci->cfg_addr, 3323dd2db53SJon Loeliger (int)&pci->cfg_data); 3333dd2db53SJon Loeliger 3343dd2db53SJon Loeliger fsl_pci_init(hose); 3353dd2db53SJon Loeliger 3363dd2db53SJon Loeliger first_free_busno = hose->last_busno + 1; 3373dd2db53SJon Loeliger printf(" PCI-Express 1 on bus %02x - %02x\n", 3383dd2db53SJon Loeliger hose->first_busno, hose->last_busno); 3393dd2db53SJon Loeliger 3403dd2db53SJon Loeliger } else 3413dd2db53SJon Loeliger puts(" PCI-Express 1: Disabled\n"); 3423dd2db53SJon Loeliger } 3433dd2db53SJon Loeliger #else 3443dd2db53SJon Loeliger puts("PCI-Express 1: Disabled\n"); 3453dd2db53SJon Loeliger #endif /* CONFIG_PCIE1 */ 3463dd2db53SJon Loeliger 3473dd2db53SJon Loeliger 3483dd2db53SJon Loeliger #ifdef CONFIG_PCIE2 3493dd2db53SJon Loeliger { 3503dd2db53SJon Loeliger volatile ccsr_fsl_pci_t *pci = (ccsr_fsl_pci_t *) CFG_PCIE2_ADDR; 3513dd2db53SJon Loeliger extern void fsl_pci_init(struct pci_controller *hose); 3523dd2db53SJon Loeliger struct pci_controller *hose = &pcie2_hose; 3533dd2db53SJon Loeliger 3543dd2db53SJon Loeliger int pcie_configured = (io_sel == 0) || (io_sel == 4); 3553dd2db53SJon Loeliger int pcie_ep = (host_agent == 0) || (host_agent == 1) || 3563dd2db53SJon Loeliger (host_agent == 4); 3573dd2db53SJon Loeliger 3583dd2db53SJon Loeliger if (pcie_configured && !(devdisr & MPC86xx_DEVDISR_PCIE2)) { 3593dd2db53SJon Loeliger printf(" PCI-Express 2 connected to slot as %s" \ 3603dd2db53SJon Loeliger " (base address %x)\n", 3613dd2db53SJon Loeliger pcie_ep ? "End Point" : "Root Complex", 3623dd2db53SJon Loeliger (uint)pci); 3633dd2db53SJon Loeliger if (pci->pme_msg_det) 3643dd2db53SJon Loeliger pci->pme_msg_det = 0xffffffff; 3653dd2db53SJon Loeliger 3663dd2db53SJon Loeliger /* inbound */ 3673dd2db53SJon Loeliger pci_set_region(hose->regions + 0, 3683dd2db53SJon Loeliger CFG_PCI_MEMORY_BUS, 3693dd2db53SJon Loeliger CFG_PCI_MEMORY_PHYS, 3703dd2db53SJon Loeliger CFG_PCI_MEMORY_SIZE, 3713dd2db53SJon Loeliger PCI_REGION_MEM | PCI_REGION_MEMORY); 3723dd2db53SJon Loeliger 3733dd2db53SJon Loeliger /* outbound memory */ 3743dd2db53SJon Loeliger pci_set_region(hose->regions + 1, 3753dd2db53SJon Loeliger CFG_PCIE2_MEM_BASE, 3763dd2db53SJon Loeliger CFG_PCIE2_MEM_PHYS, 3773dd2db53SJon Loeliger CFG_PCIE2_MEM_SIZE, 3783dd2db53SJon Loeliger PCI_REGION_MEM); 3793dd2db53SJon Loeliger 3803dd2db53SJon Loeliger /* outbound io */ 3813dd2db53SJon Loeliger pci_set_region(hose->regions + 2, 3823dd2db53SJon Loeliger CFG_PCIE2_IO_BASE, 3833dd2db53SJon Loeliger CFG_PCIE2_IO_PHYS, 3843dd2db53SJon Loeliger CFG_PCIE2_IO_SIZE, 3853dd2db53SJon Loeliger PCI_REGION_IO); 3863dd2db53SJon Loeliger 3873dd2db53SJon Loeliger hose->region_count = 3; 3883dd2db53SJon Loeliger 3893dd2db53SJon Loeliger hose->first_busno = first_free_busno; 3903dd2db53SJon Loeliger pci_setup_indirect(hose, (int)&pci->cfg_addr, 3913dd2db53SJon Loeliger (int)&pci->cfg_data); 3923dd2db53SJon Loeliger 3933dd2db53SJon Loeliger fsl_pci_init(hose); 3943dd2db53SJon Loeliger 3953dd2db53SJon Loeliger first_free_busno = hose->last_busno + 1; 3963dd2db53SJon Loeliger printf(" PCI-Express 2 on bus %02x - %02x\n", 3973dd2db53SJon Loeliger hose->first_busno, hose->last_busno); 3983dd2db53SJon Loeliger } else 3993dd2db53SJon Loeliger puts(" PCI-Express 2: Disabled\n"); 4003dd2db53SJon Loeliger } 4013dd2db53SJon Loeliger #else 4023dd2db53SJon Loeliger puts("PCI-Express 2: Disabled\n"); 4033dd2db53SJon Loeliger #endif /* CONFIG_PCIE2 */ 4043dd2db53SJon Loeliger 4053dd2db53SJon Loeliger 4063dd2db53SJon Loeliger #ifdef CONFIG_PCI1 4073dd2db53SJon Loeliger { 4083dd2db53SJon Loeliger volatile ccsr_fsl_pci_t *pci = (ccsr_fsl_pci_t *) CFG_PCI1_ADDR; 4093dd2db53SJon Loeliger extern void fsl_pci_init(struct pci_controller *hose); 4103dd2db53SJon Loeliger struct pci_controller *hose = &pci1_hose; 4113dd2db53SJon Loeliger int pci_agent = (host_agent >= 4) && (host_agent <= 6); 4123dd2db53SJon Loeliger 4133dd2db53SJon Loeliger if ( !(devdisr & MPC86xx_DEVDISR_PCI1)) { 4143dd2db53SJon Loeliger printf(" PCI connected to PCI slots as %s" \ 4153dd2db53SJon Loeliger " (base address %x)\n", 4163dd2db53SJon Loeliger pci_agent ? "Agent" : "Host", 4173dd2db53SJon Loeliger (uint)pci); 4183dd2db53SJon Loeliger 4193dd2db53SJon Loeliger /* inbound */ 4203dd2db53SJon Loeliger pci_set_region(hose->regions + 0, 4213dd2db53SJon Loeliger CFG_PCI_MEMORY_BUS, 4223dd2db53SJon Loeliger CFG_PCI_MEMORY_PHYS, 4233dd2db53SJon Loeliger CFG_PCI_MEMORY_SIZE, 4243dd2db53SJon Loeliger PCI_REGION_MEM | PCI_REGION_MEMORY); 4253dd2db53SJon Loeliger 4263dd2db53SJon Loeliger /* outbound memory */ 4273dd2db53SJon Loeliger pci_set_region(hose->regions + 1, 4283dd2db53SJon Loeliger CFG_PCI1_MEM_BASE, 4293dd2db53SJon Loeliger CFG_PCI1_MEM_PHYS, 4303dd2db53SJon Loeliger CFG_PCI1_MEM_SIZE, 4313dd2db53SJon Loeliger PCI_REGION_MEM); 4323dd2db53SJon Loeliger 4333dd2db53SJon Loeliger /* outbound io */ 4343dd2db53SJon Loeliger pci_set_region(hose->regions + 2, 4353dd2db53SJon Loeliger CFG_PCI1_IO_BASE, 4363dd2db53SJon Loeliger CFG_PCI1_IO_PHYS, 4373dd2db53SJon Loeliger CFG_PCI1_IO_SIZE, 4383dd2db53SJon Loeliger PCI_REGION_IO); 4393dd2db53SJon Loeliger 4403dd2db53SJon Loeliger hose->region_count = 3; 4413dd2db53SJon Loeliger 4423dd2db53SJon Loeliger hose->first_busno = first_free_busno; 4433dd2db53SJon Loeliger pci_setup_indirect(hose, (int) &pci->cfg_addr, 4443dd2db53SJon Loeliger (int) &pci->cfg_data); 4453dd2db53SJon Loeliger 4463dd2db53SJon Loeliger fsl_pci_init(hose); 4473dd2db53SJon Loeliger 4483dd2db53SJon Loeliger first_free_busno = hose->last_busno + 1; 4493dd2db53SJon Loeliger printf(" PCI on bus %02x - %02x\n", 4503dd2db53SJon Loeliger hose->first_busno, hose->last_busno); 4513dd2db53SJon Loeliger 4523dd2db53SJon Loeliger 4533dd2db53SJon Loeliger } else 4543dd2db53SJon Loeliger puts(" PCI: Disabled\n"); 4553dd2db53SJon Loeliger } 4563dd2db53SJon Loeliger #endif /* CONFIG_PCI1 */ 4573dd2db53SJon Loeliger } 4583dd2db53SJon Loeliger 4593dd2db53SJon Loeliger #if defined(CONFIG_OF_FLAT_TREE) && defined(CONFIG_OF_BOARD_SETUP) 4603dd2db53SJon Loeliger void 4613dd2db53SJon Loeliger ft_board_setup(void *blob, bd_t *bd) 4623dd2db53SJon Loeliger { 4633dd2db53SJon Loeliger u32 *p; 4643dd2db53SJon Loeliger int len; 4653dd2db53SJon Loeliger 4663dd2db53SJon Loeliger ft_cpu_setup(blob, bd); 4673dd2db53SJon Loeliger 4683dd2db53SJon Loeliger p = ft_get_prop(blob, "/memory/reg", &len); 4693dd2db53SJon Loeliger if (p != NULL) { 4703dd2db53SJon Loeliger *p++ = cpu_to_be32(bd->bi_memstart); 4713dd2db53SJon Loeliger *p = cpu_to_be32(bd->bi_memsize); 4723dd2db53SJon Loeliger } 4733dd2db53SJon Loeliger 4743dd2db53SJon Loeliger #ifdef CONFIG_PCI1 4753dd2db53SJon Loeliger p = (u32 *)ft_get_prop(blob, "/" OF_SOC "/pci@8000/bus-range", &len); 4763dd2db53SJon Loeliger if (p != NULL) { 4773dd2db53SJon Loeliger p[0] = 0; 4783dd2db53SJon Loeliger p[1] = pci1_hose.last_busno - pci1_hose.first_busno; 4793dd2db53SJon Loeliger debug("pci@8000 first_busno=%d last_busno=%d\n",p[0],p[1]); 4803dd2db53SJon Loeliger } 4813dd2db53SJon Loeliger #endif 4823dd2db53SJon Loeliger #ifdef CONFIG_PCIE1 4833dd2db53SJon Loeliger p = (u32 *)ft_get_prop(blob, "/" OF_SOC "/pcie@a000/bus-range", &len); 4843dd2db53SJon Loeliger if (p != NULL) { 4853dd2db53SJon Loeliger p[0] = 0; 4863dd2db53SJon Loeliger p[1] = pcie1_hose.last_busno - pcie1_hose.first_busno; 4873dd2db53SJon Loeliger debug("pcie@9000 first_busno=%d last_busno=%d\n",p[0],p[1]); 4883dd2db53SJon Loeliger } 4893dd2db53SJon Loeliger #endif 4903dd2db53SJon Loeliger #ifdef CONFIG_PCIE2 4913dd2db53SJon Loeliger p = (u32 *)ft_get_prop(blob, "/" OF_SOC "/pcie@9000/bus-range", &len); 4923dd2db53SJon Loeliger if (p != NULL) { 4933dd2db53SJon Loeliger p[0] = 0; 4943dd2db53SJon Loeliger p[1] = pcie2_hose.last_busno - pcie2_hose.first_busno; 4953dd2db53SJon Loeliger debug("pcie@9000 first_busno=%d last_busno=%d\n",p[0],p[1]); 4963dd2db53SJon Loeliger } 4973dd2db53SJon Loeliger #endif 4983dd2db53SJon Loeliger 4993dd2db53SJon Loeliger } 5003dd2db53SJon Loeliger #endif 5013dd2db53SJon Loeliger 5023dd2db53SJon Loeliger /* 5033dd2db53SJon Loeliger * get_board_sys_clk 5043dd2db53SJon Loeliger * Reads the FPGA on board for CONFIG_SYS_CLK_FREQ 5053dd2db53SJon Loeliger */ 5063dd2db53SJon Loeliger 5073dd2db53SJon Loeliger unsigned long 5083dd2db53SJon Loeliger get_board_sys_clk(ulong dummy) 5093dd2db53SJon Loeliger { 510*a877880cSYork Sun u8 i; 5113dd2db53SJon Loeliger ulong val = 0; 5123dd2db53SJon Loeliger ulong a; 5133dd2db53SJon Loeliger 5143dd2db53SJon Loeliger a = PIXIS_BASE + PIXIS_SPD; 5153dd2db53SJon Loeliger i = in8(a); 5163dd2db53SJon Loeliger i &= 0x07; 5173dd2db53SJon Loeliger 5183dd2db53SJon Loeliger switch (i) { 5193dd2db53SJon Loeliger case 0: 5203dd2db53SJon Loeliger val = 33333000; 5213dd2db53SJon Loeliger break; 5223dd2db53SJon Loeliger case 1: 5233dd2db53SJon Loeliger val = 39999600; 5243dd2db53SJon Loeliger break; 5253dd2db53SJon Loeliger case 2: 5263dd2db53SJon Loeliger val = 49999500; 5273dd2db53SJon Loeliger break; 5283dd2db53SJon Loeliger case 3: 5293dd2db53SJon Loeliger val = 66666000; 5303dd2db53SJon Loeliger break; 5313dd2db53SJon Loeliger case 4: 5323dd2db53SJon Loeliger val = 83332500; 5333dd2db53SJon Loeliger break; 5343dd2db53SJon Loeliger case 5: 5353dd2db53SJon Loeliger val = 99999000; 5363dd2db53SJon Loeliger break; 5373dd2db53SJon Loeliger case 6: 5383dd2db53SJon Loeliger val = 133332000; 5393dd2db53SJon Loeliger break; 5403dd2db53SJon Loeliger case 7: 5413dd2db53SJon Loeliger val = 166665000; 5423dd2db53SJon Loeliger break; 5433dd2db53SJon Loeliger } 5443dd2db53SJon Loeliger 5453dd2db53SJon Loeliger return val; 5463dd2db53SJon Loeliger } 547