xref: /rk3399_rockchip-uboot/board/freescale/mpc8610hpcd/mpc8610hpcd.c (revision 65d3d99c28dc363d15eaee78225ff643df499b97)
13dd2db53SJon Loeliger /*
23dd2db53SJon Loeliger  * Copyright 2007 Freescale Semiconductor, Inc.
33dd2db53SJon Loeliger  *
43dd2db53SJon Loeliger  * See file CREDITS for list of people who contributed to this
53dd2db53SJon Loeliger  * project.
63dd2db53SJon Loeliger  *
73dd2db53SJon Loeliger  * This program is free software; you can redistribute it and/or
83dd2db53SJon Loeliger  * modify it under the terms of the GNU General Public License as
93dd2db53SJon Loeliger  * published by the Free Software Foundation; either version 2 of
103dd2db53SJon Loeliger  * the License, or (at your option) any later version.
113dd2db53SJon Loeliger  *
123dd2db53SJon Loeliger  * This program is distributed in the hope that it will be useful,
133dd2db53SJon Loeliger  * but WITHOUT ANY WARRANTY; without even the implied warranty of
143dd2db53SJon Loeliger  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.	 See the
153dd2db53SJon Loeliger  * GNU General Public License for more details.
163dd2db53SJon Loeliger  *
173dd2db53SJon Loeliger  * You should have received a copy of the GNU General Public License
183dd2db53SJon Loeliger  * along with this program; if not, write to the Free Software
193dd2db53SJon Loeliger  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
203dd2db53SJon Loeliger  * MA 02111-1307 USA
213dd2db53SJon Loeliger  */
22c9974ab0SJon Loeliger 
233dd2db53SJon Loeliger #include <common.h>
243dd2db53SJon Loeliger #include <command.h>
253dd2db53SJon Loeliger #include <pci.h>
263dd2db53SJon Loeliger #include <asm/processor.h>
273dd2db53SJon Loeliger #include <asm/immap_86xx.h>
283dd2db53SJon Loeliger #include <asm/immap_fsl_pci.h>
2939aa1a73SJon Loeliger #include <asm/fsl_ddr_sdram.h>
30c9974ab0SJon Loeliger #include <i2c.h>
313dd2db53SJon Loeliger #include <asm/io.h>
321df170f8SJon Loeliger #include <libfdt.h>
331df170f8SJon Loeliger #include <fdt_support.h>
34a30a549aSJon Loeliger #include <spd_sdram.h>
353dd2db53SJon Loeliger 
363dd2db53SJon Loeliger #include "../common/pixis.h"
373dd2db53SJon Loeliger 
383dd2db53SJon Loeliger #if defined(CONFIG_DDR_ECC) && !defined(CONFIG_ECC_INIT_VIA_DDRCONTROLLER)
393dd2db53SJon Loeliger extern void ddr_enable_ecc(unsigned int dram_size);
403dd2db53SJon Loeliger #endif
413dd2db53SJon Loeliger 
423dd2db53SJon Loeliger void sdram_init(void);
433dd2db53SJon Loeliger long int fixed_sdram(void);
44c9974ab0SJon Loeliger void mpc8610hpcd_diu_init(void);
45c9974ab0SJon Loeliger 
463dd2db53SJon Loeliger 
473dd2db53SJon Loeliger /* called before any console output */
483dd2db53SJon Loeliger int board_early_init_f(void)
493dd2db53SJon Loeliger {
503dd2db53SJon Loeliger 	volatile immap_t *immap = (immap_t *)CFG_IMMR;
513dd2db53SJon Loeliger 	volatile ccsr_gur_t *gur = &immap->im_gur;
523dd2db53SJon Loeliger 
53a877880cSYork Sun 	gur->gpiocr |= 0x88aa5500; /* DIU16, IR1, UART0, UART2 */
54a877880cSYork Sun 
55a877880cSYork Sun 	return 0;
56a877880cSYork Sun }
57a877880cSYork Sun 
58a877880cSYork Sun int misc_init_r(void)
59a877880cSYork Sun {
60a877880cSYork Sun 	u8 tmp_val, version;
61a877880cSYork Sun 
62a877880cSYork Sun 	/*Do not use 8259PIC*/
63a877880cSYork Sun 	tmp_val = in8(PIXIS_BASE + PIXIS_BRDCFG0);
64a877880cSYork Sun 	out8(PIXIS_BASE + PIXIS_BRDCFG0, tmp_val | 0x80);
65a877880cSYork Sun 
66a877880cSYork Sun 	/*For FPGA V7 or higher, set the IRQMAPSEL to 0 to use MAP0 interrupt*/
67a877880cSYork Sun 	version = in8(PIXIS_BASE + PIXIS_PVER);
68a877880cSYork Sun 	if(version >= 0x07) {
69a877880cSYork Sun 		tmp_val = in8(PIXIS_BASE + PIXIS_BRDCFG0);
70a877880cSYork Sun 		out8(PIXIS_BASE + PIXIS_BRDCFG0, tmp_val & 0xbf);
71a877880cSYork Sun 	}
72a877880cSYork Sun 
73a877880cSYork Sun 	/* Using this for DIU init before the driver in linux takes over
74a877880cSYork Sun 	 *  Enable the TFP410 Encoder (I2C address 0x38)
75a877880cSYork Sun 	 */
76a877880cSYork Sun 
77a877880cSYork Sun 	tmp_val = 0xBF;
78a877880cSYork Sun 	i2c_write(0x38, 0x08, 1, &tmp_val, sizeof(tmp_val));
79a877880cSYork Sun 	/* Verify if enabled */
80a877880cSYork Sun 	tmp_val = 0;
81a877880cSYork Sun 	i2c_read(0x38, 0x08, 1, &tmp_val, sizeof(tmp_val));
82a877880cSYork Sun 	debug("DVI Encoder Read: 0x%02lx\n",tmp_val);
83a877880cSYork Sun 
84a877880cSYork Sun 	tmp_val = 0x10;
85a877880cSYork Sun 	i2c_write(0x38, 0x0A, 1, &tmp_val, sizeof(tmp_val));
86a877880cSYork Sun 	/* Verify if enabled */
87a877880cSYork Sun 	tmp_val = 0;
88a877880cSYork Sun 	i2c_read(0x38, 0x0A, 1, &tmp_val, sizeof(tmp_val));
89a877880cSYork Sun 	debug("DVI Encoder Read: 0x%02lx\n",tmp_val);
90a877880cSYork Sun 
91a877880cSYork Sun #ifdef CONFIG_FSL_DIU_FB
92a877880cSYork Sun 	mpc8610hpcd_diu_init();
93a877880cSYork Sun #endif
943dd2db53SJon Loeliger 
953dd2db53SJon Loeliger 	return 0;
963dd2db53SJon Loeliger }
973dd2db53SJon Loeliger 
983dd2db53SJon Loeliger int checkboard(void)
993dd2db53SJon Loeliger {
1003dd2db53SJon Loeliger 	volatile immap_t *immap = (immap_t *)CFG_IMMR;
1013dd2db53SJon Loeliger 	volatile ccsr_local_mcm_t *mcm = &immap->im_local_mcm;
1023dd2db53SJon Loeliger 
1039b55a253SWolfgang Denk 	printf ("Board: MPC8610HPCD, System ID: 0x%02x, "
1049b55a253SWolfgang Denk 		"System Version: 0x%02x, FPGA Version: 0x%02x\n",
105a036b044SKumar Gala 		in8(PIXIS_BASE + PIXIS_ID), in8(PIXIS_BASE + PIXIS_VER),
106a036b044SKumar Gala 		in8(PIXIS_BASE + PIXIS_PVER));
1073dd2db53SJon Loeliger 
1083dd2db53SJon Loeliger 	mcm->abcr |= 0x00010000; /* 0 */
1093dd2db53SJon Loeliger 	mcm->hpmr3 = 0x80000008; /* 4c */
1103dd2db53SJon Loeliger 	mcm->hpmr0 = 0;
1113dd2db53SJon Loeliger 	mcm->hpmr1 = 0;
1123dd2db53SJon Loeliger 	mcm->hpmr2 = 0;
1133dd2db53SJon Loeliger 	mcm->hpmr4 = 0;
1143dd2db53SJon Loeliger 	mcm->hpmr5 = 0;
1153dd2db53SJon Loeliger 
1163dd2db53SJon Loeliger 	return 0;
1173dd2db53SJon Loeliger }
1183dd2db53SJon Loeliger 
1193dd2db53SJon Loeliger 
1209973e3c6SBecky Bruce phys_size_t
1213dd2db53SJon Loeliger initdram(int board_type)
1223dd2db53SJon Loeliger {
1233dd2db53SJon Loeliger 	long dram_size = 0;
1243dd2db53SJon Loeliger 
1253dd2db53SJon Loeliger #if defined(CONFIG_SPD_EEPROM)
12639aa1a73SJon Loeliger 	dram_size = fsl_ddr_sdram();
1273dd2db53SJon Loeliger #else
1283dd2db53SJon Loeliger 	dram_size = fixed_sdram();
1293dd2db53SJon Loeliger #endif
1303dd2db53SJon Loeliger 
1313dd2db53SJon Loeliger #if defined(CFG_RAMBOOT)
1323dd2db53SJon Loeliger 	puts(" DDR: ");
1333dd2db53SJon Loeliger 	return dram_size;
1343dd2db53SJon Loeliger #endif
1353dd2db53SJon Loeliger 
1363dd2db53SJon Loeliger #if defined(CONFIG_DDR_ECC) && !defined(CONFIG_ECC_INIT_VIA_DDRCONTROLLER)
1373dd2db53SJon Loeliger 	/*
1383dd2db53SJon Loeliger 	 * Initialize and enable DDR ECC.
1393dd2db53SJon Loeliger 	 */
1403dd2db53SJon Loeliger 	ddr_enable_ecc(dram_size);
1413dd2db53SJon Loeliger #endif
1423dd2db53SJon Loeliger 
1433dd2db53SJon Loeliger 	puts(" DDR: ");
1443dd2db53SJon Loeliger 	return dram_size;
1453dd2db53SJon Loeliger }
1463dd2db53SJon Loeliger 
1473dd2db53SJon Loeliger 
1483dd2db53SJon Loeliger #if !defined(CONFIG_SPD_EEPROM)
1493dd2db53SJon Loeliger /*
1503dd2db53SJon Loeliger  * Fixed sdram init -- doesn't use serial presence detect.
1513dd2db53SJon Loeliger  */
1523dd2db53SJon Loeliger 
1533dd2db53SJon Loeliger long int fixed_sdram(void)
1543dd2db53SJon Loeliger {
1553dd2db53SJon Loeliger #if !defined(CFG_RAMBOOT)
1563dd2db53SJon Loeliger 	volatile immap_t *immap = (immap_t *)CFG_IMMR;
1573dd2db53SJon Loeliger 	volatile ccsr_ddr_t *ddr = &immap->im_ddr1;
1583dd2db53SJon Loeliger 	uint d_init;
1593dd2db53SJon Loeliger 
1603dd2db53SJon Loeliger 	ddr->cs0_bnds = 0x0000001f;
1613dd2db53SJon Loeliger 	ddr->cs0_config = 0x80010202;
1623dd2db53SJon Loeliger 
16345239cf4SKumar Gala 	ddr->timing_cfg_3 = 0x00000000;
1643dd2db53SJon Loeliger 	ddr->timing_cfg_0 = 0x00260802;
1653dd2db53SJon Loeliger 	ddr->timing_cfg_1 = 0x3935d322;
1663dd2db53SJon Loeliger 	ddr->timing_cfg_2 = 0x14904cc8;
1673dd2db53SJon Loeliger 	ddr->sdram_mode_1 = 0x00480432;
1683dd2db53SJon Loeliger 	ddr->sdram_mode_2 = 0x00000000;
1693dd2db53SJon Loeliger 	ddr->sdram_interval = 0x06180fff; /* 0x06180100; */
1703dd2db53SJon Loeliger 	ddr->sdram_data_init = 0xDEADBEEF;
1713dd2db53SJon Loeliger 	ddr->sdram_clk_cntl = 0x03800000;
1723dd2db53SJon Loeliger 	ddr->sdram_cfg_2 = 0x04400010;
1733dd2db53SJon Loeliger 
1743dd2db53SJon Loeliger #if defined(CONFIG_DDR_ECC)
1753dd2db53SJon Loeliger 	ddr->err_int_en = 0x0000000d;
1763dd2db53SJon Loeliger 	ddr->err_disable = 0x00000000;
1773dd2db53SJon Loeliger 	ddr->err_sbe = 0x00010000;
1783dd2db53SJon Loeliger #endif
1793dd2db53SJon Loeliger 	asm("sync;isync");
1803dd2db53SJon Loeliger 
1813dd2db53SJon Loeliger 	udelay(500);
1823dd2db53SJon Loeliger 
1833dd2db53SJon Loeliger 	ddr->sdram_cfg_1 = 0xc3000000; /* 0xe3008000;*/
1843dd2db53SJon Loeliger 
1853dd2db53SJon Loeliger 
1863dd2db53SJon Loeliger #if defined(CONFIG_ECC_INIT_VIA_DDRCONTROLLER)
1873dd2db53SJon Loeliger 	d_init = 1;
1883dd2db53SJon Loeliger 	debug("DDR - 1st controller: memory initializing\n");
1893dd2db53SJon Loeliger 	/*
1903dd2db53SJon Loeliger 	 * Poll until memory is initialized.
1913dd2db53SJon Loeliger 	 * 512 Meg at 400 might hit this 200 times or so.
1923dd2db53SJon Loeliger 	 */
1933dd2db53SJon Loeliger 	while ((ddr->sdram_cfg_2 & (d_init << 4)) != 0)
1943dd2db53SJon Loeliger 		udelay(1000);
1953dd2db53SJon Loeliger 
1963dd2db53SJon Loeliger 	debug("DDR: memory initialized\n\n");
1973dd2db53SJon Loeliger 	asm("sync; isync");
1983dd2db53SJon Loeliger 	udelay(500);
1993dd2db53SJon Loeliger #endif
2003dd2db53SJon Loeliger 
2013dd2db53SJon Loeliger 	return 512 * 1024 * 1024;
2023dd2db53SJon Loeliger #endif
2033dd2db53SJon Loeliger 	return CFG_SDRAM_SIZE * 1024 * 1024;
2043dd2db53SJon Loeliger }
2053dd2db53SJon Loeliger 
2063dd2db53SJon Loeliger #endif
2073dd2db53SJon Loeliger 
2083dd2db53SJon Loeliger #if defined(CONFIG_PCI)
2093dd2db53SJon Loeliger /*
2103dd2db53SJon Loeliger  * Initialize PCI Devices, report devices found.
2113dd2db53SJon Loeliger  */
2123dd2db53SJon Loeliger 
2133dd2db53SJon Loeliger #ifndef CONFIG_PCI_PNP
2143dd2db53SJon Loeliger static struct pci_config_table pci_fsl86xxads_config_table[] = {
2153dd2db53SJon Loeliger 	{PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID,
2163dd2db53SJon Loeliger 	 PCI_IDSEL_NUMBER, PCI_ANY_ID,
2173dd2db53SJon Loeliger 	 pci_cfgfunc_config_device, {PCI_ENET0_IOADDR,
2183dd2db53SJon Loeliger 				 PCI_ENET0_MEMADDR,
2193dd2db53SJon Loeliger 				 PCI_COMMAND_MEMORY | PCI_COMMAND_MASTER} },
2203dd2db53SJon Loeliger 	{}
2213dd2db53SJon Loeliger };
2223dd2db53SJon Loeliger #endif
2233dd2db53SJon Loeliger 
2243dd2db53SJon Loeliger 
2253dd2db53SJon Loeliger static struct pci_controller pci1_hose = {
2263dd2db53SJon Loeliger #ifndef CONFIG_PCI_PNP
2273dd2db53SJon Loeliger config_table:pci_mpc86xxcts_config_table
2283dd2db53SJon Loeliger #endif
2293dd2db53SJon Loeliger };
2303dd2db53SJon Loeliger #endif /* CONFIG_PCI */
2313dd2db53SJon Loeliger 
2323dd2db53SJon Loeliger #ifdef CONFIG_PCIE1
2333dd2db53SJon Loeliger static struct pci_controller pcie1_hose;
2343dd2db53SJon Loeliger #endif
2353dd2db53SJon Loeliger 
2363dd2db53SJon Loeliger #ifdef CONFIG_PCIE2
2373dd2db53SJon Loeliger static struct pci_controller pcie2_hose;
2383dd2db53SJon Loeliger #endif
2393dd2db53SJon Loeliger 
2403dd2db53SJon Loeliger int first_free_busno = 0;
2413dd2db53SJon Loeliger 
2423dd2db53SJon Loeliger void pci_init_board(void)
2433dd2db53SJon Loeliger {
2443dd2db53SJon Loeliger 	volatile immap_t *immap = (immap_t *) CFG_CCSRBAR;
2453dd2db53SJon Loeliger 	volatile ccsr_gur_t *gur = &immap->im_gur;
2463dd2db53SJon Loeliger 	uint devdisr = gur->devdisr;
247a551cee9SJon Loeliger 	uint io_sel = (gur->pordevsr & MPC8610_PORDEVSR_IO_SEL)
248a551cee9SJon Loeliger 		>> MPC8610_PORDEVSR_IO_SEL_SHIFT;
249a551cee9SJon Loeliger 	uint host_agent = (gur->porbmsr & MPC8610_PORBMSR_HA)
250a551cee9SJon Loeliger 		>> MPC8610_PORBMSR_HA_SHIFT;
2513dd2db53SJon Loeliger 
2523dd2db53SJon Loeliger 	printf( " pci_init_board: devdisr=%x, io_sel=%x, host_agent=%x\n",
2533dd2db53SJon Loeliger 		devdisr, io_sel, host_agent);
2543dd2db53SJon Loeliger 
2553dd2db53SJon Loeliger #ifdef CONFIG_PCIE1
2563dd2db53SJon Loeliger  {
2573dd2db53SJon Loeliger 	volatile ccsr_fsl_pci_t *pci = (ccsr_fsl_pci_t *) CFG_PCIE1_ADDR;
2583dd2db53SJon Loeliger 	extern void fsl_pci_init(struct pci_controller *hose);
2593dd2db53SJon Loeliger 	struct pci_controller *hose = &pcie1_hose;
2603dd2db53SJon Loeliger 	int pcie_configured = (io_sel == 1) || (io_sel == 4);
2613dd2db53SJon Loeliger 	int pcie_ep = (host_agent == 0) || (host_agent == 2) ||
2623dd2db53SJon Loeliger 		(host_agent == 5);
2633dd2db53SJon Loeliger 
2643dd2db53SJon Loeliger 	if (pcie_configured && !(devdisr & MPC86xx_DEVDISR_PCIE1)) {
2653dd2db53SJon Loeliger 		printf(" PCIe 1 connected to Uli as %s (base address %x)\n",
2663dd2db53SJon Loeliger 			pcie_ep ? "End Point" : "Root Complex",
2673dd2db53SJon Loeliger 			(uint)pci);
2683dd2db53SJon Loeliger 		if (pci->pme_msg_det)
2693dd2db53SJon Loeliger 			pci->pme_msg_det = 0xffffffff;
2703dd2db53SJon Loeliger 
2713dd2db53SJon Loeliger 		/* inbound */
2723dd2db53SJon Loeliger 		pci_set_region(hose->regions + 0,
2733dd2db53SJon Loeliger 			 CFG_PCI_MEMORY_BUS,
2743dd2db53SJon Loeliger 			 CFG_PCI_MEMORY_PHYS,
2753dd2db53SJon Loeliger 			 CFG_PCI_MEMORY_SIZE,
2763dd2db53SJon Loeliger 			 PCI_REGION_MEM | PCI_REGION_MEMORY);
2773dd2db53SJon Loeliger 
2783dd2db53SJon Loeliger 		/* outbound memory */
2793dd2db53SJon Loeliger 		pci_set_region(hose->regions + 1,
2803dd2db53SJon Loeliger 			 CFG_PCIE1_MEM_BASE,
2813dd2db53SJon Loeliger 			 CFG_PCIE1_MEM_PHYS,
2823dd2db53SJon Loeliger 			 CFG_PCIE1_MEM_SIZE,
2833dd2db53SJon Loeliger 			 PCI_REGION_MEM);
2843dd2db53SJon Loeliger 
2853dd2db53SJon Loeliger 		/* outbound io */
2863dd2db53SJon Loeliger 		pci_set_region(hose->regions + 2,
2873dd2db53SJon Loeliger 			 CFG_PCIE1_IO_BASE,
2883dd2db53SJon Loeliger 			 CFG_PCIE1_IO_PHYS,
2893dd2db53SJon Loeliger 			 CFG_PCIE1_IO_SIZE,
2903dd2db53SJon Loeliger 			 PCI_REGION_IO);
2913dd2db53SJon Loeliger 
2923dd2db53SJon Loeliger 		hose->region_count = 3;
2933dd2db53SJon Loeliger 
2943dd2db53SJon Loeliger 		hose->first_busno = first_free_busno;
2953dd2db53SJon Loeliger 		pci_setup_indirect(hose, (int)&pci->cfg_addr,
2963dd2db53SJon Loeliger 				 (int)&pci->cfg_data);
2973dd2db53SJon Loeliger 
2983dd2db53SJon Loeliger 		fsl_pci_init(hose);
2993dd2db53SJon Loeliger 
3003dd2db53SJon Loeliger 		first_free_busno = hose->last_busno + 1;
3013dd2db53SJon Loeliger 		printf(" PCI-Express 1 on bus %02x - %02x\n",
3023dd2db53SJon Loeliger 			hose->first_busno, hose->last_busno);
3033dd2db53SJon Loeliger 
3043dd2db53SJon Loeliger 	} else
3053dd2db53SJon Loeliger 		puts(" PCI-Express 1: Disabled\n");
3063dd2db53SJon Loeliger  }
3073dd2db53SJon Loeliger #else
3083dd2db53SJon Loeliger 	puts("PCI-Express 1: Disabled\n");
3093dd2db53SJon Loeliger #endif /* CONFIG_PCIE1 */
3103dd2db53SJon Loeliger 
3113dd2db53SJon Loeliger 
3123dd2db53SJon Loeliger #ifdef CONFIG_PCIE2
3133dd2db53SJon Loeliger  {
3143dd2db53SJon Loeliger 	volatile ccsr_fsl_pci_t *pci = (ccsr_fsl_pci_t *) CFG_PCIE2_ADDR;
3153dd2db53SJon Loeliger 	extern void fsl_pci_init(struct pci_controller *hose);
3163dd2db53SJon Loeliger 	struct pci_controller *hose = &pcie2_hose;
3173dd2db53SJon Loeliger 
3183dd2db53SJon Loeliger 	int pcie_configured = (io_sel == 0) || (io_sel == 4);
3193dd2db53SJon Loeliger 	int pcie_ep = (host_agent == 0) || (host_agent == 1) ||
3203dd2db53SJon Loeliger 		(host_agent == 4);
3213dd2db53SJon Loeliger 
3223dd2db53SJon Loeliger 	if (pcie_configured && !(devdisr & MPC86xx_DEVDISR_PCIE2)) {
3233dd2db53SJon Loeliger 		printf(" PCI-Express 2 connected to slot as %s" \
3243dd2db53SJon Loeliger 			" (base address %x)\n",
3253dd2db53SJon Loeliger 			pcie_ep ? "End Point" : "Root Complex",
3263dd2db53SJon Loeliger 			(uint)pci);
3273dd2db53SJon Loeliger 		if (pci->pme_msg_det)
3283dd2db53SJon Loeliger 			pci->pme_msg_det = 0xffffffff;
3293dd2db53SJon Loeliger 
3303dd2db53SJon Loeliger 		/* inbound */
3313dd2db53SJon Loeliger 		pci_set_region(hose->regions + 0,
3323dd2db53SJon Loeliger 			 CFG_PCI_MEMORY_BUS,
3333dd2db53SJon Loeliger 			 CFG_PCI_MEMORY_PHYS,
3343dd2db53SJon Loeliger 			 CFG_PCI_MEMORY_SIZE,
3353dd2db53SJon Loeliger 			 PCI_REGION_MEM | PCI_REGION_MEMORY);
3363dd2db53SJon Loeliger 
3373dd2db53SJon Loeliger 		/* outbound memory */
3383dd2db53SJon Loeliger 		pci_set_region(hose->regions + 1,
3393dd2db53SJon Loeliger 			 CFG_PCIE2_MEM_BASE,
3403dd2db53SJon Loeliger 			 CFG_PCIE2_MEM_PHYS,
3413dd2db53SJon Loeliger 			 CFG_PCIE2_MEM_SIZE,
3423dd2db53SJon Loeliger 			 PCI_REGION_MEM);
3433dd2db53SJon Loeliger 
3443dd2db53SJon Loeliger 		/* outbound io */
3453dd2db53SJon Loeliger 		pci_set_region(hose->regions + 2,
3463dd2db53SJon Loeliger 			 CFG_PCIE2_IO_BASE,
3473dd2db53SJon Loeliger 			 CFG_PCIE2_IO_PHYS,
3483dd2db53SJon Loeliger 			 CFG_PCIE2_IO_SIZE,
3493dd2db53SJon Loeliger 			 PCI_REGION_IO);
3503dd2db53SJon Loeliger 
3513dd2db53SJon Loeliger 		hose->region_count = 3;
3523dd2db53SJon Loeliger 
3533dd2db53SJon Loeliger 		hose->first_busno = first_free_busno;
3543dd2db53SJon Loeliger 		pci_setup_indirect(hose, (int)&pci->cfg_addr,
3553dd2db53SJon Loeliger 				 (int)&pci->cfg_data);
3563dd2db53SJon Loeliger 
3573dd2db53SJon Loeliger 		fsl_pci_init(hose);
3583dd2db53SJon Loeliger 
3593dd2db53SJon Loeliger 		first_free_busno = hose->last_busno + 1;
3603dd2db53SJon Loeliger 		printf(" PCI-Express 2 on bus %02x - %02x\n",
3613dd2db53SJon Loeliger 			hose->first_busno, hose->last_busno);
3623dd2db53SJon Loeliger 	} else
3633dd2db53SJon Loeliger 		puts(" PCI-Express 2: Disabled\n");
3643dd2db53SJon Loeliger  }
3653dd2db53SJon Loeliger #else
3663dd2db53SJon Loeliger 	puts("PCI-Express 2: Disabled\n");
3673dd2db53SJon Loeliger #endif /* CONFIG_PCIE2 */
3683dd2db53SJon Loeliger 
3693dd2db53SJon Loeliger 
3703dd2db53SJon Loeliger #ifdef CONFIG_PCI1
3713dd2db53SJon Loeliger  {
3723dd2db53SJon Loeliger 	volatile ccsr_fsl_pci_t *pci = (ccsr_fsl_pci_t *) CFG_PCI1_ADDR;
3733dd2db53SJon Loeliger 	extern void fsl_pci_init(struct pci_controller *hose);
3743dd2db53SJon Loeliger 	struct pci_controller *hose = &pci1_hose;
3753dd2db53SJon Loeliger 	int pci_agent = (host_agent >= 4) && (host_agent <= 6);
3763dd2db53SJon Loeliger 
3773dd2db53SJon Loeliger 	if ( !(devdisr & MPC86xx_DEVDISR_PCI1)) {
3783dd2db53SJon Loeliger 		printf(" PCI connected to PCI slots as %s" \
3793dd2db53SJon Loeliger 			" (base address %x)\n",
3803dd2db53SJon Loeliger 			pci_agent ? "Agent" : "Host",
3813dd2db53SJon Loeliger 			(uint)pci);
3823dd2db53SJon Loeliger 
3833dd2db53SJon Loeliger 		/* inbound */
3843dd2db53SJon Loeliger 		pci_set_region(hose->regions + 0,
3853dd2db53SJon Loeliger 			 CFG_PCI_MEMORY_BUS,
3863dd2db53SJon Loeliger 			 CFG_PCI_MEMORY_PHYS,
3873dd2db53SJon Loeliger 			 CFG_PCI_MEMORY_SIZE,
3883dd2db53SJon Loeliger 			 PCI_REGION_MEM | PCI_REGION_MEMORY);
3893dd2db53SJon Loeliger 
3903dd2db53SJon Loeliger 		/* outbound memory */
3913dd2db53SJon Loeliger 		pci_set_region(hose->regions + 1,
3923dd2db53SJon Loeliger 			 CFG_PCI1_MEM_BASE,
3933dd2db53SJon Loeliger 			 CFG_PCI1_MEM_PHYS,
3943dd2db53SJon Loeliger 			 CFG_PCI1_MEM_SIZE,
3953dd2db53SJon Loeliger 			 PCI_REGION_MEM);
3963dd2db53SJon Loeliger 
3973dd2db53SJon Loeliger 		/* outbound io */
3983dd2db53SJon Loeliger 		pci_set_region(hose->regions + 2,
3993dd2db53SJon Loeliger 			 CFG_PCI1_IO_BASE,
4003dd2db53SJon Loeliger 			 CFG_PCI1_IO_PHYS,
4013dd2db53SJon Loeliger 			 CFG_PCI1_IO_SIZE,
4023dd2db53SJon Loeliger 			 PCI_REGION_IO);
4033dd2db53SJon Loeliger 
4043dd2db53SJon Loeliger 		hose->region_count = 3;
4053dd2db53SJon Loeliger 
4063dd2db53SJon Loeliger 		hose->first_busno = first_free_busno;
4073dd2db53SJon Loeliger 		pci_setup_indirect(hose, (int) &pci->cfg_addr,
4083dd2db53SJon Loeliger 				 (int) &pci->cfg_data);
4093dd2db53SJon Loeliger 
4103dd2db53SJon Loeliger 		fsl_pci_init(hose);
4113dd2db53SJon Loeliger 
4123dd2db53SJon Loeliger 		first_free_busno = hose->last_busno + 1;
4133dd2db53SJon Loeliger 		printf(" PCI on bus %02x - %02x\n",
4143dd2db53SJon Loeliger 			hose->first_busno, hose->last_busno);
4153dd2db53SJon Loeliger 
4163dd2db53SJon Loeliger 
4173dd2db53SJon Loeliger 	} else
4183dd2db53SJon Loeliger 		puts(" PCI: Disabled\n");
4193dd2db53SJon Loeliger  }
4203dd2db53SJon Loeliger #endif /* CONFIG_PCI1 */
4213dd2db53SJon Loeliger }
4223dd2db53SJon Loeliger 
4231df170f8SJon Loeliger #if defined(CONFIG_OF_BOARD_SETUP)
4243dd2db53SJon Loeliger void
4253dd2db53SJon Loeliger ft_board_setup(void *blob, bd_t *bd)
4263dd2db53SJon Loeliger {
4271df170f8SJon Loeliger 	int node, tmp[2];
4281df170f8SJon Loeliger 	const char *path;
4293dd2db53SJon Loeliger 
4301df170f8SJon Loeliger 	do_fixup_by_prop_u32(blob, "device_type", "cpu", 4,
4311df170f8SJon Loeliger 			     "timebase-frequency", bd->bi_busfreq / 4, 1);
4321df170f8SJon Loeliger 	do_fixup_by_prop_u32(blob, "device_type", "cpu", 4,
4331df170f8SJon Loeliger 			     "bus-frequency", bd->bi_busfreq, 1);
4341df170f8SJon Loeliger 	do_fixup_by_prop_u32(blob, "device_type", "cpu", 4,
4351df170f8SJon Loeliger 			     "clock-frequency", bd->bi_intfreq, 1);
4361df170f8SJon Loeliger 	do_fixup_by_prop_u32(blob, "device_type", "soc", 4,
4371df170f8SJon Loeliger 			     "bus-frequency", bd->bi_busfreq, 1);
4383dd2db53SJon Loeliger 
4391df170f8SJon Loeliger 	do_fixup_by_compat_u32(blob, "ns16550",
4401df170f8SJon Loeliger 			       "clock-frequency", bd->bi_busfreq, 1);
4411df170f8SJon Loeliger 
4421df170f8SJon Loeliger 	fdt_fixup_memory(blob, bd->bi_memstart, bd->bi_memsize);
4431df170f8SJon Loeliger 
4441df170f8SJon Loeliger 
4451df170f8SJon Loeliger 	node = fdt_path_offset(blob, "/aliases");
4461df170f8SJon Loeliger 	tmp[0] = 0;
4471df170f8SJon Loeliger 	if (node >= 0) {
4483dd2db53SJon Loeliger 
4493dd2db53SJon Loeliger #ifdef CONFIG_PCI1
4501df170f8SJon Loeliger 		path = fdt_getprop(blob, node, "pci0", NULL);
4511df170f8SJon Loeliger 		if (path) {
4521df170f8SJon Loeliger 			tmp[1] = pci1_hose.last_busno - pci1_hose.first_busno;
4531df170f8SJon Loeliger 			do_fixup_by_path(blob, path, "bus-range", &tmp, 8, 1);
4543dd2db53SJon Loeliger 		}
4551df170f8SJon Loeliger 
4563dd2db53SJon Loeliger #endif
4573dd2db53SJon Loeliger #ifdef CONFIG_PCIE1
4581df170f8SJon Loeliger 		path = fdt_getprop(blob, node, "pci1", NULL);
4591df170f8SJon Loeliger 		if (path) {
4601df170f8SJon Loeliger 			tmp[1] = pcie1_hose.last_busno
4611df170f8SJon Loeliger 				- pcie1_hose.first_busno;
4621df170f8SJon Loeliger 			do_fixup_by_path(blob, path, "bus-range", &tmp, 8, 1);
4633dd2db53SJon Loeliger 	}
4643dd2db53SJon Loeliger #endif
4653dd2db53SJon Loeliger #ifdef CONFIG_PCIE2
4661df170f8SJon Loeliger 		path = fdt_getprop(blob, node, "pci2", NULL);
4671df170f8SJon Loeliger 		if (path) {
4681df170f8SJon Loeliger 			tmp[1] = pcie2_hose.last_busno
4691df170f8SJon Loeliger 				- pcie2_hose.first_busno;
4701df170f8SJon Loeliger 			do_fixup_by_path(blob, path, "bus-range", &tmp, 8, 1);
4713dd2db53SJon Loeliger 		}
4723dd2db53SJon Loeliger #endif
4731df170f8SJon Loeliger 	}
4743dd2db53SJon Loeliger }
4753dd2db53SJon Loeliger #endif
4763dd2db53SJon Loeliger 
4773dd2db53SJon Loeliger /*
4783dd2db53SJon Loeliger  * get_board_sys_clk
4793dd2db53SJon Loeliger  * Reads the FPGA on board for CONFIG_SYS_CLK_FREQ
4803dd2db53SJon Loeliger  */
4813dd2db53SJon Loeliger 
4823dd2db53SJon Loeliger unsigned long
4833dd2db53SJon Loeliger get_board_sys_clk(ulong dummy)
4843dd2db53SJon Loeliger {
485a877880cSYork Sun 	u8 i;
4863dd2db53SJon Loeliger 	ulong val = 0;
4873dd2db53SJon Loeliger 	ulong a;
4883dd2db53SJon Loeliger 
4893dd2db53SJon Loeliger 	a = PIXIS_BASE + PIXIS_SPD;
4903dd2db53SJon Loeliger 	i = in8(a);
4913dd2db53SJon Loeliger 	i &= 0x07;
4923dd2db53SJon Loeliger 
4933dd2db53SJon Loeliger 	switch (i) {
4943dd2db53SJon Loeliger 	case 0:
4953dd2db53SJon Loeliger 		val = 33333000;
4963dd2db53SJon Loeliger 		break;
4973dd2db53SJon Loeliger 	case 1:
4983dd2db53SJon Loeliger 		val = 39999600;
4993dd2db53SJon Loeliger 		break;
5003dd2db53SJon Loeliger 	case 2:
5013dd2db53SJon Loeliger 		val = 49999500;
5023dd2db53SJon Loeliger 		break;
5033dd2db53SJon Loeliger 	case 3:
5043dd2db53SJon Loeliger 		val = 66666000;
5053dd2db53SJon Loeliger 		break;
5063dd2db53SJon Loeliger 	case 4:
5073dd2db53SJon Loeliger 		val = 83332500;
5083dd2db53SJon Loeliger 		break;
5093dd2db53SJon Loeliger 	case 5:
5103dd2db53SJon Loeliger 		val = 99999000;
5113dd2db53SJon Loeliger 		break;
5123dd2db53SJon Loeliger 	case 6:
5133dd2db53SJon Loeliger 		val = 133332000;
5143dd2db53SJon Loeliger 		break;
5153dd2db53SJon Loeliger 	case 7:
5163dd2db53SJon Loeliger 		val = 166665000;
5173dd2db53SJon Loeliger 		break;
5183dd2db53SJon Loeliger 	}
5193dd2db53SJon Loeliger 
5203dd2db53SJon Loeliger 	return val;
5213dd2db53SJon Loeliger }
522*65d3d99cSBen Warren 
523*65d3d99cSBen Warren extern int uli526x_initialize(bd_t *);
524*65d3d99cSBen Warren 
525*65d3d99cSBen Warren int board_eth_init(bd_t *bis)
526*65d3d99cSBen Warren {
527*65d3d99cSBen Warren #if defined(CONFIG_ULI526)
528*65d3d99cSBen Warren 	uli526x_initialize(bis);
529*65d3d99cSBen Warren #endif
530*65d3d99cSBen Warren 	return 0;
531*65d3d99cSBen Warren }
532