xref: /rk3399_rockchip-uboot/board/freescale/mpc8610hpcd/mpc8610hpcd.c (revision 3e3fffe3baf3befde287fec1fcbfe55052fb8946)
13dd2db53SJon Loeliger /*
23dd2db53SJon Loeliger  * Copyright 2007 Freescale Semiconductor, Inc.
33dd2db53SJon Loeliger  *
43dd2db53SJon Loeliger  * See file CREDITS for list of people who contributed to this
53dd2db53SJon Loeliger  * project.
63dd2db53SJon Loeliger  *
73dd2db53SJon Loeliger  * This program is free software; you can redistribute it and/or
83dd2db53SJon Loeliger  * modify it under the terms of the GNU General Public License as
93dd2db53SJon Loeliger  * published by the Free Software Foundation; either version 2 of
103dd2db53SJon Loeliger  * the License, or (at your option) any later version.
113dd2db53SJon Loeliger  *
123dd2db53SJon Loeliger  * This program is distributed in the hope that it will be useful,
133dd2db53SJon Loeliger  * but WITHOUT ANY WARRANTY; without even the implied warranty of
143dd2db53SJon Loeliger  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.	 See the
153dd2db53SJon Loeliger  * GNU General Public License for more details.
163dd2db53SJon Loeliger  *
173dd2db53SJon Loeliger  * You should have received a copy of the GNU General Public License
183dd2db53SJon Loeliger  * along with this program; if not, write to the Free Software
193dd2db53SJon Loeliger  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
203dd2db53SJon Loeliger  * MA 02111-1307 USA
213dd2db53SJon Loeliger  */
22c9974ab0SJon Loeliger 
233dd2db53SJon Loeliger #include <common.h>
243dd2db53SJon Loeliger #include <command.h>
253dd2db53SJon Loeliger #include <pci.h>
263dd2db53SJon Loeliger #include <asm/processor.h>
273dd2db53SJon Loeliger #include <asm/immap_86xx.h>
283dd2db53SJon Loeliger #include <asm/immap_fsl_pci.h>
2939aa1a73SJon Loeliger #include <asm/fsl_ddr_sdram.h>
30c9974ab0SJon Loeliger #include <i2c.h>
313dd2db53SJon Loeliger #include <asm/io.h>
321df170f8SJon Loeliger #include <libfdt.h>
331df170f8SJon Loeliger #include <fdt_support.h>
34a30a549aSJon Loeliger #include <spd_sdram.h>
3589973f8aSBen Warren #include <netdev.h>
363dd2db53SJon Loeliger 
373dd2db53SJon Loeliger #include "../common/pixis.h"
383dd2db53SJon Loeliger 
393dd2db53SJon Loeliger void sdram_init(void);
404c77de3fSBecky Bruce phys_size_t fixed_sdram(void);
41c9974ab0SJon Loeliger void mpc8610hpcd_diu_init(void);
42c9974ab0SJon Loeliger 
433dd2db53SJon Loeliger 
443dd2db53SJon Loeliger /* called before any console output */
453dd2db53SJon Loeliger int board_early_init_f(void)
463dd2db53SJon Loeliger {
476d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	volatile immap_t *immap = (immap_t *)CONFIG_SYS_IMMR;
483dd2db53SJon Loeliger 	volatile ccsr_gur_t *gur = &immap->im_gur;
493dd2db53SJon Loeliger 
50a877880cSYork Sun 	gur->gpiocr |= 0x88aa5500; /* DIU16, IR1, UART0, UART2 */
51a877880cSYork Sun 
52a877880cSYork Sun 	return 0;
53a877880cSYork Sun }
54a877880cSYork Sun 
55a877880cSYork Sun int misc_init_r(void)
56a877880cSYork Sun {
57a877880cSYork Sun 	u8 tmp_val, version;
58a877880cSYork Sun 
59a877880cSYork Sun 	/*Do not use 8259PIC*/
60a877880cSYork Sun 	tmp_val = in8(PIXIS_BASE + PIXIS_BRDCFG0);
61a877880cSYork Sun 	out8(PIXIS_BASE + PIXIS_BRDCFG0, tmp_val | 0x80);
62a877880cSYork Sun 
63a877880cSYork Sun 	/*For FPGA V7 or higher, set the IRQMAPSEL to 0 to use MAP0 interrupt*/
64a877880cSYork Sun 	version = in8(PIXIS_BASE + PIXIS_PVER);
65a877880cSYork Sun 	if(version >= 0x07) {
66a877880cSYork Sun 		tmp_val = in8(PIXIS_BASE + PIXIS_BRDCFG0);
67a877880cSYork Sun 		out8(PIXIS_BASE + PIXIS_BRDCFG0, tmp_val & 0xbf);
68a877880cSYork Sun 	}
69a877880cSYork Sun 
70a877880cSYork Sun 	/* Using this for DIU init before the driver in linux takes over
71a877880cSYork Sun 	 *  Enable the TFP410 Encoder (I2C address 0x38)
72a877880cSYork Sun 	 */
73a877880cSYork Sun 
74a877880cSYork Sun 	tmp_val = 0xBF;
75a877880cSYork Sun 	i2c_write(0x38, 0x08, 1, &tmp_val, sizeof(tmp_val));
76a877880cSYork Sun 	/* Verify if enabled */
77a877880cSYork Sun 	tmp_val = 0;
78a877880cSYork Sun 	i2c_read(0x38, 0x08, 1, &tmp_val, sizeof(tmp_val));
79a877880cSYork Sun 	debug("DVI Encoder Read: 0x%02lx\n",tmp_val);
80a877880cSYork Sun 
81a877880cSYork Sun 	tmp_val = 0x10;
82a877880cSYork Sun 	i2c_write(0x38, 0x0A, 1, &tmp_val, sizeof(tmp_val));
83a877880cSYork Sun 	/* Verify if enabled */
84a877880cSYork Sun 	tmp_val = 0;
85a877880cSYork Sun 	i2c_read(0x38, 0x0A, 1, &tmp_val, sizeof(tmp_val));
86a877880cSYork Sun 	debug("DVI Encoder Read: 0x%02lx\n",tmp_val);
87a877880cSYork Sun 
88a877880cSYork Sun #ifdef CONFIG_FSL_DIU_FB
89a877880cSYork Sun 	mpc8610hpcd_diu_init();
90a877880cSYork Sun #endif
913dd2db53SJon Loeliger 
923dd2db53SJon Loeliger 	return 0;
933dd2db53SJon Loeliger }
943dd2db53SJon Loeliger 
953dd2db53SJon Loeliger int checkboard(void)
963dd2db53SJon Loeliger {
976d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	volatile immap_t *immap = (immap_t *)CONFIG_SYS_IMMR;
983dd2db53SJon Loeliger 	volatile ccsr_local_mcm_t *mcm = &immap->im_local_mcm;
993dd2db53SJon Loeliger 
1009b55a253SWolfgang Denk 	printf ("Board: MPC8610HPCD, System ID: 0x%02x, "
1019b55a253SWolfgang Denk 		"System Version: 0x%02x, FPGA Version: 0x%02x\n",
102a036b044SKumar Gala 		in8(PIXIS_BASE + PIXIS_ID), in8(PIXIS_BASE + PIXIS_VER),
103a036b044SKumar Gala 		in8(PIXIS_BASE + PIXIS_PVER));
1043dd2db53SJon Loeliger 
1053dd2db53SJon Loeliger 	mcm->abcr |= 0x00010000; /* 0 */
1063dd2db53SJon Loeliger 	mcm->hpmr3 = 0x80000008; /* 4c */
1073dd2db53SJon Loeliger 	mcm->hpmr0 = 0;
1083dd2db53SJon Loeliger 	mcm->hpmr1 = 0;
1093dd2db53SJon Loeliger 	mcm->hpmr2 = 0;
1103dd2db53SJon Loeliger 	mcm->hpmr4 = 0;
1113dd2db53SJon Loeliger 	mcm->hpmr5 = 0;
1123dd2db53SJon Loeliger 
1133dd2db53SJon Loeliger 	return 0;
1143dd2db53SJon Loeliger }
1153dd2db53SJon Loeliger 
1163dd2db53SJon Loeliger 
1179973e3c6SBecky Bruce phys_size_t
1183dd2db53SJon Loeliger initdram(int board_type)
1193dd2db53SJon Loeliger {
1204c77de3fSBecky Bruce 	phys_size_t dram_size = 0;
1213dd2db53SJon Loeliger 
1223dd2db53SJon Loeliger #if defined(CONFIG_SPD_EEPROM)
12339aa1a73SJon Loeliger 	dram_size = fsl_ddr_sdram();
1243dd2db53SJon Loeliger #else
1253dd2db53SJon Loeliger 	dram_size = fixed_sdram();
1263dd2db53SJon Loeliger #endif
1273dd2db53SJon Loeliger 
1286d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if defined(CONFIG_SYS_RAMBOOT)
1293dd2db53SJon Loeliger 	puts(" DDR: ");
1303dd2db53SJon Loeliger 	return dram_size;
1313dd2db53SJon Loeliger #endif
1323dd2db53SJon Loeliger 
1333dd2db53SJon Loeliger 	puts(" DDR: ");
1343dd2db53SJon Loeliger 	return dram_size;
1353dd2db53SJon Loeliger }
1363dd2db53SJon Loeliger 
1373dd2db53SJon Loeliger 
1383dd2db53SJon Loeliger #if !defined(CONFIG_SPD_EEPROM)
1393dd2db53SJon Loeliger /*
1403dd2db53SJon Loeliger  * Fixed sdram init -- doesn't use serial presence detect.
1413dd2db53SJon Loeliger  */
1423dd2db53SJon Loeliger 
1434c77de3fSBecky Bruce phys_size_t fixed_sdram(void)
1443dd2db53SJon Loeliger {
1456d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_RAMBOOT)
1466d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	volatile immap_t *immap = (immap_t *)CONFIG_SYS_IMMR;
1473dd2db53SJon Loeliger 	volatile ccsr_ddr_t *ddr = &immap->im_ddr1;
1483dd2db53SJon Loeliger 	uint d_init;
1493dd2db53SJon Loeliger 
1503dd2db53SJon Loeliger 	ddr->cs0_bnds = 0x0000001f;
1513dd2db53SJon Loeliger 	ddr->cs0_config = 0x80010202;
1523dd2db53SJon Loeliger 
15345239cf4SKumar Gala 	ddr->timing_cfg_3 = 0x00000000;
1543dd2db53SJon Loeliger 	ddr->timing_cfg_0 = 0x00260802;
1553dd2db53SJon Loeliger 	ddr->timing_cfg_1 = 0x3935d322;
1563dd2db53SJon Loeliger 	ddr->timing_cfg_2 = 0x14904cc8;
1573dd2db53SJon Loeliger 	ddr->sdram_mode_1 = 0x00480432;
1583dd2db53SJon Loeliger 	ddr->sdram_mode_2 = 0x00000000;
1593dd2db53SJon Loeliger 	ddr->sdram_interval = 0x06180fff; /* 0x06180100; */
1603dd2db53SJon Loeliger 	ddr->sdram_data_init = 0xDEADBEEF;
1613dd2db53SJon Loeliger 	ddr->sdram_clk_cntl = 0x03800000;
1623dd2db53SJon Loeliger 	ddr->sdram_cfg_2 = 0x04400010;
1633dd2db53SJon Loeliger 
1643dd2db53SJon Loeliger #if defined(CONFIG_DDR_ECC)
1653dd2db53SJon Loeliger 	ddr->err_int_en = 0x0000000d;
1663dd2db53SJon Loeliger 	ddr->err_disable = 0x00000000;
1673dd2db53SJon Loeliger 	ddr->err_sbe = 0x00010000;
1683dd2db53SJon Loeliger #endif
1693dd2db53SJon Loeliger 	asm("sync;isync");
1703dd2db53SJon Loeliger 
1713dd2db53SJon Loeliger 	udelay(500);
1723dd2db53SJon Loeliger 
1733dd2db53SJon Loeliger 	ddr->sdram_cfg_1 = 0xc3000000; /* 0xe3008000;*/
1743dd2db53SJon Loeliger 
1753dd2db53SJon Loeliger 
1763dd2db53SJon Loeliger #if defined(CONFIG_ECC_INIT_VIA_DDRCONTROLLER)
1773dd2db53SJon Loeliger 	d_init = 1;
1783dd2db53SJon Loeliger 	debug("DDR - 1st controller: memory initializing\n");
1793dd2db53SJon Loeliger 	/*
1803dd2db53SJon Loeliger 	 * Poll until memory is initialized.
1813dd2db53SJon Loeliger 	 * 512 Meg at 400 might hit this 200 times or so.
1823dd2db53SJon Loeliger 	 */
1833dd2db53SJon Loeliger 	while ((ddr->sdram_cfg_2 & (d_init << 4)) != 0)
1843dd2db53SJon Loeliger 		udelay(1000);
1853dd2db53SJon Loeliger 
1863dd2db53SJon Loeliger 	debug("DDR: memory initialized\n\n");
1873dd2db53SJon Loeliger 	asm("sync; isync");
1883dd2db53SJon Loeliger 	udelay(500);
1893dd2db53SJon Loeliger #endif
1903dd2db53SJon Loeliger 
1913dd2db53SJon Loeliger 	return 512 * 1024 * 1024;
1923dd2db53SJon Loeliger #endif
1936d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	return CONFIG_SYS_SDRAM_SIZE * 1024 * 1024;
1943dd2db53SJon Loeliger }
1953dd2db53SJon Loeliger 
1963dd2db53SJon Loeliger #endif
1973dd2db53SJon Loeliger 
1983dd2db53SJon Loeliger #if defined(CONFIG_PCI)
1993dd2db53SJon Loeliger /*
2003dd2db53SJon Loeliger  * Initialize PCI Devices, report devices found.
2013dd2db53SJon Loeliger  */
2023dd2db53SJon Loeliger 
2033dd2db53SJon Loeliger #ifndef CONFIG_PCI_PNP
2043dd2db53SJon Loeliger static struct pci_config_table pci_fsl86xxads_config_table[] = {
2053dd2db53SJon Loeliger 	{PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID,
2063dd2db53SJon Loeliger 	 PCI_IDSEL_NUMBER, PCI_ANY_ID,
2073dd2db53SJon Loeliger 	 pci_cfgfunc_config_device, {PCI_ENET0_IOADDR,
2083dd2db53SJon Loeliger 				 PCI_ENET0_MEMADDR,
2093dd2db53SJon Loeliger 				 PCI_COMMAND_MEMORY | PCI_COMMAND_MASTER} },
2103dd2db53SJon Loeliger 	{}
2113dd2db53SJon Loeliger };
2123dd2db53SJon Loeliger #endif
2133dd2db53SJon Loeliger 
2143dd2db53SJon Loeliger 
2153dd2db53SJon Loeliger static struct pci_controller pci1_hose = {
2163dd2db53SJon Loeliger #ifndef CONFIG_PCI_PNP
2173dd2db53SJon Loeliger config_table:pci_mpc86xxcts_config_table
2183dd2db53SJon Loeliger #endif
2193dd2db53SJon Loeliger };
2203dd2db53SJon Loeliger #endif /* CONFIG_PCI */
2213dd2db53SJon Loeliger 
2223dd2db53SJon Loeliger #ifdef CONFIG_PCIE1
2233dd2db53SJon Loeliger static struct pci_controller pcie1_hose;
2243dd2db53SJon Loeliger #endif
2253dd2db53SJon Loeliger 
2263dd2db53SJon Loeliger #ifdef CONFIG_PCIE2
2273dd2db53SJon Loeliger static struct pci_controller pcie2_hose;
2283dd2db53SJon Loeliger #endif
2293dd2db53SJon Loeliger 
2303dd2db53SJon Loeliger int first_free_busno = 0;
2313dd2db53SJon Loeliger 
232c2083e0eSKumar Gala extern int fsl_pci_setup_inbound_windows(struct pci_region *r);
233c2083e0eSKumar Gala extern void fsl_pci_init(struct pci_controller *hose);
234c2083e0eSKumar Gala 
2353dd2db53SJon Loeliger void pci_init_board(void)
2363dd2db53SJon Loeliger {
2376d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	volatile immap_t *immap = (immap_t *) CONFIG_SYS_CCSRBAR;
2383dd2db53SJon Loeliger 	volatile ccsr_gur_t *gur = &immap->im_gur;
2393dd2db53SJon Loeliger 	uint devdisr = gur->devdisr;
240a551cee9SJon Loeliger 	uint io_sel = (gur->pordevsr & MPC8610_PORDEVSR_IO_SEL)
241a551cee9SJon Loeliger 		>> MPC8610_PORDEVSR_IO_SEL_SHIFT;
242a551cee9SJon Loeliger 	uint host_agent = (gur->porbmsr & MPC8610_PORBMSR_HA)
243a551cee9SJon Loeliger 		>> MPC8610_PORBMSR_HA_SHIFT;
2443dd2db53SJon Loeliger 
2453dd2db53SJon Loeliger 	printf( " pci_init_board: devdisr=%x, io_sel=%x, host_agent=%x\n",
2463dd2db53SJon Loeliger 		devdisr, io_sel, host_agent);
2473dd2db53SJon Loeliger 
2483dd2db53SJon Loeliger #ifdef CONFIG_PCIE1
2493dd2db53SJon Loeliger  {
2506d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	volatile ccsr_fsl_pci_t *pci = (ccsr_fsl_pci_t *) CONFIG_SYS_PCIE1_ADDR;
2513dd2db53SJon Loeliger 	struct pci_controller *hose = &pcie1_hose;
2523dd2db53SJon Loeliger 	int pcie_configured = (io_sel == 1) || (io_sel == 4);
2533dd2db53SJon Loeliger 	int pcie_ep = (host_agent == 0) || (host_agent == 2) ||
2543dd2db53SJon Loeliger 		(host_agent == 5);
255c2083e0eSKumar Gala 	struct pci_region *r = hose->regions;
2563dd2db53SJon Loeliger 
2573dd2db53SJon Loeliger 	if (pcie_configured && !(devdisr & MPC86xx_DEVDISR_PCIE1)) {
2583dd2db53SJon Loeliger 		printf(" PCIe 1 connected to Uli as %s (base address %x)\n",
2593dd2db53SJon Loeliger 			pcie_ep ? "End Point" : "Root Complex",
2603dd2db53SJon Loeliger 			(uint)pci);
2613dd2db53SJon Loeliger 		if (pci->pme_msg_det)
2623dd2db53SJon Loeliger 			pci->pme_msg_det = 0xffffffff;
2633dd2db53SJon Loeliger 
2643dd2db53SJon Loeliger 		/* inbound */
265c2083e0eSKumar Gala 		r += fsl_pci_setup_inbound_windows(r);
2663dd2db53SJon Loeliger 
2673dd2db53SJon Loeliger 		/* outbound memory */
268c2083e0eSKumar Gala 		pci_set_region(r++,
269*3e3fffe3SBecky Bruce 			 CONFIG_SYS_PCIE1_MEM_BUS,
2706d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 			 CONFIG_SYS_PCIE1_MEM_PHYS,
2716d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 			 CONFIG_SYS_PCIE1_MEM_SIZE,
2723dd2db53SJon Loeliger 			 PCI_REGION_MEM);
2733dd2db53SJon Loeliger 
2743dd2db53SJon Loeliger 		/* outbound io */
275c2083e0eSKumar Gala 		pci_set_region(r++,
276*3e3fffe3SBecky Bruce 			 CONFIG_SYS_PCIE1_IO_BUS,
2776d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 			 CONFIG_SYS_PCIE1_IO_PHYS,
2786d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 			 CONFIG_SYS_PCIE1_IO_SIZE,
2793dd2db53SJon Loeliger 			 PCI_REGION_IO);
2803dd2db53SJon Loeliger 
281c2083e0eSKumar Gala 		hose->region_count = r - hose->regions;
2823dd2db53SJon Loeliger 
2833dd2db53SJon Loeliger 		hose->first_busno = first_free_busno;
2843dd2db53SJon Loeliger 		pci_setup_indirect(hose, (int)&pci->cfg_addr,
2853dd2db53SJon Loeliger 				 (int)&pci->cfg_data);
2863dd2db53SJon Loeliger 
2873dd2db53SJon Loeliger 		fsl_pci_init(hose);
2883dd2db53SJon Loeliger 
2893dd2db53SJon Loeliger 		first_free_busno = hose->last_busno + 1;
2903dd2db53SJon Loeliger 		printf(" PCI-Express 1 on bus %02x - %02x\n",
2913dd2db53SJon Loeliger 			hose->first_busno, hose->last_busno);
2923dd2db53SJon Loeliger 
2933dd2db53SJon Loeliger 	} else
2943dd2db53SJon Loeliger 		puts(" PCI-Express 1: Disabled\n");
2953dd2db53SJon Loeliger  }
2963dd2db53SJon Loeliger #else
2973dd2db53SJon Loeliger 	puts("PCI-Express 1: Disabled\n");
2983dd2db53SJon Loeliger #endif /* CONFIG_PCIE1 */
2993dd2db53SJon Loeliger 
3003dd2db53SJon Loeliger 
3013dd2db53SJon Loeliger #ifdef CONFIG_PCIE2
3023dd2db53SJon Loeliger  {
3036d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	volatile ccsr_fsl_pci_t *pci = (ccsr_fsl_pci_t *) CONFIG_SYS_PCIE2_ADDR;
3043dd2db53SJon Loeliger 	struct pci_controller *hose = &pcie2_hose;
305c2083e0eSKumar Gala 	struct pci_region *r = hose->regions;
3063dd2db53SJon Loeliger 
3073dd2db53SJon Loeliger 	int pcie_configured = (io_sel == 0) || (io_sel == 4);
3083dd2db53SJon Loeliger 	int pcie_ep = (host_agent == 0) || (host_agent == 1) ||
3093dd2db53SJon Loeliger 		(host_agent == 4);
3103dd2db53SJon Loeliger 
3113dd2db53SJon Loeliger 	if (pcie_configured && !(devdisr & MPC86xx_DEVDISR_PCIE2)) {
3123dd2db53SJon Loeliger 		printf(" PCI-Express 2 connected to slot as %s" \
3133dd2db53SJon Loeliger 			" (base address %x)\n",
3143dd2db53SJon Loeliger 			pcie_ep ? "End Point" : "Root Complex",
3153dd2db53SJon Loeliger 			(uint)pci);
3163dd2db53SJon Loeliger 		if (pci->pme_msg_det)
3173dd2db53SJon Loeliger 			pci->pme_msg_det = 0xffffffff;
3183dd2db53SJon Loeliger 
3193dd2db53SJon Loeliger 		/* inbound */
320c2083e0eSKumar Gala 		r += fsl_pci_setup_inbound_windows(r);
3213dd2db53SJon Loeliger 
3223dd2db53SJon Loeliger 		/* outbound memory */
323c2083e0eSKumar Gala 		pci_set_region(r++,
324*3e3fffe3SBecky Bruce 			 CONFIG_SYS_PCIE2_MEM_BUS,
3256d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 			 CONFIG_SYS_PCIE2_MEM_PHYS,
3266d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 			 CONFIG_SYS_PCIE2_MEM_SIZE,
3273dd2db53SJon Loeliger 			 PCI_REGION_MEM);
3283dd2db53SJon Loeliger 
3293dd2db53SJon Loeliger 		/* outbound io */
330c2083e0eSKumar Gala 		pci_set_region(r++,
331*3e3fffe3SBecky Bruce 			 CONFIG_SYS_PCIE2_IO_BUS,
3326d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 			 CONFIG_SYS_PCIE2_IO_PHYS,
3336d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 			 CONFIG_SYS_PCIE2_IO_SIZE,
3343dd2db53SJon Loeliger 			 PCI_REGION_IO);
3353dd2db53SJon Loeliger 
336c2083e0eSKumar Gala 		hose->region_count = r - hose->regions;
3373dd2db53SJon Loeliger 
3383dd2db53SJon Loeliger 		hose->first_busno = first_free_busno;
3393dd2db53SJon Loeliger 		pci_setup_indirect(hose, (int)&pci->cfg_addr,
3403dd2db53SJon Loeliger 				 (int)&pci->cfg_data);
3413dd2db53SJon Loeliger 
3423dd2db53SJon Loeliger 		fsl_pci_init(hose);
3433dd2db53SJon Loeliger 
3443dd2db53SJon Loeliger 		first_free_busno = hose->last_busno + 1;
3453dd2db53SJon Loeliger 		printf(" PCI-Express 2 on bus %02x - %02x\n",
3463dd2db53SJon Loeliger 			hose->first_busno, hose->last_busno);
3473dd2db53SJon Loeliger 	} else
3483dd2db53SJon Loeliger 		puts(" PCI-Express 2: Disabled\n");
3493dd2db53SJon Loeliger  }
3503dd2db53SJon Loeliger #else
3513dd2db53SJon Loeliger 	puts("PCI-Express 2: Disabled\n");
3523dd2db53SJon Loeliger #endif /* CONFIG_PCIE2 */
3533dd2db53SJon Loeliger 
3543dd2db53SJon Loeliger 
3553dd2db53SJon Loeliger #ifdef CONFIG_PCI1
3563dd2db53SJon Loeliger  {
3576d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	volatile ccsr_fsl_pci_t *pci = (ccsr_fsl_pci_t *) CONFIG_SYS_PCI1_ADDR;
3583dd2db53SJon Loeliger 	struct pci_controller *hose = &pci1_hose;
3593dd2db53SJon Loeliger 	int pci_agent = (host_agent >= 4) && (host_agent <= 6);
360c2083e0eSKumar Gala 	struct pci_region *r = hose->regions;
3613dd2db53SJon Loeliger 
3623dd2db53SJon Loeliger 	if ( !(devdisr & MPC86xx_DEVDISR_PCI1)) {
3633dd2db53SJon Loeliger 		printf(" PCI connected to PCI slots as %s" \
3643dd2db53SJon Loeliger 			" (base address %x)\n",
3653dd2db53SJon Loeliger 			pci_agent ? "Agent" : "Host",
3663dd2db53SJon Loeliger 			(uint)pci);
3673dd2db53SJon Loeliger 
3683dd2db53SJon Loeliger 		/* inbound */
369c2083e0eSKumar Gala 		r += fsl_pci_setup_inbound_windows(r);
3703dd2db53SJon Loeliger 
3713dd2db53SJon Loeliger 		/* outbound memory */
372c2083e0eSKumar Gala 		pci_set_region(r++,
373*3e3fffe3SBecky Bruce 			 CONFIG_SYS_PCI1_MEM_BUS,
3746d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 			 CONFIG_SYS_PCI1_MEM_PHYS,
3756d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 			 CONFIG_SYS_PCI1_MEM_SIZE,
3763dd2db53SJon Loeliger 			 PCI_REGION_MEM);
3773dd2db53SJon Loeliger 
3783dd2db53SJon Loeliger 		/* outbound io */
379c2083e0eSKumar Gala 		pci_set_region(r++,
380*3e3fffe3SBecky Bruce 			 CONFIG_SYS_PCI1_IO_BUS,
3816d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 			 CONFIG_SYS_PCI1_IO_PHYS,
3826d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 			 CONFIG_SYS_PCI1_IO_SIZE,
3833dd2db53SJon Loeliger 			 PCI_REGION_IO);
3843dd2db53SJon Loeliger 
385c2083e0eSKumar Gala 		hose->region_count = r - hose->regions;
3863dd2db53SJon Loeliger 
3873dd2db53SJon Loeliger 		hose->first_busno = first_free_busno;
3883dd2db53SJon Loeliger 		pci_setup_indirect(hose, (int) &pci->cfg_addr,
3893dd2db53SJon Loeliger 				 (int) &pci->cfg_data);
3903dd2db53SJon Loeliger 
3913dd2db53SJon Loeliger 		fsl_pci_init(hose);
3923dd2db53SJon Loeliger 
3933dd2db53SJon Loeliger 		first_free_busno = hose->last_busno + 1;
3943dd2db53SJon Loeliger 		printf(" PCI on bus %02x - %02x\n",
3953dd2db53SJon Loeliger 			hose->first_busno, hose->last_busno);
3963dd2db53SJon Loeliger 
3973dd2db53SJon Loeliger 
3983dd2db53SJon Loeliger 	} else
3993dd2db53SJon Loeliger 		puts(" PCI: Disabled\n");
4003dd2db53SJon Loeliger  }
4013dd2db53SJon Loeliger #endif /* CONFIG_PCI1 */
4023dd2db53SJon Loeliger }
4033dd2db53SJon Loeliger 
4041df170f8SJon Loeliger #if defined(CONFIG_OF_BOARD_SETUP)
405c2083e0eSKumar Gala extern void ft_fsl_pci_setup(void *blob, const char *pci_alias,
406c2083e0eSKumar Gala 			struct pci_controller *hose);
407c2083e0eSKumar Gala 
4083dd2db53SJon Loeliger void
4093dd2db53SJon Loeliger ft_board_setup(void *blob, bd_t *bd)
4103dd2db53SJon Loeliger {
4111df170f8SJon Loeliger 	do_fixup_by_prop_u32(blob, "device_type", "cpu", 4,
4121df170f8SJon Loeliger 			     "timebase-frequency", bd->bi_busfreq / 4, 1);
4131df170f8SJon Loeliger 	do_fixup_by_prop_u32(blob, "device_type", "cpu", 4,
4141df170f8SJon Loeliger 			     "bus-frequency", bd->bi_busfreq, 1);
4151df170f8SJon Loeliger 	do_fixup_by_prop_u32(blob, "device_type", "cpu", 4,
4161df170f8SJon Loeliger 			     "clock-frequency", bd->bi_intfreq, 1);
4171df170f8SJon Loeliger 	do_fixup_by_prop_u32(blob, "device_type", "soc", 4,
4181df170f8SJon Loeliger 			     "bus-frequency", bd->bi_busfreq, 1);
4193dd2db53SJon Loeliger 
4201df170f8SJon Loeliger 	do_fixup_by_compat_u32(blob, "ns16550",
4211df170f8SJon Loeliger 			       "clock-frequency", bd->bi_busfreq, 1);
4221df170f8SJon Loeliger 
4231df170f8SJon Loeliger 	fdt_fixup_memory(blob, bd->bi_memstart, bd->bi_memsize);
4241df170f8SJon Loeliger 
4253dd2db53SJon Loeliger #ifdef CONFIG_PCI1
426c2083e0eSKumar Gala 	ft_fsl_pci_setup(blob, "pci0", &pci1_hose);
4273dd2db53SJon Loeliger #endif
4283dd2db53SJon Loeliger #ifdef CONFIG_PCIE1
429c2083e0eSKumar Gala 	ft_fsl_pci_setup(blob, "pci1", &pcie1_hose);
4303dd2db53SJon Loeliger #endif
4313dd2db53SJon Loeliger #ifdef CONFIG_PCIE2
432c2083e0eSKumar Gala 	ft_fsl_pci_setup(blob, "pci2", &pcie2_hose);
4333dd2db53SJon Loeliger #endif
4341df170f8SJon Loeliger }
4353dd2db53SJon Loeliger #endif
4363dd2db53SJon Loeliger 
4373dd2db53SJon Loeliger /*
4383dd2db53SJon Loeliger  * get_board_sys_clk
4393dd2db53SJon Loeliger  * Reads the FPGA on board for CONFIG_SYS_CLK_FREQ
4403dd2db53SJon Loeliger  */
4413dd2db53SJon Loeliger 
4423dd2db53SJon Loeliger unsigned long
4433dd2db53SJon Loeliger get_board_sys_clk(ulong dummy)
4443dd2db53SJon Loeliger {
445a877880cSYork Sun 	u8 i;
4463dd2db53SJon Loeliger 	ulong val = 0;
4473dd2db53SJon Loeliger 	ulong a;
4483dd2db53SJon Loeliger 
4493dd2db53SJon Loeliger 	a = PIXIS_BASE + PIXIS_SPD;
4503dd2db53SJon Loeliger 	i = in8(a);
4513dd2db53SJon Loeliger 	i &= 0x07;
4523dd2db53SJon Loeliger 
4533dd2db53SJon Loeliger 	switch (i) {
4543dd2db53SJon Loeliger 	case 0:
4553dd2db53SJon Loeliger 		val = 33333000;
4563dd2db53SJon Loeliger 		break;
4573dd2db53SJon Loeliger 	case 1:
4583dd2db53SJon Loeliger 		val = 39999600;
4593dd2db53SJon Loeliger 		break;
4603dd2db53SJon Loeliger 	case 2:
4613dd2db53SJon Loeliger 		val = 49999500;
4623dd2db53SJon Loeliger 		break;
4633dd2db53SJon Loeliger 	case 3:
4643dd2db53SJon Loeliger 		val = 66666000;
4653dd2db53SJon Loeliger 		break;
4663dd2db53SJon Loeliger 	case 4:
4673dd2db53SJon Loeliger 		val = 83332500;
4683dd2db53SJon Loeliger 		break;
4693dd2db53SJon Loeliger 	case 5:
4703dd2db53SJon Loeliger 		val = 99999000;
4713dd2db53SJon Loeliger 		break;
4723dd2db53SJon Loeliger 	case 6:
4733dd2db53SJon Loeliger 		val = 133332000;
4743dd2db53SJon Loeliger 		break;
4753dd2db53SJon Loeliger 	case 7:
4763dd2db53SJon Loeliger 		val = 166665000;
4773dd2db53SJon Loeliger 		break;
4783dd2db53SJon Loeliger 	}
4793dd2db53SJon Loeliger 
4803dd2db53SJon Loeliger 	return val;
4813dd2db53SJon Loeliger }
48265d3d99cSBen Warren 
48365d3d99cSBen Warren int board_eth_init(bd_t *bis)
48465d3d99cSBen Warren {
48589973f8aSBen Warren 	return pci_eth_init(bis);
48665d3d99cSBen Warren }
487