xref: /rk3399_rockchip-uboot/board/freescale/mpc8610hpcd/mpc8610hpcd.c (revision 26fd33b9be0ccfbefcfe89fe1632bbff0fc901c6)
13dd2db53SJon Loeliger /*
26525d51fSKumar Gala  * Copyright 2007,2009-2010 Freescale Semiconductor, Inc.
33dd2db53SJon Loeliger  *
43dd2db53SJon Loeliger  * See file CREDITS for list of people who contributed to this
53dd2db53SJon Loeliger  * project.
63dd2db53SJon Loeliger  *
73dd2db53SJon Loeliger  * This program is free software; you can redistribute it and/or
83dd2db53SJon Loeliger  * modify it under the terms of the GNU General Public License as
93dd2db53SJon Loeliger  * published by the Free Software Foundation; either version 2 of
103dd2db53SJon Loeliger  * the License, or (at your option) any later version.
113dd2db53SJon Loeliger  *
123dd2db53SJon Loeliger  * This program is distributed in the hope that it will be useful,
133dd2db53SJon Loeliger  * but WITHOUT ANY WARRANTY; without even the implied warranty of
143dd2db53SJon Loeliger  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.	 See the
153dd2db53SJon Loeliger  * GNU General Public License for more details.
163dd2db53SJon Loeliger  *
173dd2db53SJon Loeliger  * You should have received a copy of the GNU General Public License
183dd2db53SJon Loeliger  * along with this program; if not, write to the Free Software
193dd2db53SJon Loeliger  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
203dd2db53SJon Loeliger  * MA 02111-1307 USA
213dd2db53SJon Loeliger  */
22c9974ab0SJon Loeliger 
233dd2db53SJon Loeliger #include <common.h>
243dd2db53SJon Loeliger #include <command.h>
253dd2db53SJon Loeliger #include <pci.h>
263dd2db53SJon Loeliger #include <asm/processor.h>
273dd2db53SJon Loeliger #include <asm/immap_86xx.h>
28c8514622SKumar Gala #include <asm/fsl_pci.h>
2939aa1a73SJon Loeliger #include <asm/fsl_ddr_sdram.h>
305d27e02cSKumar Gala #include <asm/fsl_serdes.h>
31c9974ab0SJon Loeliger #include <i2c.h>
323dd2db53SJon Loeliger #include <asm/io.h>
331df170f8SJon Loeliger #include <libfdt.h>
341df170f8SJon Loeliger #include <fdt_support.h>
35a30a549aSJon Loeliger #include <spd_sdram.h>
3689973f8aSBen Warren #include <netdev.h>
373dd2db53SJon Loeliger 
383dd2db53SJon Loeliger void sdram_init(void);
394c77de3fSBecky Bruce phys_size_t fixed_sdram(void);
40e69e520fSTimur Tabi int mpc8610hpcd_diu_init(void);
41c9974ab0SJon Loeliger 
423dd2db53SJon Loeliger 
433dd2db53SJon Loeliger /* called before any console output */
443dd2db53SJon Loeliger int board_early_init_f(void)
453dd2db53SJon Loeliger {
466d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	volatile immap_t *immap = (immap_t *)CONFIG_SYS_IMMR;
473dd2db53SJon Loeliger 	volatile ccsr_gur_t *gur = &immap->im_gur;
483dd2db53SJon Loeliger 
49a877880cSYork Sun 	gur->gpiocr |= 0x88aa5500; /* DIU16, IR1, UART0, UART2 */
50a877880cSYork Sun 
51a877880cSYork Sun 	return 0;
52a877880cSYork Sun }
53a877880cSYork Sun 
54a877880cSYork Sun int misc_init_r(void)
55a877880cSYork Sun {
56a877880cSYork Sun 	u8 tmp_val, version;
57048e7efeSKumar Gala 	u8 *pixis_base = (u8 *)PIXIS_BASE;
58a877880cSYork Sun 
59a877880cSYork Sun 	/*Do not use 8259PIC*/
60048e7efeSKumar Gala 	tmp_val = in_8(pixis_base + PIXIS_BRDCFG0);
61048e7efeSKumar Gala 	out_8(pixis_base + PIXIS_BRDCFG0, tmp_val | 0x80);
62a877880cSYork Sun 
63a877880cSYork Sun 	/*For FPGA V7 or higher, set the IRQMAPSEL to 0 to use MAP0 interrupt*/
64048e7efeSKumar Gala 	version = in_8(pixis_base + PIXIS_PVER);
65a877880cSYork Sun 	if(version >= 0x07) {
66048e7efeSKumar Gala 		tmp_val = in_8(pixis_base + PIXIS_BRDCFG0);
67048e7efeSKumar Gala 		out_8(pixis_base + PIXIS_BRDCFG0, tmp_val & 0xbf);
68a877880cSYork Sun 	}
69a877880cSYork Sun 
70a877880cSYork Sun 	/* Using this for DIU init before the driver in linux takes over
71a877880cSYork Sun 	 *  Enable the TFP410 Encoder (I2C address 0x38)
72a877880cSYork Sun 	 */
73a877880cSYork Sun 
74a877880cSYork Sun 	tmp_val = 0xBF;
75a877880cSYork Sun 	i2c_write(0x38, 0x08, 1, &tmp_val, sizeof(tmp_val));
76a877880cSYork Sun 	/* Verify if enabled */
77a877880cSYork Sun 	tmp_val = 0;
78a877880cSYork Sun 	i2c_read(0x38, 0x08, 1, &tmp_val, sizeof(tmp_val));
79a877880cSYork Sun 	debug("DVI Encoder Read: 0x%02lx\n",tmp_val);
80a877880cSYork Sun 
81a877880cSYork Sun 	tmp_val = 0x10;
82a877880cSYork Sun 	i2c_write(0x38, 0x0A, 1, &tmp_val, sizeof(tmp_val));
83a877880cSYork Sun 	/* Verify if enabled */
84a877880cSYork Sun 	tmp_val = 0;
85a877880cSYork Sun 	i2c_read(0x38, 0x0A, 1, &tmp_val, sizeof(tmp_val));
86a877880cSYork Sun 	debug("DVI Encoder Read: 0x%02lx\n",tmp_val);
87a877880cSYork Sun 
883dd2db53SJon Loeliger 	return 0;
893dd2db53SJon Loeliger }
903dd2db53SJon Loeliger 
913dd2db53SJon Loeliger int checkboard(void)
923dd2db53SJon Loeliger {
936d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	volatile immap_t *immap = (immap_t *)CONFIG_SYS_IMMR;
943dd2db53SJon Loeliger 	volatile ccsr_local_mcm_t *mcm = &immap->im_local_mcm;
95048e7efeSKumar Gala 	u8 *pixis_base = (u8 *)PIXIS_BASE;
963dd2db53SJon Loeliger 
97*26fd33b9STimur Tabi 	printf ("Board: MPC8610HPCD, Sys ID: 0x%02x, "
98*26fd33b9STimur Tabi 		"Sys Ver: 0x%02x, FPGA Ver: 0x%02x, ",
99048e7efeSKumar Gala 		in_8(pixis_base + PIXIS_ID), in_8(pixis_base + PIXIS_VER),
100048e7efeSKumar Gala 		in_8(pixis_base + PIXIS_PVER));
1013dd2db53SJon Loeliger 
102*26fd33b9STimur Tabi 	/*
103*26fd33b9STimur Tabi 	 * The MPC8610 HPCD workbook says that LBMAP=11 is the "normal" boot
104*26fd33b9STimur Tabi 	 * bank and LBMAP=00 is the alternate bank.  However, the pixis
105*26fd33b9STimur Tabi 	 * altbank code can only set bits, not clear them, so we treat 00 as
106*26fd33b9STimur Tabi 	 * the normal bank and 11 as the alternate.
107*26fd33b9STimur Tabi 	 */
108*26fd33b9STimur Tabi 	switch (in_8(pixis_base + PIXIS_VBOOT) & 0xC0) {
109*26fd33b9STimur Tabi 	case 0:
110*26fd33b9STimur Tabi 		puts("vBank: Standard\n");
111*26fd33b9STimur Tabi 		break;
112*26fd33b9STimur Tabi 	case 0x40:
113*26fd33b9STimur Tabi 		puts("Promjet\n");
114*26fd33b9STimur Tabi 		break;
115*26fd33b9STimur Tabi 	case 0x80:
116*26fd33b9STimur Tabi 		puts("NAND\n");
117*26fd33b9STimur Tabi 		break;
118*26fd33b9STimur Tabi 	case 0xC0:
119*26fd33b9STimur Tabi 		puts("vBank: Alternate\n");
120*26fd33b9STimur Tabi 		break;
121*26fd33b9STimur Tabi 	}
122*26fd33b9STimur Tabi 
1233dd2db53SJon Loeliger 	mcm->abcr |= 0x00010000; /* 0 */
1243dd2db53SJon Loeliger 	mcm->hpmr3 = 0x80000008; /* 4c */
1253dd2db53SJon Loeliger 	mcm->hpmr0 = 0;
1263dd2db53SJon Loeliger 	mcm->hpmr1 = 0;
1273dd2db53SJon Loeliger 	mcm->hpmr2 = 0;
1283dd2db53SJon Loeliger 	mcm->hpmr4 = 0;
1293dd2db53SJon Loeliger 	mcm->hpmr5 = 0;
1303dd2db53SJon Loeliger 
1313dd2db53SJon Loeliger 	return 0;
1323dd2db53SJon Loeliger }
1333dd2db53SJon Loeliger 
1343dd2db53SJon Loeliger 
1359973e3c6SBecky Bruce phys_size_t
1363dd2db53SJon Loeliger initdram(int board_type)
1373dd2db53SJon Loeliger {
1384c77de3fSBecky Bruce 	phys_size_t dram_size = 0;
1393dd2db53SJon Loeliger 
1403dd2db53SJon Loeliger #if defined(CONFIG_SPD_EEPROM)
14139aa1a73SJon Loeliger 	dram_size = fsl_ddr_sdram();
1423dd2db53SJon Loeliger #else
1433dd2db53SJon Loeliger 	dram_size = fixed_sdram();
1443dd2db53SJon Loeliger #endif
1453dd2db53SJon Loeliger 
1469ff32d8cSTimur Tabi 	setup_ddr_bat(dram_size);
1479ff32d8cSTimur Tabi 
1483dd2db53SJon Loeliger 	puts(" DDR: ");
1493dd2db53SJon Loeliger 	return dram_size;
1503dd2db53SJon Loeliger }
1513dd2db53SJon Loeliger 
1523dd2db53SJon Loeliger 
1533dd2db53SJon Loeliger #if !defined(CONFIG_SPD_EEPROM)
1543dd2db53SJon Loeliger /*
1553dd2db53SJon Loeliger  * Fixed sdram init -- doesn't use serial presence detect.
1563dd2db53SJon Loeliger  */
1573dd2db53SJon Loeliger 
1584c77de3fSBecky Bruce phys_size_t fixed_sdram(void)
1593dd2db53SJon Loeliger {
1606d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #if !defined(CONFIG_SYS_RAMBOOT)
1616d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	volatile immap_t *immap = (immap_t *)CONFIG_SYS_IMMR;
1623dd2db53SJon Loeliger 	volatile ccsr_ddr_t *ddr = &immap->im_ddr1;
1633dd2db53SJon Loeliger 	uint d_init;
1643dd2db53SJon Loeliger 
1653dd2db53SJon Loeliger 	ddr->cs0_bnds = 0x0000001f;
1663dd2db53SJon Loeliger 	ddr->cs0_config = 0x80010202;
1673dd2db53SJon Loeliger 
16845239cf4SKumar Gala 	ddr->timing_cfg_3 = 0x00000000;
1693dd2db53SJon Loeliger 	ddr->timing_cfg_0 = 0x00260802;
1703dd2db53SJon Loeliger 	ddr->timing_cfg_1 = 0x3935d322;
1713dd2db53SJon Loeliger 	ddr->timing_cfg_2 = 0x14904cc8;
172e7ee23ecSPeter Tyser 	ddr->sdram_mode = 0x00480432;
1733dd2db53SJon Loeliger 	ddr->sdram_mode_2 = 0x00000000;
1743dd2db53SJon Loeliger 	ddr->sdram_interval = 0x06180fff; /* 0x06180100; */
1753dd2db53SJon Loeliger 	ddr->sdram_data_init = 0xDEADBEEF;
1763dd2db53SJon Loeliger 	ddr->sdram_clk_cntl = 0x03800000;
1773dd2db53SJon Loeliger 	ddr->sdram_cfg_2 = 0x04400010;
1783dd2db53SJon Loeliger 
1793dd2db53SJon Loeliger #if defined(CONFIG_DDR_ECC)
1803dd2db53SJon Loeliger 	ddr->err_int_en = 0x0000000d;
1813dd2db53SJon Loeliger 	ddr->err_disable = 0x00000000;
1823dd2db53SJon Loeliger 	ddr->err_sbe = 0x00010000;
1833dd2db53SJon Loeliger #endif
1843dd2db53SJon Loeliger 	asm("sync;isync");
1853dd2db53SJon Loeliger 
1863dd2db53SJon Loeliger 	udelay(500);
1873dd2db53SJon Loeliger 
188e7ee23ecSPeter Tyser 	ddr->sdram_cfg = 0xc3000000; /* 0xe3008000;*/
1893dd2db53SJon Loeliger 
1903dd2db53SJon Loeliger 
1913dd2db53SJon Loeliger #if defined(CONFIG_ECC_INIT_VIA_DDRCONTROLLER)
1923dd2db53SJon Loeliger 	d_init = 1;
1933dd2db53SJon Loeliger 	debug("DDR - 1st controller: memory initializing\n");
1943dd2db53SJon Loeliger 	/*
1953dd2db53SJon Loeliger 	 * Poll until memory is initialized.
1963dd2db53SJon Loeliger 	 * 512 Meg at 400 might hit this 200 times or so.
1973dd2db53SJon Loeliger 	 */
1983dd2db53SJon Loeliger 	while ((ddr->sdram_cfg_2 & (d_init << 4)) != 0)
1993dd2db53SJon Loeliger 		udelay(1000);
2003dd2db53SJon Loeliger 
2013dd2db53SJon Loeliger 	debug("DDR: memory initialized\n\n");
2023dd2db53SJon Loeliger 	asm("sync; isync");
2033dd2db53SJon Loeliger 	udelay(500);
2043dd2db53SJon Loeliger #endif
2053dd2db53SJon Loeliger 
2063dd2db53SJon Loeliger 	return 512 * 1024 * 1024;
2073dd2db53SJon Loeliger #endif
2086d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	return CONFIG_SYS_SDRAM_SIZE * 1024 * 1024;
2093dd2db53SJon Loeliger }
2103dd2db53SJon Loeliger 
2113dd2db53SJon Loeliger #endif
2123dd2db53SJon Loeliger 
2133dd2db53SJon Loeliger #if defined(CONFIG_PCI)
2143dd2db53SJon Loeliger /*
2153dd2db53SJon Loeliger  * Initialize PCI Devices, report devices found.
2163dd2db53SJon Loeliger  */
2173dd2db53SJon Loeliger 
2183dd2db53SJon Loeliger #ifndef CONFIG_PCI_PNP
2193dd2db53SJon Loeliger static struct pci_config_table pci_fsl86xxads_config_table[] = {
2203dd2db53SJon Loeliger 	{PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID, PCI_ANY_ID,
2213dd2db53SJon Loeliger 	 PCI_IDSEL_NUMBER, PCI_ANY_ID,
2223dd2db53SJon Loeliger 	 pci_cfgfunc_config_device, {PCI_ENET0_IOADDR,
2233dd2db53SJon Loeliger 				 PCI_ENET0_MEMADDR,
2243dd2db53SJon Loeliger 				 PCI_COMMAND_MEMORY | PCI_COMMAND_MASTER} },
2253dd2db53SJon Loeliger 	{}
2263dd2db53SJon Loeliger };
2273dd2db53SJon Loeliger #endif
2283dd2db53SJon Loeliger 
2293dd2db53SJon Loeliger 
2303dd2db53SJon Loeliger static struct pci_controller pci1_hose = {
2313dd2db53SJon Loeliger #ifndef CONFIG_PCI_PNP
2323dd2db53SJon Loeliger config_table:pci_mpc86xxcts_config_table
2333dd2db53SJon Loeliger #endif
2343dd2db53SJon Loeliger };
2353dd2db53SJon Loeliger #endif /* CONFIG_PCI */
2363dd2db53SJon Loeliger 
2373dd2db53SJon Loeliger void pci_init_board(void)
2383dd2db53SJon Loeliger {
2396d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	volatile immap_t *immap = (immap_t *) CONFIG_SYS_CCSRBAR;
2403dd2db53SJon Loeliger 	volatile ccsr_gur_t *gur = &immap->im_gur;
241b8526212SKumar Gala 	struct fsl_pci_info pci_info;
2425d27e02cSKumar Gala 	u32 devdisr, pordevsr;
243b8526212SKumar Gala 	int first_free_busno;
244b8526212SKumar Gala 	int pci_agent;
2455e3d7050SKumar Gala 
2465e3d7050SKumar Gala 	devdisr = in_be32(&gur->devdisr);
2475e3d7050SKumar Gala 	pordevsr = in_be32(&gur->pordevsr);
2483dd2db53SJon Loeliger 
249b8526212SKumar Gala 	first_free_busno = fsl_pcie_init_board(0);
2503dd2db53SJon Loeliger 
2513dd2db53SJon Loeliger #ifdef CONFIG_PCI1
2523dd2db53SJon Loeliger 	if (!(devdisr & MPC86xx_DEVDISR_PCI1)) {
253b8526212SKumar Gala 		SET_STD_PCI_INFO(pci_info, 1);
254b8526212SKumar Gala 		set_next_law(pci_info.mem_phys,
255b8526212SKumar Gala 			law_size_bits(pci_info.mem_size), pci_info.law);
256b8526212SKumar Gala 		set_next_law(pci_info.io_phys,
257b8526212SKumar Gala 			law_size_bits(pci_info.io_size), pci_info.law);
258b8526212SKumar Gala 
259b8526212SKumar Gala 		pci_agent = fsl_setup_hose(&pci1_hose, pci_info.regs);
2608ca78f2cSPeter Tyser 		printf("PCI: connected to PCI slots as %s" \
2615e3d7050SKumar Gala 			" (base address %lx)\n",
2623dd2db53SJon Loeliger 			pci_agent ? "Agent" : "Host",
263b8526212SKumar Gala 			pci_info.regs);
264b8526212SKumar Gala 		first_free_busno = fsl_pci_init_port(&pci_info,
2655e3d7050SKumar Gala 					&pci1_hose, first_free_busno);
2665e3d7050SKumar Gala 	} else {
2675e3d7050SKumar Gala 		printf("PCI: disabled\n");
2683dd2db53SJon Loeliger 	}
2695e3d7050SKumar Gala 
2705e3d7050SKumar Gala 	puts("\n");
2715e3d7050SKumar Gala #else
2725e3d7050SKumar Gala 	setbits_be32(&gur->devdisr, MPC86xx_DEVDISR_PCI1); /* disable */
2735e3d7050SKumar Gala #endif
274b8526212SKumar Gala 
275b8526212SKumar Gala 	fsl_pcie_init_board(first_free_busno);
2763dd2db53SJon Loeliger }
2773dd2db53SJon Loeliger 
2781df170f8SJon Loeliger #if defined(CONFIG_OF_BOARD_SETUP)
2793dd2db53SJon Loeliger void
2803dd2db53SJon Loeliger ft_board_setup(void *blob, bd_t *bd)
2813dd2db53SJon Loeliger {
2828439f05cSPeter Tyser 	ft_cpu_setup(blob, bd);
2831df170f8SJon Loeliger 
2846525d51fSKumar Gala 	FT_FSL_PCI_SETUP;
2851df170f8SJon Loeliger }
2863dd2db53SJon Loeliger #endif
2873dd2db53SJon Loeliger 
2883dd2db53SJon Loeliger /*
2893dd2db53SJon Loeliger  * get_board_sys_clk
2903dd2db53SJon Loeliger  * Reads the FPGA on board for CONFIG_SYS_CLK_FREQ
2913dd2db53SJon Loeliger  */
2923dd2db53SJon Loeliger 
2933dd2db53SJon Loeliger unsigned long
2943dd2db53SJon Loeliger get_board_sys_clk(ulong dummy)
2953dd2db53SJon Loeliger {
296a877880cSYork Sun 	u8 i;
2973dd2db53SJon Loeliger 	ulong val = 0;
298048e7efeSKumar Gala 	u8 *pixis_base = (u8 *)PIXIS_BASE;
2993dd2db53SJon Loeliger 
300048e7efeSKumar Gala 	i = in_8(pixis_base + PIXIS_SPD);
3013dd2db53SJon Loeliger 	i &= 0x07;
3023dd2db53SJon Loeliger 
3033dd2db53SJon Loeliger 	switch (i) {
3043dd2db53SJon Loeliger 	case 0:
3053dd2db53SJon Loeliger 		val = 33333000;
3063dd2db53SJon Loeliger 		break;
3073dd2db53SJon Loeliger 	case 1:
3083dd2db53SJon Loeliger 		val = 39999600;
3093dd2db53SJon Loeliger 		break;
3103dd2db53SJon Loeliger 	case 2:
3113dd2db53SJon Loeliger 		val = 49999500;
3123dd2db53SJon Loeliger 		break;
3133dd2db53SJon Loeliger 	case 3:
3143dd2db53SJon Loeliger 		val = 66666000;
3153dd2db53SJon Loeliger 		break;
3163dd2db53SJon Loeliger 	case 4:
3173dd2db53SJon Loeliger 		val = 83332500;
3183dd2db53SJon Loeliger 		break;
3193dd2db53SJon Loeliger 	case 5:
3203dd2db53SJon Loeliger 		val = 99999000;
3213dd2db53SJon Loeliger 		break;
3223dd2db53SJon Loeliger 	case 6:
3233dd2db53SJon Loeliger 		val = 133332000;
3243dd2db53SJon Loeliger 		break;
3253dd2db53SJon Loeliger 	case 7:
3263dd2db53SJon Loeliger 		val = 166665000;
3273dd2db53SJon Loeliger 		break;
3283dd2db53SJon Loeliger 	}
3293dd2db53SJon Loeliger 
3303dd2db53SJon Loeliger 	return val;
3313dd2db53SJon Loeliger }
33265d3d99cSBen Warren 
33365d3d99cSBen Warren int board_eth_init(bd_t *bis)
33465d3d99cSBen Warren {
33589973f8aSBen Warren 	return pci_eth_init(bis);
33665d3d99cSBen Warren }
3374ef630dfSPeter Tyser 
3384ef630dfSPeter Tyser void board_reset(void)
3394ef630dfSPeter Tyser {
340048e7efeSKumar Gala 	u8 *pixis_base = (u8 *)PIXIS_BASE;
341048e7efeSKumar Gala 
342048e7efeSKumar Gala 	out_8(pixis_base + PIXIS_RST, 0);
3434ef630dfSPeter Tyser 
3444ef630dfSPeter Tyser 	while (1)
3454ef630dfSPeter Tyser 		;
3464ef630dfSPeter Tyser }
347