xref: /rk3399_rockchip-uboot/board/freescale/c29xpcie/cpld.c (revision 17998eff9021b7b579c0387e934d8c52603fe247)
1a8d9758dSMingkai Hu /**
2a8d9758dSMingkai Hu  * Copyright 2013 Freescale Semiconductor
3a8d9758dSMingkai Hu  * Author: Mingkai Hu <Mingkai.hu@freescale.com>
4a8d9758dSMingkai Hu  *         Po Liu <Po.Liu@freescale.com>
5a8d9758dSMingkai Hu  *
63aab0cd8SYork Sun  * SPDX-License-Identifier:	GPL-2.0+
7a8d9758dSMingkai Hu  *
8a8d9758dSMingkai Hu  * This file provides support for the board-specific CPLD used on some Freescale
9a8d9758dSMingkai Hu  * reference boards.
10a8d9758dSMingkai Hu  *
11a8d9758dSMingkai Hu  * The following macros need to be defined:
12a8d9758dSMingkai Hu  *
13a8d9758dSMingkai Hu  * CONFIG_SYS_CPLD_BASE - The virtual address of the base of the
14a8d9758dSMingkai Hu  * CPLD register map
15a8d9758dSMingkai Hu  *
16a8d9758dSMingkai Hu  */
17a8d9758dSMingkai Hu 
18a8d9758dSMingkai Hu #include <common.h>
19a8d9758dSMingkai Hu #include <command.h>
20a8d9758dSMingkai Hu #include <asm/io.h>
21a8d9758dSMingkai Hu 
22a8d9758dSMingkai Hu #include "cpld.h"
23a8d9758dSMingkai Hu /**
24a8d9758dSMingkai Hu  * Set the boot bank to the alternate bank
25a8d9758dSMingkai Hu  */
cpld_set_altbank(u8 banksel)26a8d9758dSMingkai Hu void cpld_set_altbank(u8 banksel)
27a8d9758dSMingkai Hu {
28a8d9758dSMingkai Hu 	struct cpld_data *cpld_data = (void *)(CONFIG_SYS_CPLD_BASE);
29a8d9758dSMingkai Hu 	u8 reg11;
30a8d9758dSMingkai Hu 
31a8d9758dSMingkai Hu 	reg11 = in_8(&cpld_data->flhcsr);
32a8d9758dSMingkai Hu 
33a8d9758dSMingkai Hu 	switch (banksel) {
34a8d9758dSMingkai Hu 	case 1:
35a8d9758dSMingkai Hu 		out_8(&cpld_data->flhcsr, (reg11 & CPLD_BANKSEL_MASK)
36a8d9758dSMingkai Hu 			| CPLD_BANKSEL_EN | CPLD_SELECT_BANK1);
37a8d9758dSMingkai Hu 		break;
38a8d9758dSMingkai Hu 	case 2:
39a8d9758dSMingkai Hu 		out_8(&cpld_data->flhcsr, (reg11 & CPLD_BANKSEL_MASK)
40a8d9758dSMingkai Hu 			| CPLD_BANKSEL_EN | CPLD_SELECT_BANK2);
41a8d9758dSMingkai Hu 		break;
42a8d9758dSMingkai Hu 	case 3:
43a8d9758dSMingkai Hu 		out_8(&cpld_data->flhcsr, (reg11 & CPLD_BANKSEL_MASK)
44a8d9758dSMingkai Hu 			| CPLD_BANKSEL_EN | CPLD_SELECT_BANK3);
45a8d9758dSMingkai Hu 		break;
46a8d9758dSMingkai Hu 	case 4:
47a8d9758dSMingkai Hu 		out_8(&cpld_data->flhcsr, (reg11 & CPLD_BANKSEL_MASK)
48a8d9758dSMingkai Hu 			| CPLD_BANKSEL_EN | CPLD_SELECT_BANK4);
49a8d9758dSMingkai Hu 		break;
50a8d9758dSMingkai Hu 	default:
51a8d9758dSMingkai Hu 		printf("Invalid value! [1-4]\n");
52a8d9758dSMingkai Hu 		return;
53a8d9758dSMingkai Hu 	}
54a8d9758dSMingkai Hu 
55a8d9758dSMingkai Hu 	udelay(100);
56a8d9758dSMingkai Hu 	do_reset(NULL, 0, 0, NULL);
57a8d9758dSMingkai Hu }
58a8d9758dSMingkai Hu 
59a8d9758dSMingkai Hu /**
60a8d9758dSMingkai Hu  * Set the boot bank to the default bank
61a8d9758dSMingkai Hu  */
cpld_set_defbank(void)62a8d9758dSMingkai Hu void cpld_set_defbank(void)
63a8d9758dSMingkai Hu {
64a8d9758dSMingkai Hu 	cpld_set_altbank(4);
65a8d9758dSMingkai Hu }
66a8d9758dSMingkai Hu 
67a8d9758dSMingkai Hu #ifdef DEBUG
cpld_dump_regs(void)68a8d9758dSMingkai Hu static void cpld_dump_regs(void)
69a8d9758dSMingkai Hu {
70a8d9758dSMingkai Hu 	struct cpld_data *cpld_data = (void *)(CONFIG_SYS_CPLD_BASE);
71a8d9758dSMingkai Hu 
72a8d9758dSMingkai Hu 	printf("chipid1		= 0x%02x\n", in_8(&cpld_data->chipid1));
73a8d9758dSMingkai Hu 	printf("chipid2		= 0x%02x\n", in_8(&cpld_data->chipid2));
74a8d9758dSMingkai Hu 	printf("hwver		= 0x%02x\n", in_8(&cpld_data->hwver));
75a8d9758dSMingkai Hu 	printf("cpldver		= 0x%02x\n", in_8(&cpld_data->cpldver));
76a8d9758dSMingkai Hu 	printf("rstcon		= 0x%02x\n", in_8(&cpld_data->rstcon));
77a8d9758dSMingkai Hu 	printf("flhcsr		= 0x%02x\n", in_8(&cpld_data->flhcsr));
78a8d9758dSMingkai Hu 	printf("wdcsr		= 0x%02x\n", in_8(&cpld_data->wdcsr));
79a8d9758dSMingkai Hu 	printf("wdkick		= 0x%02x\n", in_8(&cpld_data->wdkick));
80a8d9758dSMingkai Hu 	printf("fancsr		= 0x%02x\n", in_8(&cpld_data->fancsr));
81a8d9758dSMingkai Hu 	printf("ledcsr		= 0x%02x\n", in_8(&cpld_data->ledcsr));
82a8d9758dSMingkai Hu 	printf("misc		= 0x%02x\n", in_8(&cpld_data->misccsr));
83a8d9758dSMingkai Hu 	printf("bootor		= 0x%02x\n", in_8(&cpld_data->bootor));
84a8d9758dSMingkai Hu 	printf("bootcfg1	= 0x%02x\n", in_8(&cpld_data->bootcfg1));
85a8d9758dSMingkai Hu 	printf("bootcfg2	= 0x%02x\n", in_8(&cpld_data->bootcfg2));
86a8d9758dSMingkai Hu 	printf("bootcfg3	= 0x%02x\n", in_8(&cpld_data->bootcfg3));
87a8d9758dSMingkai Hu 	printf("bootcfg4	= 0x%02x\n", in_8(&cpld_data->bootcfg4));
88a8d9758dSMingkai Hu 	putc('\n');
89a8d9758dSMingkai Hu }
90a8d9758dSMingkai Hu #endif
91a8d9758dSMingkai Hu 
92*eb6b458cSPo Liu #ifndef CONFIG_SPL_BUILD
cpld_cmd(cmd_tbl_t * cmdtp,int flag,int argc,char * const argv[])93a8d9758dSMingkai Hu int cpld_cmd(cmd_tbl_t *cmdtp, int flag, int argc, char * const argv[])
94a8d9758dSMingkai Hu {
95a8d9758dSMingkai Hu 	int rc = 0;
96a8d9758dSMingkai Hu 	unsigned char value;
97a8d9758dSMingkai Hu 
98a8d9758dSMingkai Hu 	if (argc <= 1)
99a8d9758dSMingkai Hu 		return cmd_usage(cmdtp);
100a8d9758dSMingkai Hu 
101a8d9758dSMingkai Hu 	if (strcmp(argv[1], "reset") == 0) {
102a8d9758dSMingkai Hu 		if (!strcmp(argv[2], "altbank") && argv[3]) {
103a8d9758dSMingkai Hu 			value = (u8)simple_strtoul(argv[3], NULL, 16);
104a8d9758dSMingkai Hu 			cpld_set_altbank(value);
105a8d9758dSMingkai Hu 		} else if (!argv[2])
106a8d9758dSMingkai Hu 			cpld_set_defbank();
107a8d9758dSMingkai Hu 		else
108a8d9758dSMingkai Hu 			cmd_usage(cmdtp);
109a8d9758dSMingkai Hu #ifdef DEBUG
110a8d9758dSMingkai Hu 	} else if (strcmp(argv[1], "dump") == 0) {
111a8d9758dSMingkai Hu 		cpld_dump_regs();
112a8d9758dSMingkai Hu #endif
113a8d9758dSMingkai Hu 	} else
114a8d9758dSMingkai Hu 		rc = cmd_usage(cmdtp);
115a8d9758dSMingkai Hu 
116a8d9758dSMingkai Hu 	return rc;
117a8d9758dSMingkai Hu }
118a8d9758dSMingkai Hu 
119a8d9758dSMingkai Hu U_BOOT_CMD(
120a8d9758dSMingkai Hu 	cpld_cmd, CONFIG_SYS_MAXARGS, 1, cpld_cmd,
121a8d9758dSMingkai Hu 	"Reset the board using the CPLD sequencer",
122a8d9758dSMingkai Hu 	"reset - hard reset to default bank 4\n"
123a8d9758dSMingkai Hu 	"cpld_cmd reset altbank [bank]- reset to alternate bank\n"
124a8d9758dSMingkai Hu 	"	- [bank] bank value select 1-4\n"
125a8d9758dSMingkai Hu 	"	- bank 1 on the flash 0x0000000~0x0ffffff\n"
126a8d9758dSMingkai Hu 	"	- bank 2 on the flash 0x1000000~0x1ffffff\n"
127a8d9758dSMingkai Hu 	"	- bank 3 on the flash 0x2000000~0x2ffffff\n"
128a8d9758dSMingkai Hu 	"	- bank 4 on the flash 0x3000000~0x3ffffff\n"
129a8d9758dSMingkai Hu #ifdef DEBUG
130a8d9758dSMingkai Hu 	"cpld_cmd dump - display the CPLD registers\n"
131a8d9758dSMingkai Hu #endif
132a8d9758dSMingkai Hu 	);
133*eb6b458cSPo Liu #endif
134