xref: /rk3399_rockchip-uboot/board/Synology/ds109/kwbimage.cfg (revision 99615d812f1c5f954c8bbc1e0cdfcb15e5cbe675)
1a0a868b2SWalter Schweizer#
2a0a868b2SWalter Schweizer# (C) Copyright 2011
3a0a868b2SWalter Schweizer# Jason Cooper <u-boot@lakedaemon.net>
4a0a868b2SWalter Schweizer#
5a0a868b2SWalter Schweizer# Based on work by:
6a0a868b2SWalter Schweizer# Marvell Semiconductor <www.marvell.com>
7a0a868b2SWalter Schweizer# Written-by: Siddarth Gore <gores@marvell.com>
8a0a868b2SWalter Schweizer#
9a0a868b2SWalter Schweizer# SPDX-License-Identifier:	GPL-2.0+
10a0a868b2SWalter Schweizer#
11a0a868b2SWalter Schweizer# Refer doc/README.kwbimage for more details about how-to configure
12a0a868b2SWalter Schweizer# and create kirkwood boot image
13a0a868b2SWalter Schweizer#
14a0a868b2SWalter Schweizer
15a0a868b2SWalter Schweizer# Boot Media configurations
16a0a868b2SWalter SchweizerBOOT_FROM	spi
17a0a868b2SWalter Schweizer
18a0a868b2SWalter Schweizer# SOC registers configuration using bootrom header extension
19a0a868b2SWalter Schweizer# Maximum KWBIMAGE_MAX_CONFIG configurations allowed
20a0a868b2SWalter Schweizer
21a0a868b2SWalter Schweizer# Configure RGMII-0/1 interface pad voltage to 1.8V
22*9c658d80SWalter SchweizerDATA 0xFFD100e0 0x1b1b1b9b
23*9c658d80SWalter Schweizer
24*9c658d80SWalter SchweizerDATA 0xFFD20134 0xbbbbbbbb
25*9c658d80SWalter SchweizerDATA 0xFFD20138 0x00bbbbbb
26a0a868b2SWalter Schweizer
27a0a868b2SWalter Schweizer#Dram initalization for SINGLE x16 CL=5 @ 400MHz
28a0a868b2SWalter SchweizerDATA 0xFFD01400 0x43000c30	# DDR Configuration register
29a0a868b2SWalter Schweizer# bit13-0:  0xc30 (3120 DDR2 clks refresh rate)
30a0a868b2SWalter Schweizer# bit23-14: zero
31a0a868b2SWalter Schweizer# bit24: 1= enable exit self refresh mode on DDR access
32a0a868b2SWalter Schweizer# bit25: 1 required
33a0a868b2SWalter Schweizer# bit29-26: zero
34a0a868b2SWalter Schweizer# bit31-30: 01
35a0a868b2SWalter Schweizer
36*9c658d80SWalter SchweizerDATA 0xFFD01404 0x39543000	# DDR Controller Control Low
37a0a868b2SWalter Schweizer# bit 4:    0=addr/cmd in smame cycle
38a0a868b2SWalter Schweizer# bit 5:    0=clk is driven during self refresh, we don't care for APX
39a0a868b2SWalter Schweizer# bit 6:    0=use recommended falling edge of clk for addr/cmd
40a0a868b2SWalter Schweizer# bit14:    0=input buffer always powered up
41a0a868b2SWalter Schweizer# bit18:    1=cpu lock transaction enabled
42a0a868b2SWalter Schweizer# bit23-20: 5=recommended value for CL=5 and STARTBURST_DEL disabled bit31=0
43a0a868b2SWalter Schweizer# bit27-24: 7= CL+2, STARTBURST sample stages, for freqs 400MHz, unbuffered DIMM
44a0a868b2SWalter Schweizer# bit30-28: 3 required
45a0a868b2SWalter Schweizer# bit31:    0=no additional STARTBURST delay
46a0a868b2SWalter Schweizer
47a0a868b2SWalter SchweizerDATA 0xFFD01408 0x22125451	# DDR Timing (Low) (active cycles value +1)
48a0a868b2SWalter Schweizer# bit3-0:   TRAS lsbs
49a0a868b2SWalter Schweizer# bit7-4:   TRCD
50a0a868b2SWalter Schweizer# bit11- 8: TRP
51a0a868b2SWalter Schweizer# bit15-12: TWR
52a0a868b2SWalter Schweizer# bit19-16: TWTR
53a0a868b2SWalter Schweizer# bit20:    TRAS msb
54a0a868b2SWalter Schweizer# bit23-21: 0x0
55a0a868b2SWalter Schweizer# bit27-24: TRRD
56a0a868b2SWalter Schweizer# bit31-28: TRTP
57a0a868b2SWalter Schweizer
58*9c658d80SWalter SchweizerDATA 0xFFD0140C 0x00000833	#  DDR Timing (High)
59a0a868b2SWalter Schweizer# bit6-0:   TRFC
60a0a868b2SWalter Schweizer# bit8-7:   TR2R
61a0a868b2SWalter Schweizer# bit10-9:  TR2W
62a0a868b2SWalter Schweizer# bit12-11: TW2W
63a0a868b2SWalter Schweizer# bit31-13: zero required
64a0a868b2SWalter Schweizer
65*9c658d80SWalter SchweizerDATA 0xFFD01410 0x0000000d	#  DDR Address Control
66a0a868b2SWalter Schweizer# bit1-0:   01, Cs0width=x8
67a0a868b2SWalter Schweizer# bit3-2:   10, Cs0size=1Gb
68a0a868b2SWalter Schweizer# bit5-4:   01, Cs1width=x8
69a0a868b2SWalter Schweizer# bit7-6:   10, Cs1size=1Gb
70a0a868b2SWalter Schweizer# bit9-8:   00, Cs2width=nonexistent
71a0a868b2SWalter Schweizer# bit11-10: 00, Cs2size =nonexistent
72a0a868b2SWalter Schweizer# bit13-12: 00, Cs3width=nonexistent
73a0a868b2SWalter Schweizer# bit15-14: 00, Cs3size =nonexistent
74a0a868b2SWalter Schweizer# bit16:    0,  Cs0AddrSel
75a0a868b2SWalter Schweizer# bit17:    0,  Cs1AddrSel
76a0a868b2SWalter Schweizer# bit18:    0,  Cs2AddrSel
77a0a868b2SWalter Schweizer# bit19:    0,  Cs3AddrSel
78a0a868b2SWalter Schweizer# bit31-20: 0 required
79a0a868b2SWalter Schweizer
80a0a868b2SWalter SchweizerDATA 0xFFD01414 0x00000000	#  DDR Open Pages Control
81a0a868b2SWalter Schweizer# bit0:    0,  OpenPage enabled
82a0a868b2SWalter Schweizer# bit31-1: 0 required
83a0a868b2SWalter Schweizer
84a0a868b2SWalter SchweizerDATA 0xFFD01418 0x00000000	#  DDR Operation
85a0a868b2SWalter Schweizer# bit3-0:   0x0, DDR cmd
86a0a868b2SWalter Schweizer# bit31-4:  0 required
87a0a868b2SWalter Schweizer
88a0a868b2SWalter SchweizerDATA 0xFFD0141C 0x00000C52	#  DDR Mode
89a0a868b2SWalter Schweizer# bit2-0:   2, BurstLen=2 required
90a0a868b2SWalter Schweizer# bit3:     0, BurstType=0 required
91a0a868b2SWalter Schweizer# bit6-4:   4, CL=5
92a0a868b2SWalter Schweizer# bit7:     0, TestMode=0 normal
93a0a868b2SWalter Schweizer# bit8:     0, DLL reset=0 normal
94a0a868b2SWalter Schweizer# bit11-9:  6, auto-precharge write recovery ????????????
95a0a868b2SWalter Schweizer# bit12:    0, PD must be zero
96a0a868b2SWalter Schweizer# bit31-13: 0 required
97a0a868b2SWalter Schweizer
98*9c658d80SWalter SchweizerDATA 0xFFD01420 0x00000042	#  DDR Extended Mode
99a0a868b2SWalter Schweizer# bit0:    0,  DDR DLL enabled
100a0a868b2SWalter Schweizer# bit1:    0,  DDR drive strenght normal
101a0a868b2SWalter Schweizer# bit2:    0,  DDR ODT control lsd (disabled)
102a0a868b2SWalter Schweizer# bit5-3:  000, required
103a0a868b2SWalter Schweizer# bit6:    1,  DDR ODT control msb, (disabled)
104a0a868b2SWalter Schweizer# bit9-7:  000, required
105a0a868b2SWalter Schweizer# bit10:   0,  differential DQS enabled
106a0a868b2SWalter Schweizer# bit11:   0, required
107a0a868b2SWalter Schweizer# bit12:   0, DDR output buffer enabled
108a0a868b2SWalter Schweizer# bit31-13: 0 required
109a0a868b2SWalter Schweizer
110*9c658d80SWalter SchweizerDATA 0xFFD01424 0x0000F1FF	#  DDR Controller Control High
111a0a868b2SWalter Schweizer# bit2-0:  111, required
112a0a868b2SWalter Schweizer# bit3  :  1  , MBUS Burst Chop disabled
113a0a868b2SWalter Schweizer# bit6-4:  111, required
114a0a868b2SWalter Schweizer# bit7  :  0
115a0a868b2SWalter Schweizer# bit8  :  1  , add writepath sample stage, must be 1 for DDR freq >= 300MHz
116a0a868b2SWalter Schweizer# bit9  :  0  , no half clock cycle addition to dataout
117a0a868b2SWalter Schweizer# bit10 :  0  , 1/4 clock cycle skew enabled for addr/ctl signals
118a0a868b2SWalter Schweizer# bit11 :  0  , 1/4 clock cycle skew disabled for write mesh
119a0a868b2SWalter Schweizer# bit15-12: 1111 required
120a0a868b2SWalter Schweizer# bit31-16: 0    required
121a0a868b2SWalter Schweizer
122a0a868b2SWalter SchweizerDATA 0xFFD01428 0x00085520	# DDR2 ODT Read Timing (default values)
123a0a868b2SWalter SchweizerDATA 0xFFD0147C 0x00008552	# DDR2 ODT Write Timing (default values)
124a0a868b2SWalter Schweizer
125a0a868b2SWalter SchweizerDATA 0xFFD01500 0x00000000	# CS[0]n Base address to 0x0
126*9c658d80SWalter SchweizerDATA 0xFFD01504 0x07FFFFF1	# CS[0]n Size
127a0a868b2SWalter Schweizer# bit0:    1,  Window enabled
128a0a868b2SWalter Schweizer# bit1:    0,  Write Protect disabled
129a0a868b2SWalter Schweizer# bit3-2:  00, CS0 hit selected
130a0a868b2SWalter Schweizer# bit23-4: ones, required
131*9c658d80SWalter Schweizer# bit31-24: 0x07, Size (i.e. 128MB)
132a0a868b2SWalter Schweizer
133a0a868b2SWalter SchweizerDATA 0xFFD01508 0x10000000	# CS[1]n Base address to 256Mb
134*9c658d80SWalter SchweizerDATA 0xFFD0150C 0x00000000	# CS[1]n Size, window disabled
135a0a868b2SWalter Schweizer
136*9c658d80SWalter SchweizerDATA 0xFFD01510 0x20000000	# CS[2]n Base address to 256Mb
137a0a868b2SWalter SchweizerDATA 0xFFD01514 0x00000000	# CS[2]n Size, window disabled
138*9c658d80SWalter SchweizerDATA 0xFFD01518 0x30000000	# CS[3]n Base address to 256Mb
139a0a868b2SWalter SchweizerDATA 0xFFD0151C 0x00000000	# CS[3]n Size, window disabled
140a0a868b2SWalter Schweizer
141*9c658d80SWalter SchweizerDATA 0xFFD01494 0x003C0000	#  DDR ODT Control (Low)
142a0a868b2SWalter SchweizerDATA 0xFFD01498 0x00000000	#  DDR ODT Control (High)
143a0a868b2SWalter Schweizer# bit1-0:  00, ODT0 controlled by ODT Control (low) register above
144a0a868b2SWalter Schweizer# bit3-2:  01, ODT1 active NEVER!
145a0a868b2SWalter Schweizer# bit31-4: zero, required
146a0a868b2SWalter Schweizer
147*9c658d80SWalter SchweizerDATA 0xFFD0149C 0x0000F80F	# CPU ODT Control
148a0a868b2SWalter SchweizerDATA 0xFFD01480 0x00000001	# DDR Initialization Control
149a0a868b2SWalter Schweizer#bit0=1, enable DDR init upon this register write
150a0a868b2SWalter Schweizer
151a0a868b2SWalter Schweizer# End of Header extension
152a0a868b2SWalter SchweizerDATA 0x0 0x0
153