1a0a868b2SWalter Schweizer /*
2a0a868b2SWalter Schweizer * Copyright (C) 2009-2012
3a0a868b2SWalter Schweizer * Wojciech Dubowik <wojciech.dubowik@neratec.com>
4a0a868b2SWalter Schweizer * Luka Perkov <luka@openwrt.org>
5a0a868b2SWalter Schweizer *
6a0a868b2SWalter Schweizer * SPDX-License-Identifier: GPL-2.0+
7a0a868b2SWalter Schweizer */
8a0a868b2SWalter Schweizer
9a0a868b2SWalter Schweizer #include <common.h>
10a0a868b2SWalter Schweizer #include <miiphy.h>
11*5d982856SSimon Glass #include <asm/setup.h>
12a0a868b2SWalter Schweizer #include <asm/arch/cpu.h>
13a0a868b2SWalter Schweizer #include <asm/arch/soc.h>
14a0a868b2SWalter Schweizer #include <asm/arch/mpp.h>
15a0a868b2SWalter Schweizer #include "ds109.h"
16a0a868b2SWalter Schweizer
17a0a868b2SWalter Schweizer DECLARE_GLOBAL_DATA_PTR;
18a0a868b2SWalter Schweizer
board_early_init_f(void)19a0a868b2SWalter Schweizer int board_early_init_f(void)
20a0a868b2SWalter Schweizer {
21a0a868b2SWalter Schweizer /*
22a0a868b2SWalter Schweizer * default gpio configuration
23a0a868b2SWalter Schweizer * There are maximum 64 gpios controlled through 2 sets of registers
24a0a868b2SWalter Schweizer * the below configuration configures mainly initial LED status
25a0a868b2SWalter Schweizer */
26a0a868b2SWalter Schweizer mvebu_config_gpio(DS109_OE_VAL_LOW,
27a0a868b2SWalter Schweizer DS109_OE_VAL_HIGH,
28a0a868b2SWalter Schweizer DS109_OE_LOW, DS109_OE_HIGH);
29a0a868b2SWalter Schweizer
30a0a868b2SWalter Schweizer /* Multi-Purpose Pins Functionality configuration */
31a0a868b2SWalter Schweizer static const u32 kwmpp_config[] = {
32a0a868b2SWalter Schweizer MPP0_SPI_SCn, /* SPI Flash */
33a0a868b2SWalter Schweizer MPP1_SPI_MOSI,
34a0a868b2SWalter Schweizer MPP2_SPI_SCK,
35a0a868b2SWalter Schweizer MPP3_SPI_MISO,
36a0a868b2SWalter Schweizer MPP4_GPIO,
37a0a868b2SWalter Schweizer MPP5_GPO,
38a0a868b2SWalter Schweizer MPP6_SYSRST_OUTn, /* Reset signal */
39a0a868b2SWalter Schweizer MPP7_GPO,
40a0a868b2SWalter Schweizer MPP8_TW_SDA, /* I2C */
41a0a868b2SWalter Schweizer MPP9_TW_SCK, /* I2C */
42a0a868b2SWalter Schweizer MPP10_UART0_TXD,
43a0a868b2SWalter Schweizer MPP11_UART0_RXD,
44a0a868b2SWalter Schweizer MPP12_GPO,
45a0a868b2SWalter Schweizer MPP13_UART1_TXD,
46a0a868b2SWalter Schweizer MPP14_UART1_RXD,
47a0a868b2SWalter Schweizer MPP15_GPIO,
48a0a868b2SWalter Schweizer MPP16_GPIO,
49a0a868b2SWalter Schweizer MPP17_GPIO,
50a0a868b2SWalter Schweizer MPP18_GPO,
51a0a868b2SWalter Schweizer MPP19_GPO,
52a0a868b2SWalter Schweizer MPP20_SATA1_ACTn,
53a0a868b2SWalter Schweizer MPP21_SATA0_ACTn,
54a0a868b2SWalter Schweizer MPP22_GPIO, /* HDD2 FAIL LED */
55a0a868b2SWalter Schweizer MPP23_GPIO, /* HDD1 FAIL LED */
56a0a868b2SWalter Schweizer MPP24_GPIO,
57a0a868b2SWalter Schweizer MPP25_GPIO,
58a0a868b2SWalter Schweizer MPP26_GPIO,
59a0a868b2SWalter Schweizer MPP27_GPIO,
60a0a868b2SWalter Schweizer MPP28_GPIO,
61a0a868b2SWalter Schweizer MPP29_GPIO,
62a0a868b2SWalter Schweizer MPP30_GPIO,
63a0a868b2SWalter Schweizer MPP31_GPIO, /* HDD2 */
64a0a868b2SWalter Schweizer MPP32_GPIO, /* FAN A */
65a0a868b2SWalter Schweizer MPP33_GPIO, /* FAN B */
66a0a868b2SWalter Schweizer MPP34_GPIO, /* FAN C */
67a0a868b2SWalter Schweizer MPP35_GPIO, /* FAN SENSE */
68a0a868b2SWalter Schweizer MPP36_GPIO,
69a0a868b2SWalter Schweizer MPP37_GPIO,
70a0a868b2SWalter Schweizer MPP38_GPIO,
71a0a868b2SWalter Schweizer MPP39_GPIO,
72a0a868b2SWalter Schweizer MPP40_GPIO,
73a0a868b2SWalter Schweizer MPP41_GPIO,
74a0a868b2SWalter Schweizer MPP42_GPIO,
75a0a868b2SWalter Schweizer MPP43_GPIO,
76a0a868b2SWalter Schweizer MPP44_GPIO,
77a0a868b2SWalter Schweizer MPP45_GPIO,
78a0a868b2SWalter Schweizer MPP46_GPIO,
79a0a868b2SWalter Schweizer MPP47_GPIO,
80a0a868b2SWalter Schweizer MPP48_GPIO,
81a0a868b2SWalter Schweizer MPP49_GPIO,
82a0a868b2SWalter Schweizer 0
83a0a868b2SWalter Schweizer };
84a0a868b2SWalter Schweizer kirkwood_mpp_conf(kwmpp_config, NULL);
85a0a868b2SWalter Schweizer return 0;
86a0a868b2SWalter Schweizer }
87a0a868b2SWalter Schweizer
board_init(void)88a0a868b2SWalter Schweizer int board_init(void)
89a0a868b2SWalter Schweizer {
90a0a868b2SWalter Schweizer /* address of boot parameters */
91a0a868b2SWalter Schweizer gd->bd->bi_boot_params = mvebu_sdram_bar(0) + 0x100;
92a0a868b2SWalter Schweizer
93a0a868b2SWalter Schweizer return 0;
94a0a868b2SWalter Schweizer }
95a0a868b2SWalter Schweizer
96a0a868b2SWalter Schweizer /* Synology reset uses UART */
97a0a868b2SWalter Schweizer #include <ns16550.h>
98a0a868b2SWalter Schweizer #define SOFTWARE_SHUTDOWN 0x31
99a0a868b2SWalter Schweizer #define SOFTWARE_REBOOT 0x43
100a0a868b2SWalter Schweizer #define CONFIG_SYS_NS16550_COM2 KW_UART1_BASE
reset_misc(void)101a0a868b2SWalter Schweizer void reset_misc(void)
102a0a868b2SWalter Schweizer {
103a0a868b2SWalter Schweizer int b_d;
104a0a868b2SWalter Schweizer printf("Synology reset...");
105a0a868b2SWalter Schweizer udelay(50000);
106a0a868b2SWalter Schweizer
107a0a868b2SWalter Schweizer b_d = ns16550_calc_divisor((NS16550_t)CONFIG_SYS_NS16550_COM2,
108a0a868b2SWalter Schweizer CONFIG_SYS_NS16550_CLK, 9600);
109a0a868b2SWalter Schweizer NS16550_init((NS16550_t)CONFIG_SYS_NS16550_COM2, b_d);
110a0a868b2SWalter Schweizer NS16550_putc((NS16550_t)CONFIG_SYS_NS16550_COM2, SOFTWARE_REBOOT);
111a0a868b2SWalter Schweizer }
112a0a868b2SWalter Schweizer
113a0a868b2SWalter Schweizer /* Support old kernels */
setup_board_tags(struct tag ** in_params)114a0a868b2SWalter Schweizer void setup_board_tags(struct tag **in_params)
115a0a868b2SWalter Schweizer {
116a0a868b2SWalter Schweizer unsigned int boardId;
117a0a868b2SWalter Schweizer struct tag *params;
118a0a868b2SWalter Schweizer struct tag_mv_uboot *t;
1191c653201SWalter Schweizer int i;
120a0a868b2SWalter Schweizer
121a0a868b2SWalter Schweizer printf("Synology board tags...");
122a0a868b2SWalter Schweizer params = *in_params;
123a0a868b2SWalter Schweizer t = (struct tag_mv_uboot *)¶ms->u;
124a0a868b2SWalter Schweizer
125a0a868b2SWalter Schweizer t->uboot_version = VER_NUM;
126a0a868b2SWalter Schweizer
127a0a868b2SWalter Schweizer boardId = SYNO_DS109_ID;
128a0a868b2SWalter Schweizer t->uboot_version |= boardId;
129a0a868b2SWalter Schweizer
130a0a868b2SWalter Schweizer t->tclk = CONFIG_SYS_TCLK;
131a0a868b2SWalter Schweizer t->sysclk = CONFIG_SYS_TCLK*2;
132a0a868b2SWalter Schweizer
1331c653201SWalter Schweizer t->isusbhost = 1;
1341c653201SWalter Schweizer for (i = 0; i < 4; i++) {
1351c653201SWalter Schweizer memset(t->macaddr[i], 0, sizeof(t->macaddr[i]));
1361c653201SWalter Schweizer t->mtu[i] = 0;
1371c653201SWalter Schweizer }
1381c653201SWalter Schweizer
139a0a868b2SWalter Schweizer params->hdr.tag = ATAG_MV_UBOOT;
140a0a868b2SWalter Schweizer params->hdr.size = tag_size(tag_mv_uboot);
141a0a868b2SWalter Schweizer params = tag_next(params);
142a0a868b2SWalter Schweizer *in_params = params;
143a0a868b2SWalter Schweizer }
144a0a868b2SWalter Schweizer
145a0a868b2SWalter Schweizer #ifdef CONFIG_RESET_PHY_R
146a0a868b2SWalter Schweizer /* Configure and enable MV88E1116 PHY */
reset_phy(void)147a0a868b2SWalter Schweizer void reset_phy(void)
148a0a868b2SWalter Schweizer {
149a0a868b2SWalter Schweizer u16 reg;
150a0a868b2SWalter Schweizer u16 devadr;
151a0a868b2SWalter Schweizer char *name = "egiga0";
152a0a868b2SWalter Schweizer
153a0a868b2SWalter Schweizer if (miiphy_set_current_dev(name))
154a0a868b2SWalter Schweizer return;
155a0a868b2SWalter Schweizer
156a0a868b2SWalter Schweizer /* command to read PHY dev address */
157a0a868b2SWalter Schweizer if (miiphy_read(name, 0xEE, 0xEE, (u16 *)&devadr)) {
158a0a868b2SWalter Schweizer printf("Error: 88E1116 could not read PHY dev address\n");
159a0a868b2SWalter Schweizer return;
160a0a868b2SWalter Schweizer }
161a0a868b2SWalter Schweizer
162a0a868b2SWalter Schweizer /*
163a0a868b2SWalter Schweizer * Enable RGMII delay on Tx and Rx for CPU port
164a0a868b2SWalter Schweizer * Ref: sec 4.7.2 of chip datasheet
165a0a868b2SWalter Schweizer */
166a0a868b2SWalter Schweizer miiphy_write(name, devadr, MV88E1116_PGADR_REG, 2);
167a0a868b2SWalter Schweizer miiphy_read(name, devadr, MV88E1116_MAC_CTRL_REG, ®);
168a0a868b2SWalter Schweizer reg |= (MV88E1116_RGMII_RXTM_CTRL | MV88E1116_RGMII_TXTM_CTRL);
169a0a868b2SWalter Schweizer miiphy_write(name, devadr, MV88E1116_MAC_CTRL_REG, reg);
170a0a868b2SWalter Schweizer miiphy_write(name, devadr, MV88E1116_PGADR_REG, 0);
171a0a868b2SWalter Schweizer
172a0a868b2SWalter Schweizer /* reset the phy */
173a0a868b2SWalter Schweizer miiphy_reset(name, devadr);
174a0a868b2SWalter Schweizer
175a0a868b2SWalter Schweizer printf("88E1116 Initialized on %s\n", name);
176a0a868b2SWalter Schweizer }
177a0a868b2SWalter Schweizer #endif /* CONFIG_RESET_PHY_R */
178