xref: /rk3399_rockchip-uboot/arch/sh/cpu/sh2/cpu.c (revision bccf09e0e16f812dd61c4972a1125b58a221a87d)
18f0fec74SPeter Tyser /*
28f0fec74SPeter Tyser  * Copyright (C) 2007,2008 Nobuhiro Iwamatsu <iwamatsu@nigauri.org>
38f0fec74SPeter Tyser  * Copyright (C) 2008 Renesas Solutions Corp.
48f0fec74SPeter Tyser  *
5*1a459660SWolfgang Denk  * SPDX-License-Identifier:	GPL-2.0+
68f0fec74SPeter Tyser  */
78f0fec74SPeter Tyser 
88f0fec74SPeter Tyser #include <common.h>
98f0fec74SPeter Tyser #include <command.h>
108f0fec74SPeter Tyser #include <asm/processor.h>
118f0fec74SPeter Tyser #include <asm/io.h>
128f0fec74SPeter Tyser 
138f0fec74SPeter Tyser #define STBCR4      0xFFFE040C
148f0fec74SPeter Tyser #define cmt_clock_enable() do {\
158f0fec74SPeter Tyser 		writeb(readb(STBCR4) & ~0x04, STBCR4);\
168f0fec74SPeter Tyser 	} while (0)
178f0fec74SPeter Tyser #define scif0_enable() do {\
188f0fec74SPeter Tyser 		writeb(readb(STBCR4) & ~0x80, STBCR4);\
198f0fec74SPeter Tyser 	} while (0)
207fbeb642SPhil Edworthy #define scif3_enable() do {\
217fbeb642SPhil Edworthy 		writeb(readb(STBCR4) & ~0x10, STBCR4);\
227fbeb642SPhil Edworthy 	} while (0)
238f0fec74SPeter Tyser 
checkcpu(void)248f0fec74SPeter Tyser int checkcpu(void)
258f0fec74SPeter Tyser {
268f0fec74SPeter Tyser 	puts("CPU: SH2\n");
278f0fec74SPeter Tyser 	return 0;
288f0fec74SPeter Tyser }
298f0fec74SPeter Tyser 
cpu_init(void)308f0fec74SPeter Tyser int cpu_init(void)
318f0fec74SPeter Tyser {
328f0fec74SPeter Tyser 	/* SCIF enable */
337fbeb642SPhil Edworthy #if defined(CONFIG_CONS_SCIF3)
347fbeb642SPhil Edworthy 	scif3_enable();
357fbeb642SPhil Edworthy #else
368f0fec74SPeter Tyser 	scif0_enable();
377fbeb642SPhil Edworthy #endif
388f0fec74SPeter Tyser 	/* CMT clock enable */
398f0fec74SPeter Tyser 	cmt_clock_enable() ;
408f0fec74SPeter Tyser 	return 0;
418f0fec74SPeter Tyser }
428f0fec74SPeter Tyser 
cleanup_before_linux(void)438f0fec74SPeter Tyser int cleanup_before_linux(void)
448f0fec74SPeter Tyser {
458f0fec74SPeter Tyser 	disable_interrupts();
468f0fec74SPeter Tyser 	return 0;
478f0fec74SPeter Tyser }
488f0fec74SPeter Tyser 
do_reset(cmd_tbl_t * cmdtp,int flag,int argc,char * const argv[])4954841ab5SWolfgang Denk int do_reset(cmd_tbl_t *cmdtp, int flag, int argc, char * const argv[])
508f0fec74SPeter Tyser {
518f0fec74SPeter Tyser 	disable_interrupts();
528f0fec74SPeter Tyser 	reset_cpu(0);
538f0fec74SPeter Tyser 	return 0;
548f0fec74SPeter Tyser }
558f0fec74SPeter Tyser 
flush_cache(unsigned long addr,unsigned long size)568f0fec74SPeter Tyser void flush_cache(unsigned long addr, unsigned long size)
578f0fec74SPeter Tyser {
588f0fec74SPeter Tyser 
598f0fec74SPeter Tyser }
608f0fec74SPeter Tyser 
icache_enable(void)618f0fec74SPeter Tyser void icache_enable(void)
628f0fec74SPeter Tyser {
638f0fec74SPeter Tyser }
648f0fec74SPeter Tyser 
icache_disable(void)658f0fec74SPeter Tyser void icache_disable(void)
668f0fec74SPeter Tyser {
678f0fec74SPeter Tyser }
688f0fec74SPeter Tyser 
icache_status(void)698f0fec74SPeter Tyser int icache_status(void)
708f0fec74SPeter Tyser {
718f0fec74SPeter Tyser 	return 0;
728f0fec74SPeter Tyser }
738f0fec74SPeter Tyser 
dcache_enable(void)748f0fec74SPeter Tyser void dcache_enable(void)
758f0fec74SPeter Tyser {
768f0fec74SPeter Tyser }
778f0fec74SPeter Tyser 
dcache_disable(void)788f0fec74SPeter Tyser void dcache_disable(void)
798f0fec74SPeter Tyser {
808f0fec74SPeter Tyser }
818f0fec74SPeter Tyser 
dcache_status(void)828f0fec74SPeter Tyser int dcache_status(void)
838f0fec74SPeter Tyser {
848f0fec74SPeter Tyser 	return 0;
858f0fec74SPeter Tyser }
86