xref: /rk3399_rockchip-uboot/arch/powerpc/cpu/mpc85xx/c29x_serdes.c (revision cbe7706ab8aab06c18edaa9b120371f9c8012728)
13b75e982SMingkai Hu /*
23b75e982SMingkai Hu  * Copyright 2013 Freescale Semiconductor, Inc.
33b75e982SMingkai Hu  *
43aab0cd8SYork Sun  * SPDX-License-Identifier:	GPL-2.0+
53b75e982SMingkai Hu  */
63b75e982SMingkai Hu 
73b75e982SMingkai Hu #include <config.h>
83b75e982SMingkai Hu #include <common.h>
93b75e982SMingkai Hu #include <asm/io.h>
103b75e982SMingkai Hu #include <asm/immap_85xx.h>
113b75e982SMingkai Hu #include <asm/fsl_serdes.h>
123b75e982SMingkai Hu 
133b75e982SMingkai Hu #define SRDS1_MAX_LANES		4
143b75e982SMingkai Hu 
153b75e982SMingkai Hu static u32 serdes1_prtcl_map;
163b75e982SMingkai Hu 
173b75e982SMingkai Hu struct serdes_config {
183b75e982SMingkai Hu 	u32 protocol;
193b75e982SMingkai Hu 	u8 lanes[SRDS1_MAX_LANES];
203b75e982SMingkai Hu };
213b75e982SMingkai Hu 
223b75e982SMingkai Hu static const struct serdes_config serdes1_cfg_tbl[] = {
233b75e982SMingkai Hu 	/* SerDes 1 */
243b75e982SMingkai Hu 	{1, {PCIE1, PCIE1, PCIE1, PCIE1} },
253b75e982SMingkai Hu 	{2, {PCIE1, PCIE1, PCIE1, PCIE1} },
263b75e982SMingkai Hu 	{3, {PCIE1, PCIE1, NONE, NONE} },
273b75e982SMingkai Hu 	{4, {PCIE1, PCIE1, NONE, NONE} },
283b75e982SMingkai Hu 	{5, {PCIE1, NONE, NONE, NONE} },
293b75e982SMingkai Hu 	{6, {PCIE1, NONE, NONE, NONE} },
303b75e982SMingkai Hu 	{}
313b75e982SMingkai Hu };
323b75e982SMingkai Hu 
is_serdes_configured(enum srds_prtcl device)333b75e982SMingkai Hu int is_serdes_configured(enum srds_prtcl device)
343b75e982SMingkai Hu {
35*71fe2225SHou Zhiqiang 	if (!(serdes1_prtcl_map & (1 << NONE)))
36*71fe2225SHou Zhiqiang 		fsl_serdes_init();
37*71fe2225SHou Zhiqiang 
383b75e982SMingkai Hu 	return (1 << device) & serdes1_prtcl_map;
393b75e982SMingkai Hu }
403b75e982SMingkai Hu 
fsl_serdes_init(void)413b75e982SMingkai Hu void fsl_serdes_init(void)
423b75e982SMingkai Hu {
433b75e982SMingkai Hu 	ccsr_gur_t *gur = (void *)CONFIG_SYS_MPC85xx_GUTS_ADDR;
443b75e982SMingkai Hu 	u32 pordevsr = in_be32(&gur->pordevsr);
453b75e982SMingkai Hu 	u32 srds_cfg = (pordevsr & MPC85xx_PORDEVSR_IO_SEL) >>
463b75e982SMingkai Hu 				MPC85xx_PORDEVSR_IO_SEL_SHIFT;
473b75e982SMingkai Hu 	const struct serdes_config *ptr;
483b75e982SMingkai Hu 	int lane;
493b75e982SMingkai Hu 
50*71fe2225SHou Zhiqiang 	if (serdes1_prtcl_map & (1 << NONE))
51*71fe2225SHou Zhiqiang 		return;
52*71fe2225SHou Zhiqiang 
533b75e982SMingkai Hu 	debug("PORDEVSR[IO_SEL_SRDS] = %x\n", srds_cfg);
543b75e982SMingkai Hu 
553b75e982SMingkai Hu 	if (srds_cfg > ARRAY_SIZE(serdes1_cfg_tbl)) {
563b75e982SMingkai Hu 		printf("Invalid PORDEVSR[IO_SEL_SRDS] = %d\n", srds_cfg);
573b75e982SMingkai Hu 		return;
583b75e982SMingkai Hu 	}
593b75e982SMingkai Hu 
603b75e982SMingkai Hu 	ptr = &serdes1_cfg_tbl[srds_cfg];
613b75e982SMingkai Hu 	if (!ptr->protocol)
623b75e982SMingkai Hu 		return;
633b75e982SMingkai Hu 
643b75e982SMingkai Hu 	for (lane = 0; lane < SRDS1_MAX_LANES; lane++) {
653b75e982SMingkai Hu 		enum srds_prtcl lane_prtcl = ptr->lanes[lane];
663b75e982SMingkai Hu 		serdes1_prtcl_map |= (1 << lane_prtcl);
673b75e982SMingkai Hu 	}
68*71fe2225SHou Zhiqiang 
69*71fe2225SHou Zhiqiang 	/* Set the first bit to indicate serdes has been initialized */
70*71fe2225SHou Zhiqiang 	serdes1_prtcl_map |= (1 << NONE);
713b75e982SMingkai Hu }
72